Устройство для контроля узлов памяти

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля правильности функционирования оперативной памяти на интегральных схемах. Целью изобретения является повышение достоверности контроля в условиях внешних воздействий. Устройство содержит генератор 1 тактовых импульсов, последовательно соединенные счетчик адреса 2 и вспомогательный счетчик 3, формирователь 6 тестового сигнала, элемент сравнения 4, сравнивающий входные и выходные данные контролируемого узла памяти. Выход каждого K-го разряда (где K =1,2... M) счетчика адреса соединен с контактной площадкой для подключения (M-K+1)-го разряда контролируемого узла памяти. Устройство осуществляет быстрый просмотр наиболее крупных частей узла памяти, что обеспечивает большую достоверность контроля кратковременных отказов в работе узла памяти в условиях внешних воздействий, когда формируемая заряженной частицей пространственная область больше одного простейшего элемента узла памяти, но меньше размеров таких элементов как, например, микросхема памяти. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИстИЧЕСНИХ

РЕСПУБЛИН

„„SU„„47033

А1 (51) 5 С 11 С 29/00 опислник иэоБРЕтениЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4333889/24-24 (22) 26. 11. 87 (46) 28.02.90. Вюл. № 8 (72) О.В. Скворцов и Н,П. Чистяков (53) 681 .32.76 (088.8) (56) Авторское свидетельство СССР № 1129656, кл. Г 11 С 29/00, 1983.

Авторское свидетельство СССР

¹ 1336123, кл. G 11 С 29/00, 1986. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ УЗЛОВ

ПАИЯТИ ($7) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля правильности функционирования оперативной памяти на интегральных схемах, Целью изобретения является повышение достоверности контроля в условиях внешних воздействий. Устройство содержит генератор 1 тактовых импульсов, последовательно соединенные

2 счетчик 2 адреса и вспомогательный счетчик 3, формирователь 6 тестового сигнала, элемент 4 сравнения, сравнивающий входные и выходные данные контролируемого узла памяти. Выход каждого К-ro разряда (где К = 1, 2...М) счетчика адреса соединен с контактной площадкой для подключения (М-К+1)-го разряда контролируемого узла памяти. Устройство осуществляет быстрый просмотр наиболее крупных частей узла памяти, .что обеспечивает большую достоверность контроля кратковременных отказов в работе узла памяти в условиях внешних воздействий, когда формируемая заряженной частицей пространственная область больше одного простейшего элемента узла памяти, но меньше размеров таких элементов как, например, микросхема памяти. 1 ил.

1547033

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля правильности функционирования оператив5 ной памяти на интегральных схемах в условиях внешних воздействий.

Цель изобретения — повьппение достоверности контроля узлов памяти в условиях внешних воздействий. 10

На чер т еже из об р ажен а с тр ук тури ая схема предлагаемого устройства.

Устройство содержит ген.ератор 1 тактовых импульсов, счетчик 2 адреса, вспомогательный. счетчик 3, элемент 4 сравнения, выход которого является контрольным выходом 5 устройства формирователь 6 тестового сигнала, вы ход генератора 1 тактовых импульсов соединен с управляющим входом элемен- 20 та 4 сравнения и со счетным входом счетчика 2 адреса, выход переноса которого соединен со счетным входом вспомогательного счетчика 3, выходы которого соединены с входами формирователя б тестового сигнала, выходы которого соединены с контактами

,, 7 для подключения информационных входов контролируемого узла 8 памяти и с первой группой входов элемента

4 сравнения, вторая группа входов которого соединена с контактами 9 для подключения информационных выходов узла 8 памяти, вход 10 разрешения записи/считывания которого соединен с выходом генератора 1 тактовых импульсов, выход каждого К-го (где

К = 1,2,...М) разряда счетчика 2 адреса соединен с контактной площадкой для подключения (М-K+1)-ro разряда

40 контролируемого узла 8 памяти.

Устройство работает следующим образом.

К контактным площадкам подключают контролируемый узел памяти. Генератор тестовых импульсов обеспечивает формирование импульсной последовательности постоянной частоты. Лри единичном значении сигнала на выходе генератора 1 разрешается чтение информации из контролируемого узла 8 памяти, а также работа элемента 4 сравнения. Если при этом на выходах контролируемого узла 8 памяти информация совпадает с информацией на его информационных входах, элемент ,4 сравнения формирует сигнал отсутствия ошибки на выходе 5 устройства. Если информация не совпадает, то на выходе формируется сигнал, свидетельствукщий о наличии ошибки. По заднему фронту сигнала от генератора 1 тактовых импульсов происходит переключение счетчика 2 адреса. После этого состояние сигнала на выходе не изменяется до появления нового значения логической единицы на выходе генератора тактовых импульсов, поскольку работа элемента сравнения блокирует« ся, а узел памяти находится в режиме записи. При этом реализация элемента сравнения может быть различной, например, он может быть реализован на элементах ИСКЛЮЧАЮЩЕЕ .ИЛИ, входы которых, образуют первую и вторую группу входов элемента сравнения, а выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с входами элемента ИЛИ, выход которого соединен с первым входом элемента И-НЕ, второй вход которого является управляющим входом элемента сравнения, выход элемента И-НЕ является контрольным выходом устройства.

Устройство при своей работе наиболее часто изменяет состояние старшего адресного разряда узла памяти, а частота изменений ка:кдого предыдущего разряда будет в два раза меньше, чем данного. Благодаря этому обеспечивается быстрый перебор наиболее крупных частей узла памяти. Другими словами, на каждом такте контроля анализируется новое состояние дешифратора и банка памяти, если узел памяти имеет органиэацию в виде банков, либо обеспечивается контроль новой микросхемы, если узел памяти включает несколько микросхем, либо обеспечивается контроль ячейки памяти из новой группы ячеек памяти, если узел памяти представляет собой большую интегральную схему.

Таким образом, осуществляется быстрый просмотр последовательности элементов, образующих узел памяти, каждый из которых представляет собой совокупность расположенных наиболее близко в пространстве и электрически связанных электронных компонентов.

Это обеспечивает большую достоверность контроля кратковременных отказов в работе узла памяти в условиях внешних воздействий, кс гда воздействие заряженной частицы приводит к формированию пространственной области, в которой проявляются сбои, размеры которой больше одного простейшего

5 15 элемента узла памяти, но меньше размеров таких элементов, как, например, микросхема памяти.

47033 6 нала, выходы которого соединены с первой группой входов элемента сравне" ния и является информационными выхо5 дами устройства для подключения информационных входов контролируемого узла памяти, входы второй группы элемента сравнения являются информационными входами устройства для подключения информационных выходов контролируемого узла памяти, о т л и ч а ю щ е-. е с я тем, что, с целью повьппения достоверности контроля в условиях

: внешних воздействий, выход каждого

15, К-ro (где К = 1,2...M) разряда счет" чика адреса подключен к (М-К+1)-му разряду адреса контролируемого узла памяти (где М - число разрядов адресных входов контролируемого узла па20,мяти).

Формула изобретения

Устройство для контроля узлов памяти, содержащее генератор тактовых импульсов, счетчик адреса, вспомогательный счетчик, формирователь тестовога сигнала и элемент сравнения, выход которого является контрольным выходом устройства, выход генератора тактовых импульсов соединен с управляющим входом элемента сравнения и со счетньи входом счетчика адреса, выход переноса которого соединен со счетным входом вспомогательного счетчика,.выходы которого соединены с входами формирователя тестового сигСоставитель М..Лапушкин

Техред М.Ходанич Корректор М. Кучерявая

Редактор А. Ревин

Заказ 83

Подписное

Тираж 482

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101

Устройство для контроля узлов памяти Устройство для контроля узлов памяти Устройство для контроля узлов памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для коррекции информации в блоках постоянной памяти

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при изготовлении и испытании блоков памяти

Изобретение относится к вычислительной технике, а именно к устройствам коррекции ошибок в запоминающих устройствах (ЗУ) с последовательным доступом

Изобретение относится к вычислительной технике, точнее к устройствам памяти цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах помехоустойчивого хранения информации

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств, к которым предъявляется требование исправления ошибок в процессе работы

Изобретение относится к вычислительной технике и может быть использовано в основных запоминающих устройствах цифровых ЭВМ

Изобретение относится к вычислительной технике и микроэлектронике и может быть использовано при создании запоминающих устройств с встроенной коррекцией ошибок в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с повышенной степенью достоверности

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх