Преобразователь код-частота гармонического сигнала
Изобретение относится к вычислительной технике и предназначено для использования в качестве программно-перестраиваемого генератора гармонических сигналов. Цель изобретения - расширение области применения за счет формирования N параллельных гармонических сигналов переменной частоты в цифровой и аналоговой формах. Работа преобразователя основана на последовательном вычислении цифровых значений N автономных приращений фаз в накопительном сумматоре путем суммирования их предыдущих значений с приращениями, поступающими из блока памяти и с выхода комбинационного сумматора. С помощью совокупности комбинационного сумматора, регистра и буферного блока памяти в преобразователе формируется приращение фазы, позволяющее формировать выходной гармонический сигнал переменной частоты. В вычислителе синуса последовательные значения суммируемых фаз преобразуются в соответствующие значения амплитуд, изменяющиеся по закону синуса, причем два смежных значения каждого из N формируемых гармонических сигналов разделены интервалом в /N-1/ тактов генератора импульсов. Селектор разделяет суммарный цифровой гармонический сигнал по N каналам. Информация с N выходов селектора поспупает на выходы N цифро-аналоговых преобразователей, формирующих соответствующие гармонические сигналы в аналоговой форме и передающих их на выходы преобразователя. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК. Я0,»155062
А1 (51) 5 Н 03 М 1/86
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ CCCP
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (д ) 44Z8g89/24-24 (ZZ) 19.О .88 (46) 15.03.90. Бюл. 1 10 (72} В.В. Гусев (З} 681:.3Й(088.8) (56) Авторское свидетельство СССР
И 119)449, кл. Н 03 N 1/86, 1984.
Авторское свидетельство СССР
И 129218, л. Н 03 М 1/86, 1985. (94) НРЕОБРАЗОВАТЕ/1Ь КОД - ЧАСТОТА
ГАРМОНИЧЕСКОГО СИГНАЛА (57) Изобретение относится к вычислительной технике и предназначено для использования в качестве программноперестраиваемого генератора гармонических сигналов. Цель изобретения расширение области применения за счет формирования и параллельных гармонических сигналов переменной частоты в цифровой и аналоговой формах. Работа преобразователя основана на последовательном вычислении цифровых значений и автономных приращений фаз в накопительном сумматоре путем суммироИзобретение относится к вычислительной технике и предназначено для использования в качестве программноперестраиваемого генератора гармонических сигналов.
Цель изобретения - расширение области применения за счет формирования и параллелыных гармонических сигналов переменной частоты в цифровой и аналоговой формах.
На чертеже изображена структурная схема преобразователя код-частота . гармонического сигнала. вания их предыдущих значений с приращениями, поступающими из блока памяти и с выхода комбинационного сумматора.
С помощью совокупности комбинационно" го сумматора, регистра и буферного блока памяти в преобразователе формируется приращение фазы, позволяющее формировать выхсдной гармонический сигнал переменной частоты, В вычислителе синуса последовательные значения суммируемых фаз преобразуются в соответствующие значения амплитуд, изменяющиеся по закону синуса, причем два смежных значения каждого из и формируемых гармонических сигналов разделены интервалом в (n-1) тактов генератора импульсов. Селектор разделает суммарный цифровой гармонический (/) сигнал по и каналам. Информация с выходов селектора поступает, на выходы и цифроаналоговых преобразователей, формирующих соответствующие гармонические сигналы в аналоговой форме и передающих их на выходы пре- СЛ образователя. 1 ил. СЛ
4Р
Иреобразователь содержит блоки 1 и 2 памяти, буферные блоки 3 и 4 памяти емкостью и слов каждый, комбинационный сумматор, регистр 6, накопительный сумматор 7, вычислитель 8 синуса, генератор 9 импульсов, счетчик 10 импульсов, дешифратор 11, селектор 12, и цифроаналоговых преобразователей 13-.1 ° ..1З-n, n выходных шин 14-1 ... 14-и цифровых m-разрядных гармонических сигналов, выходную шину 1g суммарного цифрового m-разрядного гармонического сигнала и п
155062> выходных шин 16-1 ... 16-и аналоговых гармонических сигналов, ПреоЬразователь работает следующим оЬраэом.
В блок 1 памяти предварительно записываются и произвольных m ðàçðÿäíûõ значений приращений Фазы, определяющих величины постоянных частот Формируемых выходных гармонических сигналов. В блок 2 памяти предварительно записываются и произвольных m-разрядных значений приращений Фазы, преобразуемых в процессе раЬоты с помощью комЬинационного сумматора, регистра 6 и первого буферного блока 3 памяти в значения, ойределяющие изменения частот формируемых выходных гармонических сигналов. Тактовые импульсы с выхода генератора 9 поступают на2О синхровходы регистра 6 и накопительного сумматора 7, а также на счетный вход счетчика 10, на разрядных выходах которого формируются значения ад ресов считывания информации из Ьло- 25 ков 1 и Z памяти и буферных блоков 3 и 4 памяти. С выхода блока 1 памяти и значений каждого приращения фазы последовательно поступают на первый вход накопительного сумматора 7, с выхода блока 2 памяти значения приращения фазы аналогично поступают на первый вход комбинационного сумматора
5, с выхода которого информация поступает на второй вход накопительного ,сумматора 7 и в регистр 6, с выхода
35 которого она поступает в первый буферный блок 3 памяти, откуда информация, записанная в предыдущем такте, передается на второй вход комбинационного сумматора, суммируясь с начальным значением приращения фазы. Информация с выхода накопительного сумматора 7 поступает во второй буферный блок 4 памяти, откуда значение накопления
Фазы, записа:нное в предыдущем такте, поступает на третий вход накопительного сумматора 7. Кроме того, информация о накопленном изменении фазы с выхода накопительного сумматора 7 поступает на вход вычислителя 8 синуса, выполненного в виде постоянного запоминающего:устройства с предварительно записанным в нем значениями амплитуды, изменяющимися по закону синуса в зависимости от значения приращения фазы, поданного на его адресные входы. С выхода вычислителя 8 синуса на выходную шину 15 поступает суммарный цифровой сигнал, включающий в себя информацию nh n автономных гармонических сигналах, два смежных значения каждого в котором разделены интервалом в (n-l) тактов генератора
9. Разделение суммарного выходного сигнала по отдельным каналам осуществляется с помощью селектора 12, на информационный вход которого с выхода вычислителя 8 синуса поступает суммарный сигнал . Управление селектором 12 осуществляется сигналами, поступающими на его управляющие входы с и выходов дешифратора 11, на вход которого поступают сигналы с разрядных выходов счетчика 10. На каждом из и выходов селектора 12
Формируются m-разрядные цифровые зна" чения гармонического сигнала с частотой, зависящей от значений соответствующих Фазовых приращений, записанных в Ьлоках 1 и 2 памяти. Информация с выходов селектора 12 поступает на выходные шины 14 цифровых гармонических сигналов и на входы п цифроаналоговых преобразователей 13, формирующих соответствующие гармонические сигналы s аналоговой форме и передающих их на соответствующие выход-. ные шины 16 преобразователя .
Применяя блоки 1 и 2 памяти с раздельными схемами записи и считыва" ния, можно изменять начальные условия формирования гармонических сигналов, не прерывая процесс их генерации .
Формула изобретения
ПреоЬраэователь код - частота гармонического сигнала, содержащий регистр, информационный вход которого под ключ ен к выходу комбина ци он ног о сумматора, вычислитель синуса, вход которого подключен к выходу накопительного сумматора, цифроаналоговый преоЬраэователь, генератор импуль.сов., выход которого соединен с входом счетчика импульсов,. о т л и ч а ю шийся тем, что, с целью расширения области применения за счет формирования и параллельных гармонических сигналов переменной частоты в цифровой и аналоговой формах, s него введены первый и второй блоки памяти, первый и второй буферные Ьлоки памяти, дешифратор, селектор и (n-l) цифроаналоговых преобразователей, выходы которых и выход первого цифроаналогоСоставитель 8. войтов
Техред Л.Олийнык Корректор 8. Кабаций
Редактор Н. Швыдкая
Заказ 279
Тираж 663
Подписное
ВНИИПИ Государственного комитета по. изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д, 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101
5 155062 вого преобразователя являются выход" ной шиной аналоговых сигналов, а входы являются выходной шиной цифровых сигналов и подключены к соответствующим выходам селектора, информационный вход которого является выходной шиной суммарного сигнала и подключен к выходу вычислителя синуса, а управляющий вход соединен с выходом дешифратора, вход которого объединен с адресными входами первого и второго блоков памяти и первого и второго буферных блоков памяти и подключен к выходу счетчика импульсов, при этом первый. информационный вход накопительного сумматора соединен с выходом
5 6 первого блока памяти, второй информационный вход — c выходом комбинационного сумматора, третий информационный вход — с выходом второго буферно- го блока памяти, информа ционный вход которого подключен к выходу накопи-<. тельного сумматора, вход синхронизации которого объединен с входом синхронизации регистра и подключен к выходу генератора импульсов, причем выход регистра подключен к информационному входу первсу-о буферного блока памяти, выход которого подключен к первому входу комбинационного сумматора, второй вход которого соединен с выходом второго блока памяти.