Буферное запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано для построения специализированных устройств для упорядоченного хранения и выдачи информации по безадресному принципу. Целью изобретения является повышение производительности и расширение функциональных возможностей за счет одновременного считывания и записи информации и реализации режима чтения без регенерации. Устройство содержит реверсивный счетчик, выходы которого соединены с управляющими входами мультиплексора, информационные входы которого подключены к выходам регистра сдвига, состоящего из последовательно соединенных ячеек памяти, элементы И, с первого по седьмой, первый и второй элементы ИЛИ, первый, второй и третий элементы НЕ. В устройстве реализуются режимы хранения, записи, чтения, одновременных записи и чтения, чтения с регенерацией. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (505 G 11 С 19/00

ГОСУДАРСТВЕ ННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4389878/24-24 (22) 25.01.88 (46) 30.06.90, Бюл. ¹ 24 (72) В.П,Невский и А.В,Невский (53) 681,327.6 (088.8) (56) Патент США ¹ 3992699, кл. 365/36, опублик. 1976.

Авторское свидетельство СССР № 1305776, кл. G 11 С 19/00, 1987.. (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано для построения специализированных устройств для упорядоченного хранения и выдачи информации по безадресному принципу.

„„Я „„1575237 А1

Целью изобретения является повышение производительности и расширение функциональных возможностей за счет одновременного считывания и записи информации и реализации режима чтения без регенерации. Устройство содержит реверсивный счетчик, выходы которого соединены с управляющими входами мультиплексора, информационные входы которого подключены к выходам регистра сдвига, состоящего из последовательно соединенных ячеек памяти, элементы И с первого по седьмой, первый и второй элементы ИЛИ, первый, второй и третий элементы НЕ, В устройстве реализуются режимы хранения, записи, чгения, одновременных записи и чтения, чтения с регенерацией. 1 ил, 1575237

Изобретение относится к вычислительной технике и может быть использовано для построения специализированных устройств для упорядоченного хранения и выдачи информации по безадресному принципу.

Цель изобретения — повышение производительности и расширение функциональных возможностей устройства за счет одновременного считывания и записи информации и реализации режима чтения без регенерации.

На чертеже изображено предлагаемое устройство.

Устройство содержит реверсивный счетчик 1, первый 2, второй 3 и третий 4 элементы И, первый 5 и второй 6 элементы

ИЛИ, регистр 7 сдвига, мультиплексор 8 с управляющими входами 9, ячейки 10 памяти, четвертый элемент И 11, вход 12 чтения, вход 13 синхрпниза11ии. входы 14 записи, информационные входы 15 и выходы 16 устройства, пятый 17, шестой 18 и седьмой 19 элементы И, первый 20, второй 21 и третий

22 элементы НЕ и вход 23 регенерации, Устройство работает следующим образом.

Устройство работает в следующих режимах; хранение, запись, чтение, одновременные запись и чтение. чтение с регенерацией.

В режиме хранения сигналы нулевого уровня на входе 12 чтения, входе 14 записи и входе 23 регенерации устройства запрещают прохождение информации через первый 2, четвертый 11 и седьмой 19 элементы

И, а также тактовых сигналов через второй

3, третий 4, пятый 17 и шестой 18 элементы

И. При этом ранее записанная информация хранится в запоминающих ячейках 10 регистра 7 сдвига.

В режиме записи информации на входе

14 записи устройства устанавливается сигнал единичного уровня, который поступает на вторые входы первого 2 и третьего 4 элементов И. По входу 12 чтения устройства сигнал нулевого уровня поступает на вход третьего элемента НЕ 22 и на второй вход шестого элемента И 18. Шестой элемент И

18 закрыт сигналом нулевого уровня с входа

12 чтения устройства. На втором входе первого элемента И 2 — разрешающий сигнал.

Информация с информационного входа 15 через первый элемент И 2 поступает на вто- рой вход первого элемента ИЛИ 5 и далее— на информационный вход регистра 7 сдвига. На втором входе третьего элемента И 4 — разрешающий сигнал, а на третий вход поступает сигнал единичного уровнч с выхода третьего элемента НЕ 22, Тактовый сигнал с входа 13 синхронизации устройства

55 через третий элемент И 4 поступает на вход суммирования реверсивного счетчика 1, на второй вход второго элемента ИЛИ 6 и далее на вход синхронизации регистра 7 сдвига, С приходом тактового сигнала производится запись в первую ячейку 10 регистра 7 сдвига, а также сдвиг ранее записанной информации вправо на одну ячейку, в результате чего содержимое реверсивного счетчика 1 увеличивается на единицу. Состояние реверсивного счетчика

1 указывает на число ячеек 10, заполненных информацией. Мультиплексор 8 в соответствии с содержимым реверсивного счетчика 1 подключает выход 1-й (первой справа) заполненной ячейки 10 к входу четвертого элемента И 11, Далее процесс повторяется в вышеуказанном порядке, Б режиме чтения информации сигнал единичного уровня устанавливается на входе 12 чтения устройства. Сигнал нулевого уровня с входа 14 записи поступает на вход второго элемента НЕ 21 и на второй вход первого элемента И 2, где запрещает прохождение информации на запись. Сигнал нулевого уровня с входа 23 регенерации поступает на вход первого элемента НЕ 20 и на второй вход седьмого элемента И 19, где запрещает прохождение информации для регенерации, Сигнал единичного уровня с входа 12 чтения поступает на первый вход четвертого элемента И 11, где разрешает прохождение информации на информаци- онный выход16устройства, Информация i-й заполненной ячейки 10 через мультиплексор 8 и через четвертый элемент И 11 поступает на информационный выход *6 устройства. На первом, втором и четвертом входах шестого элемента И 18 — разрешающие сигналы единичного уровня, поступающие с выхода второго элемента Н Е 21, входа

12 чтения устройства и выхода первого элемента НЕ 20 соответственно. Тактовый сиг; нал с входа 13 синхронизации устройства через шестой элемент И 18 поступает на вход вычитания реверсивного счетчика 1, в результате чего содержимое реверсивного счетчика 1 уменьшается на единицу. Поступление тактовых сигналов на вход синхронизации регистра 7 сдвига блокировано сигналами нулевого уровня на втором входе пятого элемента И 17 (c входа 14 записи устройства), на первом входе второго элемента И 3(с входа 23 регенерации устройства), иа втором входе третьего элемента И 4 (с входа 14 записи устройства). Мультиплексор 8 в соответствии с.содержимым реверсивного счетчика 1 подключает выход (i-1)-й ячейки 10 к входу четвертого элемента И 11, в результате чего происходит считывание

1575937

Составитель О.Исаев

Техред М,Моргентал Корректор Н.Ревская

Редактор А.Ревин

Заказ 1788 Тираж 487 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5 .

Производственно-издательский комбинат "Патент, r. Ужгород, ул.Гагарина, 101 элемента И, выход которого является информационным выходом устройства, выход второго элемента И подключен к первому входу второго элемента ИЛИ, выход которого соединен с входом синхронизации регистра сдвига, выход третьего элемента И подключен к второму входу второго элемента ИЛИ и к входу суммирования реверсивного счетчика, выходы которого соединены с управляющими входами мультиплексора, о т л и ч а ю щ е е с я тем, что, с целью повышения производительности и расширения функциональных воэможностей эа счет одновременного считывания и записи информации и реализации режима чтения без регенерации, в устройство введены пятый, шестой и седьмой элементы И, первый, второй и третий элементы НЕ, причем вход первого элемента НЕ соединен с входом регенерации устройства и с первым входом седьмого элемента И, второй вход и выход которого подключены соответственно к выходу четвертого элемента И, к второму входу первого элемента ИЛИ, третий вход второго

5 элемента ИЛИ соединен с выходом пятого элемента И, первый вход которого подключен к входу чтения устройства, входу третьего элемента НЕ и к третьему входу шестого элемента И, выход которого соединен с вхо10 дом вычитания реверсивного счетчика, второй вход пятого элемента И подключен к входу записи устройства и к входу второго элемента НЕ, выход которого соединен с вторым входом шестого элемента И, первый

15 вход которого подключен к третьему входу пятого элемента И и к входу синхронизации устройства, выходы третьего и первого элементов НЕ соединены соответственно с третьим входом третьего элемента И и с

20 четвертым входом шестого элемента И.

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к буферным запоминающим устройствам в аппаратуре обмена дискретной информацией, и может быть использовано при разработке высокоскоростных буферов в цифровых устройствах

Изобретение относится к вычислительной технике и может быть использовано в аналого-цифровых преобразователях и в вычислителях, работающих по методу последовательного приближения

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре обработки дискретных сигналов

Изобретение относится к вычислительной технике и может использоваться в буферных запоминающих устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при приеме и обработке информации от оптоэлектронных датчиков, работающих по принципу приборов с зарядовой связью, в автоматических системах управления фокусированием изображения в оптических устройствах

Изобретение относится к вычислительной технике и может быть использовано для параллельного приема и хранения информации в цифровых системах, а также для последовательного сдвига, свертки информации и генерации псевдослучайных последовательностей сигналов

Изобретение относится к вычислительной технике и может быть использовано для контроля узлов ЭВМ

Изобретение относится к вычислительной и информационной технике и может быть использовано в системах обработки и визуализации изображений

Изобретение относится к вычислительной технике и может быть использовано в системах приема дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх