Формирователь квазиоптимальных дискретно-частотных сигналов

 

Изобретение относится к электросвязи и может быть использовано в асинхронно-адресных системах связи. Цель изобретения - увеличение числа формируемых сигналов. Для достижения цели в формирователь введены блок 6 буферных регистров, первый и второй постоянные запоминающие блоки 7 и 8, элемент И 9, счетчик 10, второй-пятый дешифраторы 11 - 14, второй сумматор 15, регистр 16 и мультиплексор 17. Блок 6 буферных регистров осуществляет прием цифровых кодов от источника сообщения. В качестве адреса корреспондента используется набор частот, элементы базовых блоков размещены во втором постоянном запоминающим блоком 8, а элементы производного блока вычисляются во втором сумматоре 15. Арифметическая операция сложения по модулю K выполняется в реальном масштабе времени в первом сумматоре 3, а результат арифметических вычислений записи - в первом постоянном запоминающим блоке 7. Обеспечивается оперативная смена системы сигналов при значительном увеличении числа дискретно-частотных сигналов. 1 ил.,4 табл.

СОЮЗ СОВЕТСКИХ

СОИИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„.SU„„1578836 А1 (g))g Н 04 L 27/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4487397/24-09 (22) 28.09.88 (46) 15.07.90. Бюл. М 26 (72) Н.И.Гриненко, А.Ф.Лысаковский и В.В.Головко (53) 621.396,62(088,8) (56) Авторское свидетельство СССР

Р 362437, кл. Н 03 К 3/80, 197 1. (54) ФОРМИРОВАТЕЛЬ КВАЗИОПТИИАЛЬНЫХ

ДИСКРЕТНО-ЧАСТОТНЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи и может быть использовано в асинхронно-адресных системах связи, Цель изобретения — увеличение числа формируемых сигналов. Для достижения цели в формирователь введены блок 6 .буферных регистров, первый и второй постоянные запоминающие блоки 7 и 8, элемент И 9, счетчик 10, второй — пя2 тый дешифраторы 11-14, второй сумматор 15, регистр 16 и мультиплексор

17. Блок 6 буферных регистров осуществляет прием цифровых кодов от ис" точника сообщения. В качестве адреса корреспондента используется набор частот, элементы базовых блоков размещены во втором постоянном запоминающем блоке 8, а элементы производ-. ного блока вычисляются во втором сумматоре 15. Арифметическая операция сложения по модулю k выполняется в реальном масштабе времени в первом сумматоре 3, а результат арифметических вычислений записи — в первом постоянном запоминающем блоке 7.

Обеспечивается оперативная смена системы сигналов при значительном увеличении числа дискретно-частотных сигналов. t ил.,4 табл. С:

1578836

Изобретение относится к электросвязи и может быть использовано в асинхронно-адресных системах связи.

Цель изобретения — увеличение

5 числа формируемых сигналов.

На чертеже представлена структурная электрическая схема формирователя квазиоптимальных дискретночастотных сигналов.

Формирователь квазиоптимальных дискретно-частотных сигналов содержит блок 1 ключей, генератор 2 синхроимпульсов, первый сумматор 3, первый дешифратор 4 и блок 5 высокочастотных генераторов, а также блок 6 буферных регистров, первый и второй постоянные запоминающие блоки 7 и 8, элемент И9, счетчик 10, с второго по пятый дешнфраторы 11-14, 20 второй сумматор 15, регистр 16 и мультиплексор 17. Формирователь квазиоптимальных дискретно-частотных сигналов работает следующим образом.

При включении источника питания (не показан) производится установка в нулевое состояние регистра 16 и счетчика 10 по модулю (k+1) . При этом на первом выходе второго дешиф11 Il ратора 1 1 имеется сигнал . 1, от которого блок 1 ключей закрыт . На выходах первого дешифр ат ор а 4 имеется число, равное нулю, при котором на всех ег о выходах, кроме нулевого, имеется сигнал " 0" . При этом вс е U 3 5 генераторов блока 5 высокочастотных генераторов выключены . Генератор 2 синхроимпуль со в вырабатывает импульсы, поступающие на вход элемента И9 .

Так как на входах блока 6 буферных 40 регистров десятичные числа равны нулю, то на пятом выходе блока 6 буферных регистров присутствует сигнал

" 0" и на вход счетчика 1 0 импульсы о т генератора 2 синхроимпуль сов н е 45 поступают .

Затем в регистр 1 6 записывается в двоичном коде последовательность десятичных чисел из сегмента натур ального ряда о т 1 до U, причем в 50 двух пр оиз в ол ьно выбранных группах ячеек не допускается запись одинаковых чисел, порядок записи которых произволен, т . е . в р егис тр 1 6 записывается из общего, количества U чисел произвольная выб ор ка Б десятичных чисел, От источника сообщений поступают два цифровых кода Y (= 0 — (U- 1 ) 1 " ш, которые при матричном способе значения адресов являются составным адресом корреспондента а также два цифровых кода Y>=0-(k-1) и Y4 = 1 — (Д-1), определяющие при табличном способе задания М-ичный символ информации, передаваемый корреспонденту асинхронно-адресной системы связи, где m — - число базовых блоков циклической схемы Штейнера

S(4 k U)- И вЂ” объем алфавита, равный (k-1)x k. При этом с пятого выхода блока 6 буферных регистров поступает. сигнал "1" и импульсы с генератора 2 синхроимпульсов начинают поступать на вход счетчика 10, По первому импульсу счетчик 10 из нулевого состояния переходит в первое, и сигнал "0" с первого выхода второго дешифратора 11 открывает блок 1 ключей и переводит блок 6 буферных регистров из режима приема информации в режим хранения цифровых кодов

Y -Y 4 на все время передачи дискретно-частотного сигнала. Цифровой код

Y = Π— 1Г-1) поступает на вторые входы второго сумматора 15 по модулю U. Цифровой код Y = 1 — m поступает на вторые входы пятого дешифратора 14, который выбирает одну из

m строк второго постоянного запоминающего блока 8 емкостью m x k десятичных чисел, Цифровой код Y =0-(k-1) поступает на вторые входы первого сумматора 3 по модулю k. Цифровой код Y4, = 1 — (к-1) поступает на входы третьего дешифратора 12, который выбирает одну из (k-1) строк первого постоянного запоминающего блока 7 емкостью (k-1) х k десятичных чисел.

Под действием каждого импульса счетчик 10 из состояния L переходит в состояние (Е+1), после чего на (L+1) -м выходе третьего дешифратора

11 появляется сигнал "1".

Цифровой код h находящийся в первом постоянном запоминающем блоке 7 на пересечении У, -й строки и (L+1)-го столбца, определяется по формуле

? ."= Y L mod k, (1) где Yq — 1 + (k — 1);

L — 0 + (k — 1);

k — простое число;

r — наименьшее из чисел, взаимно простых с числом (k-1), С выходов первого постоянного запоминающего блока 7 цифровой код Ь 157 поступает на первые входы первого сумматора 3 по модулю k с выходов которого вычисленная сумма (2) п h+Y3 mod k поступает на входы четвертого дешифратора 13, котарыи выбирает во Втором постоянном запоминающем блоке 8 емкостью m x k десятичных чисел из столбцов одно из чисел с порядковым номером п. Число 1., находящееся на пересечении m-й строки и и-го столбца, с выходов второго постоянного запоминающего блока 8 поступает на первые входы второго сумматора 15 па мОдулю U> с ВыхОдОВ катОрага Вычисленная сумма

1=L +Y mod U поступает на управлян)щие входы мультиплексора 17. Число 1 является номером одной из U групп ячеек регистра 16, в которых хранятся исходные кодовые последовательности. В результате этого информация, хранящаяся В указанной группе ячеек регистра 16, через мультиплексор 17 и открытый блок 1 ключей воздействует на входы первого дешифратара 4, чта вызывает включение соатветстлующего высокочастотного генератора, входящего в блок 5 высокочастотных генераторов, на время, определяемое тактовой частотой генератора 2 синхраимпульсав, Окончанию передачи дискретно-частотнаго сигнала с.аатветствует поступление на вход счетчика 10 (k+1) -га синхроимпульса, по которому счетчик

10 па модулю (k+1) переходит в нулевое состояние.„ Сигнал "1" с первого

\ выхода второго дешифратара 11 поступает на управляю)1(ий вход блока 6 бу— ферных регистров и на управляющий вхбд блока 1 ключей, который запирается, вызывая прекращение работы блока 5 высокочастотных генераторов, Блок 6 буферных регистров Осушествляет прием навык пифравых кодов

Y(— Yq, поступающих ат источника сообщений. Под воздействием очереднага синхраимпульса цикл работы формирователя па передаче дискретночастотного сигнала повторяется.

При отсутствии сигнала ат источника сообщений десятичные числа в двоичном коде Y) -- Yp на выходах блока 6 буферных регистров равны нулю, все У высокочастотные генераторы блока 5 Выключены, В э roM случае мож-

836

6 но осуществить смену используемой квазиоптимальной системы дискретночастатных сигналов путем записи (че,рез управляющие входы) в регистр 16 новой кодовой последовательности чисел из сегмента натурального ряда от

1 до U представляющей собой другую перестановку U чисел из U = 1 воз10 можных перестановок.

Таким образом, в предлагаемом устройстве в качестве адреса корреспондента асинхронно-адресной системы связи используется набор k частот, 15 номера которых взаимно однозначно соответствуют элементам одного блока циклической 4-схемы Штейнера. Элементы базовых блоков размещены во втором постоянном запоминающем блоке 8, а элементы производного блока вычисляются относительно выбранного базового блока.

1,, ).„...,1.4 ) (3)

1 при помощи второго сумматора 15 по модулю П по правилу

L +Y,,LL+Y<,...,LLt Y,1 mod U. (4)

Каждый из М-ичных символов передаваемога корреспонденту сообщения определяется порядкам следования выбранных k частот (элементов 1(роизводного блока). Перестановка элементов производного блока 4-схемы Штайнера Осуществляется ла известному

35 алгоритму синтеза квазиоптимальнач композиционной системы дискретнОчастотных сигналов м

n=. У L + Yg )od k . (5)

40 Арифметическая Операция сложения по модулю k выполняется В реальном масштабе времени при иамащи сумматора 3 па модулю k, а результат операций умножения и возведения в сте45 пень па модулю числа к Вычислен заблаговременна и записан в первый постоянный) заВсминающий блок 7.

В табл. 1 представ )сна содержимое элементов памяти второ.-а гостаяннагo (О запоминающего блока 8 при использовании 4-.схемы 1(;тейнера с параметрамп

1с = 7 и У = 23, В качестве элементов одиннадцати базовых блоков взяты степени одиннадцати мнагачленав, па55 лученных на Основе порождающего пали)ама z + х " + х + х + х - + х + 1 двоичнога (23,12)-кеда Голея по прах н"ф + х-. 1+ х 1+ х + х "+ х )-1. (6

1578836 где е = 1,2,3,4,6,8,9,12,13,16,18г квадратичные вычеты по модулю 23, В табл. 2 представлено содержимоь элементов памяти первого постоянного запоминающего блока 7.

Расчеты проведены по формуле (1) с параметром r = 5, В табл. 3 представлены 253 блока системы Штейнера Я(4,7,23). Семь эле- 10 ментов каждого блока взаимно однозначно соответствуют семи частотам, определяющим адрес корреспондента асинхронно-адресной системы связи.

Например, корреспонденту с составным адресом N- 1.1-2 (т,е. Y< = 11 и Y<=2) . соответствует семь частот (см,табл 3) с номерами (11, 12,1 6, 17,18,20,22), Путем перестановки данных частот по алгоритму (5) корреспонденту пеРеда- 20 ется любой из 42 символов (знаков) информации, Такими символами могут быть тридцать две буквы русского алфавита (без буквы "e") и десять арабских цифр; В табл. 4 показано соот- 25 ветствие между символами сообщения, передаваемого корреспонденту с составным адресом N- 11-2, и кодовыми последовательностями дискретно;частотных сигналов. Например, для пере- 30 дачи символа "Ф" необходимо, чтобы цифровые коды Yg u Y4 были равны шести и трем соответственно. В этом случае согласно формуле (5) перестановка типа (см. табл. 4)

01 23456

° 6240513 определяет следующий порядок следования частот дискретно-частотного 4р сигнала: (22, 16, 18, 11, 20, 12, 17) .

Предлагаемый формирователь позволяет увеличить число дискретночастотных сигналов как минимум в

20 раз по сравнению с известными, 45 обеспечивая при этом оперативную смену используемой системы сигналов, что приводит дополнительно к повы.шению скрытности. связи или увеличению ее устойчивости к преднамеренным помехам.

Формула из обретения

Формирователь квазиоптимальных дискретно-частотных сигналов, содержащий блок ключей, генератор синхроимпульсов, первый сумматор, первый дешифратор и блок высокочастотных генераторов, входы которого подключены к выходам. первого дешифратора, а выходы являются выходами. формирователя, отличающий с я тем, что, с целью увеличения числа формируемых сигналов, введены блок буферных регистров, первый и второй постоянные запоминающие, блоки, последовательно соединенные элемент И и счетчик, второй, третий, четвертый и пятый дешифраторы, второй сумматор, регистр и мультиплексор, управляющие входы и выходы которого соединены соответственно с выходами второго сумматора и сигнальными входами блока ключей, выходы и управляющий вход которого подключены соответственно к входам первого дешифратора и к первому выходу второго дешифратора, входы и вторые. выходы которого соединены соответственно с выходами счетчика и с первыми входами первого постоянного запоминающего блока, вторые входы и выходы которого подключены соответственно к выходам третьего дешифратора и к первым входам первого сумматора, выходы которого через четвертый дешифратор соединены с первыми входами второго постоянного запоминающего блока, вторые входы и выходы которого подключены соответственно к выходам пятого дешифратора и к первым входам второго сумматора, вторые входы которого и вторые входы пятого депифратора соединены соответственно с первыми и вторыми выходами блока буферных .регистров, третьи, четвертые и пятый выходы которого подключены соответственно к вторым входам пер в or о сумматора, к входам третьего дешифратора и к первому входу элемента И, второй вход которого . соединен с выходом генератора синхроимпульсов, причем первый выход второго дешифратора соединен с управляющим входом блока буферных регистров, сигнальные входы которого являются сигнальными входами формирователя, управляющими входами которого являются входы регистра, выходы которого подключены к сигнальным входам мультиплексора, 1578836

Таблица1

1 (2 3 о 4 (5 ) 6

4 5 13

5 6 7

11 14 16

3 8 10

5 9 13

10 12 14

4 10 15

12 14 15

6 11 15

8 13

8 9 12

21

11

21

19

2?

22

21

17

Таблица2

r (2

k-1

3 4 5 6 7

2 .3

5

О

О

О.

Табли да 3

Частоты, одределя ащие адрес корреспондента асинхронно-адресной системы связи

} доки системы Штейнера S(4, 7, 23) Код Y

Код Y = 2

Код У, =1

О О р 1 5 6 7 9 11

2

4

6

8

1 1 2

2 2 3

3 3 4

4 4 5

5 5 6

6 6 7

7 7 8

8 8 9

9 9 10

10 10 11

11 11 12

12 12 13

13 13 14

14 14 15

15 15 16

16 16 17

О

О

О

О

О

О

О

О

4 5 13

5 6 14

6 7 15

7 8 16

8 9 17

9.. i0 18

10 11 19

1 1 12 20

12 13 21

13 14 22

14 15 О

15 16 1

16 17 2

17 18,3

18 19

19 20 5

20 21 6

20 21

2 22

22 О

О 1

1 2

2 3

3 4

5 6

6 7

7 8

8 9

9 10

10 11

11 12

12 13

13 14

1 2 6

2 3 7

3 4 8

4 5 9

5 6 10

6 7 11

7 8 12

8 9 13

9 10 14

10 ii l5

12 16

12 13 17

13 14 18

14 15 19

15 16 20

16 17 . 21

18

17

19

18

18

16

16

19

7 8

8 9

9 10

10 11

11 12

12 13

13 14

14 15

15 16

16 17

17 18

18 19

19 20

20 21

21 22

22 О

10 12

11 13

12 14

13 !5

14 16

15 17

16 18

17 19

18 20

19 21

20 22

21 О

22 1

0 2

1 3

2 4

1578836

Продолжение табл.3

Блоки системы Штейнера S(4, 7, 23) Код YI

Код Yg 2

Код Y< = 1

1 3 5

2 4 6

3 5 .7

4 б 8

5 7 9

6 8 10

17 17

18 18

19 19

20 20

21 21

22 22

17

18

19

21

18 22

19 0

20 1

21 2

22 3

0 4

18 21 .22 7

19 22 0 8

20 0 1 9

21 1 2 10

22 2 Э 11

0 3 4 12

14 15

15 16

16 17

17 18

18 19

19 20

1

3

Продолжение табл,Э

Код У, Блоки системы Штейнера S(4, 7, 23)

Код Y<-- Э

0 1 -11 14 16 18 21

Продолжение табл 3

Штейнера 8(4,7,23) Блоки системы

Код Y

Код Y< =- 5

Код Yg - =4

0 2 5 9 13 19 22

1 3 6 10 14 20 0

21 2 4 7 15 21 1

3 5 8 12 16 22 2

17 19

18 20

19 19

20 22

2

4

6

8

11

12

13

14

16 17

1g

19

21

0 0 2 3 8 10

1 1 3 4 9 11

2 2 4 5 10 12

3 3 5 6 11 13

1 2 12

2 3 13

3 4 14

4 4 15

5 б 16

6 7 17

7 8 18

8 9 19

9 10 20

10 11 21

11 12 22

12 13 0

13 14 1

14 15 2

15 16 3

16 17 4

17, 18 5

18 19 6

19 20 7

20 21 8

21 22 9

22 0 10

16

17

18

19

21

22

1

3

5

7

9

11

12

11

18

t9

21

22

1

3

5

7

9

11

12

13

14

19 ?2

20 0

21 1

22 2

0 3

14 4

2 5

3 б

4 7

5 8

6 9

7 10

8 11

9 12

10 13

11 14

12 .15

13 16

14 17

15 18

16 19

17 20

1578836

14

Продолжение табл.3

Блоки системы Штейнера S(4,7,23) Код Y

Код Yg=4

Код Y = 5

7 12 14 21 0

8 13 15 22 1

9 14 16 О 2

10 15 17 1 3

11 16 18 2 4

12 17 19 3 5

13 18 20 4 6

14 19 21 5 7

15 20 22 б 8

16 21 .О 7 9

17 22 1 8 10

18 О 2 9 11

19 1 3 10 12

20 2 4 11 13

21 3 5 12 14

22 4 6 13 15

0 5 7 14 16

1 6 8 15 17

2 7 9 16 18

7

9 13 17

tO 14 18

1 1 15 19

12 16 20

11

12

13 17 21

14 18 22

15 19 0

16 20 1

14

16

17 21 2

18 22 3

19 О 4

20 1 5

21 2 6

22 3 7

18

О 4 8

1 5 9

2 6 10

21

3 7 11

4 8 12

11оодолжелие табл. 3 . Блоки системы Штейнера S(4, 7, 23) Код Yq =

3

5

7

9

11

11

12

13

14

16

17

18

19

12

13

14

16

18

19

21

13 21

22

16 1

17 2

18 3

19 4

6

7 8

21

0

1,4 4 5 5

6 6

7 7

8 8

9 9

10 10

11 11

12 12

13 13

14 14

15 15

16 16

17 17

18 18

19 19

20 20 21 21

22 22

7

9

11

12

13

14

16

17

18

19

21

22

О

О

2

4

6

8

11 .12

13

14

16

17

18

19

21

0

2

4

6

8

11

12

13

14

16

17

18

19

21

5

7

9

11

12

13

14

16

17

18

19

21

14 18 22

15 19 О

16 20 1

17 21 .2

18 22 3

19- 0 4

20 1 5

21 2 6

22 3 7

О 4 8

1 5 9

2 6 1О

3 7

4 8 12

5 9 13

6 IO 14

7 11 15

8 12 16

9 13 17

10 14 18

11 15 19

12 16 20

13 17 21

0 3

1 4

2 5

3 6

4 7

5 8

6 9

7 10

8 11

9 12

10 13

11 14

12 15

13 16

14 17

15 . !8

16 19

17 20

18 21

l6

Продолжение табл,. 3

)578836!

5 системы Штейнера Б(4,7,23)

Блоки

Код Y

Уу = 7

Код У,=Е

Код

14 15

15 16

16 17

17 18

18 19

19 20

20 21

21 22 .22 0

0 1

1 2

2 3

3 4

4 5

5 6

6 7

7. 8

8 9

9 10

10 11

12 12

12 13

13 14

18 21

19 22

20 0

21 1

22 2

11

16

13

14

13 18

14 19

15 20

4 7

5 8

16

0 3

1 4

2 5

3 6

4 7

16

21

19 1

20 2

21 3

22 4

5 8

6 9

7 10

8 . 11

0 5

1 6

12 12

10 13

11 14

12 15

13 16

11

12

13

14 17

15 18

16 19

17 20

:Продолжение табл. 3

У1

Блоки системы Штейнера S(4, 7, 23) Код

Код Y = 9

11

12

16 20

17 21

18 22

19 0

20 1

21 2

22 3

0 4

1 5

2 6

3 7

4 8

5 .9

6 10

7 11

8 12

9 13

10 14

11 15

12 16

13 17

14 18

f5 19

16

16 20 22

17. 21 0

18 22 1

19 0

20 1

21 2

22 3

0 0

1 .1

2 2

3 3

4 4

5 5

6- 6

7 7

8 8

9 9

10 10

11 11

12 12

13 13

14 14

15 15

16 16

17 17

18 18

19 19

20 20

21 21

22 22

4 5.

5 6

6 7

7 8

8 9

9 10

10 11

11 12

12 13

13 14

14 15

15 16

16 17

17 18

18 19

19 20

20 21

21 22

22 0

0 1

1 2

2 3

1

2.

4

6

8

11

12

13

14

16

17

18

19

21

0 4

1 5

2 6

3 7

4 8

5 9

6 10

7 11

8 12

9 13

10 14

11 15

12 16

13 17

14 18

15 19

7

9

11

12

13

14

16

17

18

19

21

6

8

11

12

13

14

16

17

18

19

9

11

f2

13

14

16

17

18

19

21

22

1

18

19

21

22

1

3

5

7

9

11.14

16

18

20

22

3

° 5

9

18

19

21

22

1

3

5

7

9

11

12

13

16 17

17 18

18 19

19 20

20 21

21 22

22 0

0 1

1 2

2 3

3 4

4 5

5 6

6 7

7 8

8 9

9 10

10 11

11 12

12 13

13 14

14 15

15 16! 578836!

7!!Родолзение табл, 3

Блоки системы Штейнера S(4, 7, 23) Код У<

Код Y = 10

Код У

9. 12

12

13

14

l5

16

17

18

17

22

21

22

О

2

4

6

0

2

4

6

8

11 ица4 б л

Г

Кодовые послецовательности си налов, передаваемых денту с адресом N - 11-2 корреспон!

Тинь перестановок

Код У4 Код Y

О 1

5.6

1

3

2.

О

3

5 б

О

2

5. б

1

Э

5

О

6

О

2

5 б

0 О

1 1

2 2

Э 3

4 4

5. 5

6 6

7 7

8 8

9 9

10 10

11 11

12 12 !

3 13

14 14

15 15

16 16

17 17

18 18

19 19

20 20

21 21

22 22

6 7 8

7 8 9

8 9 10

9 . 10 11

10 11 12

1 1 12 13

12 13 14

13 14 15

14 !5 16

15 16 17

1б 17 18

17 18 19

18 19 20

19 20 21

20 21 22

21 22 О

22 0 1

0 1 2

1 2 3

2 3 4

3 4 5

4 5 6

5 6 7

14 20 21

15 21 22

16 22 О

17 О 1

18 1 2

19 2 3

20. 3 4

21 4 5

22 5 6

0 6 7

1 7 8

2 8 . 9

3 9 10

4 10 11.

5 11 12

6 12 13

7 1Э 14

8 14 15

9 15 16

10 16 17

11 17 !8

12 18 19

6

8

11

12 l3

14

16

17

18

19

21

7 8

8 9

9 !О

10 1!

11. 12

12 13

13 14

14 15

15 16

16 17

17 18

18 19

19 20

20 21

21 22

22 0

О

1 .2 .2 3

Э 4

4 5

5 6

6 7

4 5

5 . 6

6 О

О 1

1 2

2 3

Э 4

1 3

2 4

Э 5

4 6

5 О б 1

0 2

6 2

0 3

1 4

2 5

Э 6

4 О

2 6

3 О

О

4

6

О

2

Э б

1

3

5

1

2 б

1

3 4

2

4

5 б

О

5 б

О

2

Э

5

6

О

2

4

5

О

2

3

L.

17 22

18 0

19 1

20 2

21 3

22 4

0 5

1 6

2 7

3 8

4 9

5 10

6 11

7 12

8 !3

9 14 !

О 15

11 16

12 17

13 18

14 19

15 20

16 2!

)578336

Продолжение табл.4

Типы перестановок

Код 74 Код

6...

О

6 4

О 5

1 6

2 О

3 1

5 6 б О.

О 1

1 2

2 3

2 2

3 . 3

4 4

5 5

6 б

О О

2 2

3 Э

4 4

3 . 4

4 5

5 5 б 6.0

О 8 6 3

1 1,0 4

2 2

3 3

1 5

2 6

4 4

3 0

5 5

6 6

Продолжение табл,4

Кодовые последовательности сигналов

Код 74 Код 7

Знак

0 11

12

20 16

22 .17

11 18

12 20

16 22

17 11

18 12

17 18

18 20

20 22

22 11

11 12

12 16

16 17

12 22

16 11

17 12

18 16

20 17

22 18

11 20

22 12

11 16

12 17

16 18

17

18

22

11

12

22

11

12

16

17

18

20.22

11

12

16

17

18

16

17

22

11

12

16

17

18

18

22

11

12

20 ,22 11

11

12

16

17

17

18

22

22 17 20

11 18 22

16 11

17 12

18 16

12

22

20 11

18 17

20 . 18

16

17

12

16

12

22 .20

16 17

17 18

4 18 20

20 22

6 22 11

0 11 16

1 12 17

2. 16 18

3 17 20

4 18 22

5 20 11

6 22 12

О 11 17

12 18

2 16,20

17 22

4 18 11 20 12 22 16

0 11 18 12 20

16 22

3 "7 11

4 18 12

20 16 б 22 17.0 11 20

12 22

2 16 11

18

22

11

12

16

17

12

16

17

18

22

11

22

11

12

16

17

18

16

17

18

1

3

5

5 б

1 2

2

Э

5

О

4

5 б

О

4

6

1

5 б

О

2

Э

А

Б

В . Г

Ц

Е

1!(3

И

И

К

Л

М

Н

О

П

С

Т

У

Ф

Х

Ц

Ч

Ш

Щ

Ь

Ы

Ь

Э

1578836

22

Продолжение табл. 4

Знак

Код Yq Код У Кодовые последовательности сигналов

Составитель В,Зенкин

Редактор А.Огар Техред П,Олийнык Корректор О,ципле

Заказ 1924 Тираж 529 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

3 17 12 16

4 18 16 17

5 20 17 18

6 22 18 20

0 11 22 17

1 12 11 18

2 16 12 20

3 17 16 22

4 18 17 1 1

5 20 18 12, 6 22 20 16

22 18 20

12 11 20 22

16 12 22 11

17 16 11 12

16 20 18 12

17 22 20 16

18 11 22 17

20 12 11 18

22 16 12 20

11 17 16 22

12 18 17 1 1

Я

1

3

5

7

Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов Формирователь квазиоптимальных дискретно-частотных сигналов 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к радиосвязи и может быть использовано в системах передачи дискретной информации

Изобретение относится к технике передачи дискретной информации

Изобретение относится к радиотехнике , используется в асинхронных адресньос системах связи

Изобретение относится к электросвязи и телемеханике и может найти применение при построении систем приема информации в частотном коде в автоматизированных системах сбора, обработки и передачи информации с повышенными требованиями к скорости передачи и обработки информации

Изобретение относится к радиосвязи и может использоваться в многоадресных системах связи с кодовым разделением сигналов

Изобретение относится к электросвязи и повьшает скорость передачи

Изобретение относится к радиотехнике и повьшает помехоустойчивость

Изобретение относится к связи и может быть использовано в адаптивных синхронных и асинхронных системах связи

Изобретение относится к приемникам для приема сигналов цифрового звукового вещания

Изобретение относится к радиовещанию и, в частности, к форматам модуляции для цифрового звукового радиовещания (DAB)-digital audio broadcasting с частотной модуляцией типа "в полосе на канале" существующих (находящихся в эксплуатации) станций (IBOC-In-Band-On-Channel) и к системам радиовещания, использующим такие форматы модуляции

Изобретение относится к радиовещанию и может быть использовано для коррекции демодулированного сигнала в приемнике, предназначенном для работы в системе вещания цифрового сигнала, совместимого с амплитудно-модулированным сигналом

Изобретение относится к радиовещанию и может быть использовано для демодуляции и коррекции сигнала в приемнике, предназначенном для работы в системе вещания цифрового сигнала, совместимого с амплитудно-модулированным сигналом

Изобретение относится к обработке электронного сигнала, в частности к обработке сигнала с целью снижения отношения максимальной мощности к средней в радиочастотных сигналах

Изобретение относится к способам и системам передачи дискретной информации, в частности к способам и системам передачи информации по трактам, включающим в себя каналы импульсно-кодовой модуляции и аналоговые линии
Наверх