Накапливающий сумматор

 

Изобретение относится к вычислительной технике и может быть использовано в устройствах синхронизации для формирования сигналов с заданным законом изменения фазы. Целью изобретения является повышение быстродействия. Накапливающий сумматор состоит из N каскадов, каждый из которых включает в себя M-разрядные комбинационный сумматор 1 и регистр 2 и K-разрядный (K≤N) делитель 3 частоты, соединенные между собой функционально. Повышение быстродействия накапливающего сумматора происходит благодаря уменьшению тактовой частоты в каскадах младших разрядов с помощью делителя частоты. 1 ил.

СОЮЗ СООЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

PECflYSЛИН (ц С Об Р 7/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСИОМЪ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГННТ СССР (21) 4426242/24-24 (22) 16. 05. 88 (46) 07. 10.90. Бюл, У 37 (72) М.И.Кириллов и 10.И.Алехин (53) 628 ° 325 (088.8) (56) Шишов С.Я., Станков В.С. и Сухотин С.С. Прямые цифровые синтезаторы частот для аппаратуры средств связи. Техника средств связи. Сер.

"Техника радиосвязи". М;, 1983, вып. 9, с. 67.

Применение интегральных микросхем в электронной вычислительной технике. / Справочник под ред. Б.Н.Файзулаева и Б.В.Тарабрина. Y..: Радио и связь, 1987, с. 114, рис. 5.59.

„„SU„„1597880 А 1

2 (54) HAKAIIHNBAIOKHA СУММАТОР (57) Изобретение относится к вычислительной технике и может быть использовано в устройствах синхронизации для формирования сигналов с заданным законом изменения фазы. Целью изобретения является повышение быстродействия. Накапливающий сумматор состоит из и каскадов, каждый из которых включает в себя »»»-разрядные комбинационный сумматор 1 и регистр 2 н К-разрядный (K n) делитель 3 частоты, соединенные между собой функционально. Повышение быстродействия накапливающего сумматора происходит благодаря уменьшению тактовой частоты в каскадах младших разрядов с помощью делителя частоты. 1 ил.

1597880

Изобретение относится к области вычислительной техники и может быть использовано в устройствах синхронизации для формирования сигналов с заданным законом изменения фазы.

Цель изобретения - увеличение быстродействия.

На чертеже представлена функциональная схеиа .накапливающего суммато- 10 ра.

Накапливающий сумматор состоит из и каскадов, каждый из которых содержит ш-разрядные комбинационный сумматор 1и регистр 2,соединенные между собой функционально. Кроме того, накапливающий сумматор содержит К-раз.рядный (К (п) делитель 3 частоты, тактовый вход которого является входом записи накапливающего сумматора, 20 а разрядные выходы делителя 3 частоты соединены функционально с входами разрешения записи регистров 2.

Накапливающий сумматор работает следующим образом. 25

В исходном состоянии в регистрах

2 записана нулевая информация. На входы А ... А комбинационных сумtn маторов 1 поступает параллельный код, который, суммируясь с нУлевым кодом, 30 устанавливается на выходах комбинационных сумматоров 1, а следовательно, на информационных входах регистров 2.

При поступлении первого тактового импульса с входа записи накапливающего сумматора информация запоминается в регистре 2 старшего разряда и поступает на входы В, ... В,„ комбинационного сумматора 1 старшего разряда, в котором происходит сумми- 40 рование кодов. По следующему тактовому импульсу на выходах регистра 2 старшего разряда формируется удвоенное значение входного кода. Этот процесс увеличения суммы продолжает- 45 ся с приходом каждого очередного тактового импульса на вход записи накапливающего сумматора. Аналогичное суммирование входного кода происходит и,в младших разрядах накал- 50 ливающего сумматора, однако код суммы в них изменяется с более низкой, частотой, поскольку входы разрешения записи регистров 2 подключены к разрядным выходам делителя 3 частоты.

Тем не менее это не приводит к искажению текущего кода числа s старшем .разряде (и, соответственно, средней частоты выходных сигналов накапливаю- щего сумматора), если сохраняется кратность значения коэффициента деления и модуля той части накапливающего сумматора, которая тактируется поделенной частотой.

Так как в накапливающем сумматоре на высокой тактовой частоте работает лишь его старший разряд, а время суммирования s каскадах младших разрядов не влияет на время работы каскада старшего разряда и, следовательно, всего накапливающего сумматора, даже если составляет несколько периодов тактовой частоты, то общее время суммирования в данном накапливающем сумматоре всегда меньше, чем время суммирования накапливающего сумматора, все каскады которого работают на одной тактовой частоте.

Таким образом, данное техническое решение позволяет поднять тактовую частоту и снизить требования к быстродействию всех элементов накапливающего сумматора, кроме старшего разряда.

Формула изобретения

Накапливающий сумматор, состоя- щий из и каскадов, каждый из которых содержит m-разрядные комбинационный сумматор и регистр, причем разрядные выходы комбинационного сумматора соединены соответственно с информационными входами регистра, разрядные вы1 ходы которого соединены соответственно с входами первой группы комбинационного сумматора, входы второй группы которого являются информационными входами накапливающего сумматора, выход переноса комбинационного сумматора i-ro каскада (i = 1, 2, п-1) соединен с входом переноса комбинационного сумматора (i+1)-го каскада, вход переноса комбинационного сумматора первого каскада является входом переноса накапливающего сумматора, вход записи которого соединен с входом разрешения записи регистра и-го каскада, о т л и ч а ю щ и й— с я тем, что, с целью увеличения быстродействия, в него введен К-разрядный (К < и) делитель частоты, вход которого соединен с входом записи накапливающего сумматора, выходы с первого по К-й соединены соответственно с входами разрешения записи

S 1597880 6 регистров каскадов с (n-1)-ro по пер- го сумматора и-го каскада является вый, а выход переноса комбинационно- выходом накапливающего сумматора.

Составитель В.Гусев

Техред JI.0лийнык Корректор M.Максимишинец

Редактор Л.Гратилло

Заказ 3056 Тирам 563 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раущская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.умгород, ул. Гагарина, 101

Накапливающий сумматор Накапливающий сумматор Накапливающий сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ

Изобретение относится к вычислительной технике и предназначено для использования в мультиконвейерных системах цифровой обработки сигналов

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации

Изобретение относится к вычислительной технике, может быть использовано при реализации арифметических устройств электронных вычислительных машин с плавающей запятой

Изобретение относится к вычислительной технике, может быть использовано в цифровых БИС высокого быстродействия и характеризуется низкими затратами

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах и цифровых устройствах роботизированных систем управления для сложения и вычитания чисел как в двоичной системе счисления, так и в системе счисления с иррациональными основанием √2, представленных в прямых, обратных и дополнительных кодах, а также для обработки векторной информации

Изобретение относится к вычислительной технике и может быть использовано в управляющих системах повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано в вычислительных устройствах последовательного типа

Изобретение относится к вычислительной технике, может быть использовано в цифровых БИС и характеризуется низкими затратами и повышением быстродействием

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх