Матрица памяти

 

Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах (ЦМД). Целью изобретения является повышение надежности матрицы памяти. Устройство позволяет осуществить полностью симметричную выборку информации из любого числового пакета относительно выходных концов накопителя. За счет равного удаления места выборки запоминающих элементов в разрядных цепях и вычитания емкостных помех эквипотенциал разрядных цепей в районе выходных контактов не изменяется , благодаря чему помехи на выходе накопителя компенсируются и форма считанных сигналов не искажается. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

<5цз 6 11 С 5/02

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 551693 (21) 4632168/24 (22) 04.01.89 (46) 15.04.91, Бюл. 1Ф 14 (72) П.П.Мальцев (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР

М 551693, кл. G 11 С 5/02, 1975. (54) МАТРИЦА ПАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах (ЦМД).

Изобретение относится к вычислительной технике, может быть использовано при разработке запоминающих устройств на цилиндрических магнитных пленках (ЦМП) и касается усовершенствования технического решения по авт. св. СССР М 551693.

Целью изобретения является повышение надежности матрицы памяти.

На чертеже изображена конструкция предложенной матрицы памяти.

Матрица памяти содержит пакеты 1 числовых обмоток с каналами 2, которые охвачены этими числовыми обмотками. В каждый канал помещается по два стержня 3 цилиндрических пленок с обычным изоляционным покрытием, которые подключены в последовательную цепь (левый — с левым, правый — с правым) противолежащих стержней, причем концы стержней 3 одной и той же разрядной цепи замкнуты между собой пайкой 4 в последнем пакете числовых обмоток 1, а концы разрядной цепи первого пакета изогнуты для подпайки к лепесткам

5 контактной колодки 6 перемычками 7. Кон„„5U „„1642520 А2

Целью изобретения является повышение надежности матрицы памяти. Устройство позволяет осуществить полностью симметричную выборку информации иэ любого числового пакета относительно выходных концов накопителя. За счет равного удаления места выборки запоминающих элементов в разрядных цепях и вычитания емкостных помех эквипотен циал разрядных цепей в районе выходных контактов не изменяется, благодаря чему помехи на выходе накопителя компенсируются и форма считанных сигналов не искажается. 1 ил, тактные лепестки 5 расположены в промеж гках между выходными отверстиями соседних каналов 2, Напротив этих отверстий в контактной колодке 6 имеются сквозные проемы 8 для установки или извлечения через них стержней 3. авй

Сущность изобретения заключается в Ос следующем. Ф

Предложенная схема соединения раз- ) рядных цепей в матрице памяти позволяет у осуществлять полностью симметричную выборку Информации из любого числового пакета относительно выходных концов накопителя. 3а счет равного удаления места выборки эапонимающих элементов в. разрядных цепях и вычитания емкостных помех эквипотенциал разрядных цепей в районе выходных контактов не изменяется, благодаря чему помехи на выходе накопителя компенсируются и форма считанных сигналов не искажается.

Формула изобретения

Матрица памяти по авт. св. t+ 551693, отличающаяся тем, что, с целью

1642520

Составитель Ю.Розенталь

Редактор А. Маковская Техред М.Моргентал Корректор А. Обручар

Заказ 1151 Тираж 345 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 повышения надежности матрицы памяти, в ней стержни цилиндрических магнитных пленок, установленные s смежных пакетах числовых обмоток, включены последовательно, причем концы стержней одной и той же разрядной цепи замкнуты между собой в последнем пакете числовых обмоток.

Матрица памяти Матрица памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств на ферритовых сердечниках

Изобретение относится к вычислительной технике, в частности к технологическим устройствам контроля кодовых матриц постоянных запоминающих устройств

Изобретение относится к автоматике и вычислительной технике, в частности к технологическим устройствам для изготовления блоков памяти

Изобретение относится к вычислительной технике, в частности к технологии изготовления матриц на кольцевых ферритовых сердечниках для запоминающих матриц

Изобретение относится к вычислительной технике, в частности к технологическим устройствам для изготовления запоминающих матриц на ферритовых сердечниках

Изобретение относится к вычислительной технике и, в частности, к устройствам для прошивки матриц запоминающих устройств на ферритовых сердечниках

Изобретение относится к вычислительной технике, в частности к технологии изготовления ферритовых матриц для оперативной памяти ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств, устройств бесконтактного ввода информации в ЭВМ и др

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх