Шифратор позиционного кода

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах. Цель изобретения - повышение быстродействий шифратора за счет обеспечения автоматического формирования двоичного кода для непрерывно повторяющегося позиционного кода. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, счедчик 2 импульсов, блок 3 ввода информации , первый и второй мультиплексоры 4, 5, коммутатор 6, первый и второй элементы И 7, 8, первый и второй элементы И-НЕ 9, 10, регистр 11, многовходовый элемент И 12 и триггер 13. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (st)s Н 03 М 7/00 с !, ааааа

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4651140/24 (22) 13.02.89 (46) 15.04.91. Бюл. М 14 (72) В.И.Плиш, Я.B.Êoõàíûé, Е.Г.Плиш и С.А.Дудыра (53) 381.625 (088.8) (56) Авторское свидетельство СССР

М 1543548, кл. Н 03 М 7/00, 1988. (54) ШИФРАТОР ПОЗИЦИОННОГО КОДА (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования ин„„ Ы„„1642588 А1 формации .и телеметрических системах.

Цель изобретения — повышение быстродействий шифратора за счет обеспечения автоматического формирования двоичного кода для непрерывно повторяющегося позиционного кода. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, блок 3 ввода информации, первый и второй мультиплексоры 4. 5, коммутатор 6, первый и второй элементы И

7, 8, первый и второй элементы И-НЕ 9, 10, регистр 11, многовходовый элемент И 12 и триггер 13. 1 ил.

1642588 хода блока 3

40

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах, Цель изобретения — повышение быстродействия шифратора за счет обеспечения автоматического формирования двоичного кода для непрерывно повторяющегося позиционного кода.

На чертеже представлена функциональная схема шифратора позиционного кода, Шифратор позиционного кода содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, блок 3 вывода информации, первый 4 и второй 5 мультиплексоры, коммутатор 6, первый 7 и второй 8 элементы И, первый 9 и второй 10 элементы

И-НЕ, регистр 11, многовходовый элемент

И 12, триггер 13.

Шифратор позиционного кода работает следующим образом.

В исходном состоянии при отсутствии сигналов на выходе блока 3 на выходах мультиплексоров 4 и 5 присутствуют условия логической "1", обеспечивая прохождение тактовых импульсов на соответствующий вход регистра 11, в который с приходом каждого тактового импульса перезаписывается состояние счетчика 2, Сигналы с выходов регистра через коммутатор 6 поступают на информационные выходы шифратора, Логический "0" с выхода элемента 12 удерживает триггер 13 в нулевом состоянии, поэтому на управляющем выходе шифратора присутствует сигнал логического "0", запрещающий считывание информации с информационных выходов шифратора.

При работе шифратора в режиме формирования двоичных кодов чередующихся позиционных кодов на управляющем входе шифратора устанавливается уровень логического "О", блокирующий элемент 10. При совпадении двоичного кода, записанного в регистр 11, с адресным кодом, соответствующим номеру активного выхода блока 3 для одного из мультиплексоров 4 и 5, на выходе элемента И 7 появляется уровеньлогического "О", эапрещающлй перезапись состояния счетчика 2 в регистр 11. Одновременно перепадом напряжения на выходе элемента 7 с уровня логической "1" до уровня "О" осуществляется установка по тактовому входу триггера 13 в единичное состояние, что приводит к появлению уровня логической "1" на управляющем выходе шифратора, разрешающем считывание кодовой комбинации с информационных выходов шифратора. 8 зависимости от того, на выходе какого иэ мультиплексоров 4 и 5 появился уровень, логического "О". коммутатор 6 выдает на информационные выходы шифратора прямой или инверсный код, записанный в регистр

11 и соответствующий номеру активного выПри работе шифратора в режиме формирования двоичного кода непрерывно повторяющегося позиционного кода на управляющем входе шифратора устанавливается уровень логической "1". что приводит при срабатывании одного из мультиплексоров 4 и 5 к установке триггера 13 в единичное положение, чем обеспечивается формирование на управляющем выходе шифратора последовательности стробирующих импульсов, разрешающих считывание кода с информационных выходов шифратора. Номер выхода счетчика 2, с которого снимаются слгналы для формирования указанной последовательности, может выбираться исходя, например, иэ необходимости визуального контроля количества формируемых кодовых посылок.

Формула изобретения

Шифратор позиционного кода, содержащий блок ввода информации, выходы которого соединены с информационными входами первого и второго мультиплексоров, генератор тактовых лмпульсов, счетчик импульсов, выход первого мультиплексора соединен с первым входом первого элемента И, выход второго мультиплексора соединен с вторым входом первого элемента И и управляющим входом коммутатора, выходы которого являются информационными. выходами шифратора, второй элемент И, отл и ч а ю щи и с ятем, что, с целью повышения быстродействия шифратора за счет обеспечения автоматического формирования двоичного кода для непрерывно повторяющегося позиционного кода, в него введены регистр, элементы И вЂ” НЕ, триггер и многовходной элемент И, выход которого соединен с информационным входом и входом сброса триггера, выход которого соединен с первым входом второго элемента И, выход генератора тактовых импульсов соединен с входом счетчика импульсов и первым входом первого элемента И-НЕ, выход которого соединен с тактовым входом регистра, прямые и инверсные выходы разрядов которого соединены с соответствующими первыми информационными входами комму"атора и адресными входами первого мультиплексора и с вторыми информационными входами коммутатора и адресными входами второго мультиплексора, соответственно, второй вход первого элемента И—

НЕ и тактовый вход триггера подключены к выходу первого элемента И, выходы разря1642588

Составитель С.Берестевич

Техред М.Моргентал - Корректор В.Гирняк

Редактор Е.Копча

Заказ 1152 Тираж 464 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород. ул.Гагарина, 101 дов счетчика импульсов соединены с одноименными информационными входами регистра; выход которого соединен с вторым . входом второго элемента И, выход которого является управляющим выходом шифратора, входы многовходового элемента И подключены к соответствующим выходам блока =. ввода информации, первый вход второго элемента И-НЕ является управляющим входом шифратора, второй вход подключен к

5 выходу одного из разрядов счетчика импульсов.

Шифратор позиционного кода Шифратор позиционного кода Шифратор позиционного кода 

 

Похожие патенты:

Изобретение относится к автоматике и может быть использовано в устройствах для преобразования последовательных кодов, изменяющих порядок следования разрядов Изобретение позволяет путем замены одних разрядов последовательного кода другими расширить область применения устройства

Изобретение относится к вычислительной технике и предназначено для получения как минимальной, так и других форм представления кодов Фибоначчи

Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей

Изобретение относится к вычислительной технике, а именно к устройствам преобразования кодов, и может быть использовано для селекции многомерных матричных цифровых устройств, система адресных шин которых организована по многомерному принципу

Изобретение относится к автоматике , вычислительной технике и может использоваться в системах автоматики и телемеханики

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах кодирования информации и в телеметрических системах

Изобретение относится к вычислительной технике и предназначено для преобразования числа из двоичного кода в код системы остаточных классов

Изобретение относится к вычислительной технике и предназначено для преобразования кода из системы остаточных классов в позиционный код

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных ЭВМ для построения преобразователей кодов

Изобретение относится к импульсной технике и может использоваться в системах автоматики, электросвязи, в вычислительной технике

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх