Устройство для контроля цифровых блоков

 

Изобретение относится к устройствам тестового контроля логических схем и диагностики неисправностей и является усовершенствованием известного устройства, описанного в авт ев № 746553 Целью изобретения является повышение достоверности контроля за счет исключения потерь информации о неисправностях в регистре Устройство содержит блок ввода, блок памяти , коммутатор, блок сравнения, блок индикации , регистр, блок управления, блок переключения, контролируемый блок, п элементов задержки, п элементов И 1 ил

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (эй)5 G 06 F 11/00

ГОСУДАРСТВЕНЮИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ (61) 746553 (21) 4465821/24 (22) 15,06.88 (46) 15.05.91. Бюл. И. 18

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (72) Д.В.Сафроненко, В.А.Чепрунова, А.B.Êîðîëü и Г.П.Чубатов (53) 681.3 (088.8) (56) Авторское свидетельство СССР

C hk 746553; кл. G 06 F 15/46, 1978. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ

Изобретение относится к устройствам тестового контроля логических схем и диагностики неисправностей и является усовершенствованием известного устройства, описанного в эвт.св. ЬЬ 746553, Целью изобретения является повышение достоаерности контроля за счет исключения потерь информации о неисправностях в регистре.

Нэ чертеже представлена структурная схема устройства для контроля цифровых блоков.

Устройство содержит блок 1 ввода, блок 2 памяти, коммутатор 3, блок 4 срав-. нения, блок 5 индикации, регистр б, блок 7 управления, блок 8 переключения, контролируемый 9 блок, элементы задержки 10, элементы И 11, Устройство работает следующим образом.

В исходном состоянии блок 2 памяти и регистр 6 по командам с блока 7 управления установлены э нулевое состояние (цепи. Ы2,, 1649544 А2 (57) Изобретение относится к устройствам тестового контроля логических схем и диагностики неисправностей и является усовершенствованием известного устройства, описанного в авт.св. N- 746553. Целью изобретения является повышение достоверности контроля за счет исключения потерь информации о неисправностях в регистре.

Устройство содержит блок ввода, блок памяти, коммутатор; блок сравнения, блок индикации, регистр, блок управления, блок переключения, контролируемый блок, и элементов задержки, и элементов И, 1 ил, сброса не показаны). Вначале с блока 1 ввода вводится информация о проверяемых неисправностях и по командам с блока 7 управления через блок 8 переключения записывается в регистр 6. Информация о проверяемых неисправностях является перечнем неисправностей, проверяемых в контролируемом блоке 9. Разрядность регистра 6 равна максимальному количеству проверяемых неисправностей в блоке 9. Регистр б может быть выполнен, например, в виде набора RS-триггеров, количество которых равно максимальнамф,,количеству проверяемых неисправностей,в блоке 9, При этом R-входы триггеров являются входами сброса соответствующих разрядов регистра 6. S-входы триггеров являются установочными входами соответстЬующих разрядов регистра б, а инверсные выходы триггеров являются выходами регистра б, При вводе информации о проверяемых неисправностях соответствующие разряды регистра б устанавливаются в "1", если со1649544 ответствующая неисправность проверяется в данном объекте контроля. После подготовки регистра 6 по командам с блока 7 управ, ления тестовая информация записываетс» в блок 2 памяти. Стимулы иэ блока 2 памяти поступают через коммутатор 3 на входы контролируемого блока 9, а эталоны — на первые входы блока 4 сравнения. Управление работой коммутатора 3 осуществляется из блока 7 управления.

По результатам сравнения, если контролируемый блок исправен, появляется вы. сокий потенциал на выходе блока 4 сравнения, После подачи на входы блока В очередного набора по команде с блока 7 управления иэ блока 1 вводится диагностическая информация (номера неисправностей, проверяемых в каждом тестЕ). которая чарва блок 8 переключения и элементы И

11 поступает на установку в "0" разрядов еегнстрв 6. Диагностическая йнформация представляет собой позиционный код, длина которого(разрядность) равна общему ко.личеству проверяемых неисправностей, причем только в разрядах позиционного када, соответствующих проверяемым в данном тесте неисправностям, записаны "г1".

Если s очередном тесте не обнаружены неМсйравности, т,е. на выходе блока 4 сравнения " 1", то разряды регистра 6, соответствующие коду диагностической информации данного теста, устанавливаются в "0". Сигнал на выходе блока 4 сравнения разрешает запись диагностической информации в регистр.1. Если же в очередном тесте обнаружена неисправность, m установление в "0" разрядов регистра 6 не происходит. После ввода диагностической информации па командам с блока 7 управления в блок 2 памяти вводится следующий тест, который поступает затем на входы блока 9, и начинается ввод диагностической информации.

Рассмотрим работу устройства в ситуации, когда диагностическая информация, соответствующая разным тестам, содержит . "1" в некоторых одних и тех же разрядах. и тест, в котором не обнаружены неисправности, следует эа тестом. в котором были обнаружены неисправности. В этом случае после прохождения теста, в котором были обнаружены неисправности, работа устройства аналогична рассмотренному выше и в регистр 6 записывается "1" в соответствующих разрядах. При прохождении затем теста, в котором не было обнаружено неисправностей, разряды регистра 6, саатветст вующие коду диагностической информации данного теста, устанавливаются в

"0", за исключением тех разрядов регистра, в которых "1" совпали для разных тестов, Запись и стирание информации в регистр 6 происходит следукнцим образом.

Время задержки Лт элементами 10 выбирается исходя из того, чтобы сигнал "I", устанавливающий в "0" разряды регистра при отсутствии неисправности, поступил на второй вход соответствующего элемента И

11 и далее на нулевой вход соответствующего разряда регистра 6 до. прихода "0" с инверсного выхода данного разряде на первый вход элемента И 11. 8 этом случае

10 на обоих входах элемента И 11 будет "1", следовательно и на нулевом входе соответствующего разряда регистра 6 будет "1", т, е данный разряд будет установлен в "0". При обнаружении неисправности установление в "0" разрядов регистра 6 не происходит,. так как на второй вход элементов И 11 не

20 приходит "1" и на выходе элементов И 11 будет "0". При этом для последующих тестов на первом:входе элементов И 11 для разрядов, в которых записана "1", постоянна будет присутствовать "0" и, следовательно

25 если в данном разряде будет "1" в каком-либо. последующем тесте. в котором неисправности не обнаружены, та. стирания "1." в данном разряде не произойдет, т,е. в регистре 6 сохранится информация а всех абнаруженных неисправностях.

После прохождения всех тестов в регистре 6 устанавливаются "1" тех разрядов, которые соответствуют неисправностям, проверяемым в неисправных тестах, и саот.неисправность не проявляется, неисправным — в котором неисправность кантралируемаго блока 9 проявляется}, Таким образом, 40 блоком 4 сравнения фиксируется факт наличия неисправности, а в регистре 6 фиксируются номера неисправностей, которые после проверки отображаются блоком 5 индикации. Зная номер неисправности, па таблице неисправностей находят номер неисправнага элемента и вид неисправности.

Формула изобретения

Устройство для контроля цифровых блоков па авт,ce. hb 746553, а т л и ч а ю щ е ес я тем, чта, с целью павьниения достоверности контроля за счет исключения потерь информации а неисправностях арегистре,,в него введены и элементов задержки и п эле50 ментов И, причем выход каждого элемента

И соединен с входом сброса соответствующего разряда регистра, выход каждого разряда ре гист ра соединен через соответствующие элементы задержки с первыми входами элементов И, вторые входы

35 ветствующие в исправных тестах (исправный считается тест, на котором

1649544

Составитель A.Грошев

Редактор М.Яасильева Техред МЛМоргентал Корректор 8,Гирняк

Заз 1Е7а Тираж 4ai Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113MB, Москва, Ж-35, Раувская наб., 4/5

Производственно-издателмжий комбннат "Патент", г. Ужгород. ул,Гагарина, 101

5 . 6 которых соединены с вторым выходом бло- клвчения соединен с установочными вхока переключения, первый выхофблока пере- дами разрядов регистра.

Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля и диагностики неисправностей

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве контроллера АСУ технологическими процессами

Изобретение относится к вычислительной технике и может быть использовано для коррекции программы ЦВТ

Изобретение относится к вычисли тельной технике и предназначено для г И./ № контроля циклических последовательностей импульсов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах передачи данных

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования цифровых объектов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в диагностической аппаратуре,

Изобретение относится к автоматизированным системам контроля и измерения параметров сигналов и может быть использовано для контроля больших и сверхбольших интегральных схем, а также на их основе цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля ввода информации, в системах сбора, подготовки и обработки информации

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх