Высоковольтный логический элемент

 

Изобретение относится к импульсной технике и может быть использовано для управления газоразрядными индикаторными панелями. Целью изобретения является расширение области применения за счет обеспечения возможности управления индикаторными панелями, имеющими разброс электрических параметров. Высоковольтный логический элемент содержит фазорасщепляющий транзистор п-р-птипа, входной диод, развязывающий диод, шесть резисторов, первый, второй, четвертый и пятый транзисторы п-р-п-типа, третий транзистор р-п-р-типа. Введение дополнительных резисторов и диода, пятого и шестого транзисторов п-р-п-типа, двух резисторов и второго развязывающего диода позволяет регулировать выходной ток, тем самым компенсируя разброс по яркости между разными индикаторными панелями. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 К 19/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4627911/21 (22) 28.12,88 (46) 15.05,91. Бюл. ¹ 18 (72) B.Л.Опалев и Б.А,Гарбуз (53) 621.374 (088.8) (56) Авторское свидетельство СССР

¹ 995332, кл. Н 03 К 19/00, 1981.

Авторское свидетельство СССР № 1058060, кл, Н 03 К 19/00, 1982. (54) ВЫСОКОВОЛЬТНЫЙ ЛОГИЧЕСКИЙ

ЭЛЕМЕНТ (57) Изобретение относится к импульсной технике и может быть использовано для управления газоразрядными индикаторными панелями. Целью изобретения является расширение области применения за счет

Изобретение относится к импульсной технике и может быть использовано, в частности, для управления газоразрядными индикаторными панелями.

Целью изобретения является расширение области применения высоковольтного логического элемента за счет обеспечения возможности управления индикаторными панелями, имеющими разброс электрических параметров.

На чертеже представлена прйнципиальная схема высоковольтного логического элемента.

Высоковольтный логический элемент содержит входной диод 1, фазорасщепляющий транзистор 2 п-р-п-типа, первый и второй резисторы 3, 4, развязывающий диод 5, первый и второй транзисторы 6 и 7 и-р-п-типа, третий транзистор 8 р-п-р-типа, третий, четвертый и пятый резисторы 9, 10 и 11, дополнительныедиод12 и резистор13, вто„„Я „„1649657 А1 обеспечения возможности управления индикаторными панелями, имеющими разброс электрических параметров.

Высоковольтный логический элемент содержит фазорасщепляющий транзистор и-р-птипа, входной диод, развязывающий диод, шесть резисторов, первый, второй, четвертый и пятый транзисторы п-р-п-типа, третий транзистор р-п-р-типа, Введение дополнительных резисторов и диода, пятого и шестого транзисторов п-р-п-типа, двух резисторов и второго развязывающего диода позволяет регулировать выходной ток, тем самым компенсируя разброс по яркости между разными индикаторными панелями.

1 ил. рой развязывающий диод 14, первый и вто- Я рой диоды 15 и 16, шестой, пятый и четвертый транзисторы 17, 18 и 19 п-р-п-типа, восьмой, седьмой и шестой резисторы 20, 21 и 22. Катод диода 1 соединен с входом 23, (., анод — с базой транзистора 2 и первым выво- Дь дом резистора 3, второй вывод которОго со- ) единен с низковольтной шиной 24 питания О и через резистор 4 с коллектором транзисто- у ра 2, эмиттер которого через диод 5 соединен с базой транзистора 6 и через резистор

9 с общей шиной и эмиттером транзистора

6, коллектор которого соединен с выходом

25, эмиттером транзистора 7 и через резистор 10 с базой транзистора 7 и коллектором транзистора 8, база которого соединена с первым выводом резистора 11, анод диода

12 и первый вывод резистора 13 подключены к высоковольтной шине 26 питания, катод диода 12 соединен со вторым выводом резистора 11, а второй вывод резистора 13—

1649657

4 и 18 соответственно, Од14 — падение напряжения на диоде 14, и Окэо < ОэБ, транзисто- 45 ры 17 и 18 будут закрыты. Транзистор 19

50 с коллектором и эмиттером транзисторов 7, 8, анод диода 14 соединен с коллектором транзистора 2, катод с базой транзистора 17 и через резистор 20 с общей шиной и эмитте ром транзистора 18, база которого соединена с эмиттером транзистора 17, коллектор — с коллектором транзистора 17 и через резистор 21 с эмиттером транзистора

19, коллектор которого соединен с базой транзистора 8, а база с входом управления

27, через диоды 15, 16 и резистор 22 с общей шиной.

В зависимости от уровня входного сигнала на входе 23 на выходе 27 формируется высокий либо низкий уровень напряжения.

При задании высокого уровня напряжения на выходе 27 выходной вытекающий ток определяется величиной тока, заданного по входу управления 27;

Высоковольтный логический элемент работает следующим образом, Пчсть на входе 27 сигнал логической

"1", На аноде диода 1 потенциал не менее чем

Оах.1+ ОД1 = 2,7 В, что достаточно длЯ откРывания транзисторов 2 и 6. На базе транзистора 2 формируется напряжение

ОБг = ОэБг+ Одв+ ОэБ6, где ОэБг, Оэвв — падение напряжения на база-эмиттерном переходе транзисторов 2 и 6 соответственно;

Одв — падение напряжения на диоде 5, Учитывая, что транзистор 2 открыт, на его коллекторе формируется напряжение

UK2 = ОэБ6+ ОД5+ Окэог, где Окэог — напряжение насыщения между коллектором и эмиттером транзистора 2.

Учитывая, что для открывания транзисторов 17 и 18 необходимо создать на коллекторе транзистора 2 напряжение не менее

Окг > ОД14+ ОэБ17+ 03518, где ОэБ17 и ОэБ1в — падение напряжения на база-эмиттерном переходе транзисторов 17 будет также закрыт, а следовательно, закрыты и транзисторы 8 и 7. Открытый транзистор 6 формирует низкий уровень напряжения на выходе 25.

При задании на входе 23 сигнала логического "О" на аноде диода 1 напряжение не более чем 0» + Од1 = 1,4 В, что является недостаточным для открывания транзисторов 2 и 6, последние закрыты, и на коллекторе транзистора 2 формируется напряжение, достаточное для открывания транзисторов 17 и 18.

Пусть по входу 27 задан ток I, Он формирует напряжение на входе управления

Оупр = 20д + I Вгг, (1) при этом считается,что ток базы транзистора 19 достаточно мал, и им можно пренебречь.

Аналогично можно записать:

Оупр = ОЭБ19+ I R21+ ОэБ1в+ UK3017. (2)

1. где Окэо17 — напряжение насыщения между коллектором и эмиттером транзистора 17;

1 — ток, текущий через резистор 21.

Сравнивая выражения (1) и (2) и учитывая, что

ОЭБю = ОЭБ1в = Од имеем

1 гг = 1 гг + Окэо17, откуда

11 1 R22 — 0 КЭ 017 (3) пг1

Так как ток базы транзистора 19 достаточно мал, принимаем I =119.

Протекающий ток I создает на базе транзи1 стара 8 потенциал

ОБв = Ucc — ОД1г — I R11, (4) где Осс — напряжение высоковольтного источника питания.

Аналогично можно записать

ОБв = Ucc 1 В13 ОэБЯ (5)

Сравнивая выражения (4) и (5), имеем

R»=I Я, откуда

1 и (6)

1 1З при этом принимается малый ток базы транзистора 8, действительно, .транзисторы 8 и

7 эквивалентны одному транзистору с коэффициентом усиления, равным произведеник> коэффициентов усиления этих транзисторов, 1

Подставляя в выражение (6) значение I из выражения (3), имеем

1! I Fbz — Окэо17 R11

1 г1 13

Таким образом, выходной вытекающий ток .есть функция входного управляющего тока и, следовательно, может измениться в определенных значениях в зависимости от входного управления тока, что позволяет устанавливать начальную яркость всех элементов отображения, тем самым компенсировать технологический разброс по яркости между разными индикаторными панелями, Формула изобретения

Высоковольтный логический элемент, содержащий входной диод, фазорасщепляющий транзистор п-р-п-типа, шесть резисторов, развязывающий диод, первый, второй, четвертый и пятый транзисторы и-рп-типа, третий транзистор р-п-р-типа, анод первого диода через второй диод и шестой

1649657

Составитель А.Янов

Редактор Н.Каменская Техред М.Моргентал Корректор Т.Малец

Заказ 1873 Тираж 472 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва. Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 резистор соединен с общей шиной, катод входного диода соединен со входам, анод— с базой фазорасщепляющего транзистора и через первый резистор соединен с низковольтной шиной питания, которая через второй резистор соединена с коллектором фаэорасщепляющего транзистора, эмиттер которого через развя зывающий диод соединен с базой первого транзистора и через третий резистор с общей шиной и эмиттером первого транзистора, коллектор которого соединен с выходом, эмиттером второго транзистора и через четвертый резистор с базой второго транзистора и коллектором третьего транзистора, эмиттер которого соединен с коллектором второго транзистора, а база соединена с коллектором четвертого транзистора и первым выводом пятого резистора, отличающийся тем, что, с целью расширения области применения BblcoK08ollbTHol.о логического элемента, в него введены дополнительные диод и резистор, анод дополнительного диода и первый вывод дополнительного резистора подключены к высоковольтной шине пита5 ния, катод дополнительного диода соединен со вторым выводом пятого резистора, а второй вывод дополнительного резистора— с коллектором второго транзистора, анод второго развязывающего диода соединен с

10 коллектором фазорасщепляющего транзистора, а катод — с базой шестого транзистора и-р-и-типа и через восьмой резистор с общей шиной и эмиттером пятого транзистора п-р-п-типа, база которого соединена с

15 эмиттером шестого транзистора, а коллектор с коллектором четвертого транзистора и через седьмой резистор с змиттером шестого транзистора п-р-п-типа, коллектор которого соединен с базой третьего

20 транзистора, а база — с входом управления, анодом первого диода. Zb

Высоковольтный логический элемент Высоковольтный логический элемент Высоковольтный логический элемент 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в схемах генераторов, пороговых устройств, систем защиты преобразователей

Изобретение относится к импульсной технике и предназначено для использования в качестве выходного буферного уст2 ройства для БИС И2Л-типа

Изобретение относится к импульсной технике и микроэлектронике и предназначено для реализации всех симметрических булевых функций трех переменных

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения устройств обработки дискретной информации

Изобретение относится к вычислительной технике и электронике и можег быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку

Изобретение относится к области электроники и вычислительной техники и может быть использовано при проектировании сумматоров и арифметических блоков цифровых БИС на КМОП-транзисторах

Изобретение относится к импульсной технике и может быть использовано в интегральных схемах для построения комбинационной логической части

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к импульсной технике Л может найти применение в цифровых интегральных схемах

Изобретение относится к импульсной технике и может быть использовано при построении микросхем ЭСЛ- типа

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх