Четырехвходовый одноразрядный сумматор

 

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров. Цель изобретения - упрощение сумматора. Сумматор содержит два элемента сложение по модулю 2 1, 2, мажоритарный элемент 3 и элемент И 4. имеет четыре входа 5-8 и три выхода 9-11. На входы сумматора подаются двоичные переменные xi, X2, хз, х-, и на его выходах реализуются логические функции fo. fi, f2, соответствующие сигналам суммы, младшего и старшего переносов. 1 ил., 1 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

)s G 06 F 7/50

ГОСУДАРСТВЕННЫЙ КОМИТЕТ пО изОБРетениям и ОткРытиям

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4476179/24 (22) 26.08.88 (46) 23.06.91. Бюл. М 23 (72) Л,Б. Авгуль и В.П, Супрун (53) 681.325,5(088.8) (56) Авторское свидетельство СССР

М 1575172, кл. G 06 F 7/50, 05,04,88.

Авторское свидетельство СССР

М 1479928, кл. G 06 F 7/50, 1987, (54) ЧЕТЫРЕХВХОДОВЫЙ ОДНОРАЗРЯДНЫЙ СУММАТОР (57) Изобретение относится к вычислительной технике и предназначено для построе. Ж 1658145 А1 ния быстродействующих арифметических

" устройств ЭВМ и спецпроцессоров, Цель изобретения — упрощение сумматора, Сумматор содержит два элемента "сложение по модулю 2" 1, 2, мажоритарный элемент 3 и элемент И 4, имеет четыре входа 5-8 и три выхода 9-11, На входы сумматора подаются двоичные переменные х1, хг, хз, х4, и на его выходах реализуются логические функции

f0, f> fz, соответствующие сигналам суммы, младшего и старшего переносов. 1 ил., 1 табл.

1658145

Формула изобретения

Составитель С.Клюев

Редактор М.Бланар Техред М.Моргентал Корректор М,Демчик

Заказ 1713 Тираж 403 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35. Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, yn,Гагарина, 101

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров, Цель изобретения — упрощение сумматора.

На чертеже представлена схема четырехвходового одноразрядного сумматора.

Сумматор содержит два элемента "Сложение по модулю два" 1 и 2, мажоритарный элемент (с порогом "2") 3, элемент И 4, четыре входа 5-8, выходы 9 суммы, выходы 10 и 11 младшего и старшего переносов, Четырехвходовый одноразрядный сумматор работает следующим образом.

На входы 5-8 подаются двоичные переменные х1, х2, хз, х4 соответственно. На выходе 9 реализуется логическая функция

О 1 ЮХ, соответствующая сигйалу суммы, На выходе

10 реализуется логическая функция

01 x1x2x3x4(3 М2 (х1, х2, х3, х4). соответствующая сигналу младшего переноса. На выходе 11 реализуется логическая функция

f2=X>X2X3X4, соответствующая сигналу старшего переноса.

Здесь М(Х1,х2,хз,х4) — функция мажоритарного элемента (с порогом "2");

М2 х1,Х2,хз,х4) =

1, если х1+ х2 + хэ + х4 2, О, если х1 + х2 + хз + х4 1.

Значения логический функций, реализу5 емых четырехвходовым одноразрядным сумматором, представлены в таблице.

10 Четырехвходовый одноразрядный сумматор, содержащий элемент И и два элемента "Сложение по модулю два", входы первого элемента "Сложение по модулю

15 два" соединены с входами сумматора с первого по четвертый, а выход соединен с выходом суммы сумматора, выход младшего переноса сумматора по модулю два, первый вход которого соединен с выходом элемента

20 И, первый и второй входы которого соединены с соответствующими входами сумматора, отличающийся тем, что, сцелью упрощения, сумматор содержит мажоритарный элемент, выход которого соединен с

25 вторым входом второго элемента "Сложение по модулю два". а входы подключены к входам сумматора с первого по четвертый, третий и четвертый входы сумматора соединены с соответствующими входами элемен30 та И, выход которого соединен с выходом старшего переноса сумматора,

Четырехвходовый одноразрядный сумматор Четырехвходовый одноразрядный сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к цифровой технике

Изобретение относится к вычислительной технике и может быть использовано для построения арифметико-логических устройств , обрабатывающих числа с плавающей запятой, умножителей и устройств деления с плавающей запятой, контроль которых организуется по четности

Изобретение относится к вычислительной технике и может быть использовано в устройствах распознавания , образов поиска информации и в системах принятия решений в нечетких условиях

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных устройствах обработки цифровой информации

Изобретение относится к вычислительной технике и может быть исполь-зовано в арифметических устройствах различного назначения

Изобретение относится к вычислительной технике и может быть использовано в устройствах для распознавания образов, поиска информации и автоматизации принятия решений в нечетных условиях

Изобретение относится к области вычислительной техники и может быть использовано в процессорах ЭВМ, Целью изобретения является упрощение сумматора

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх