Последовательный регистр

 

Изобретение относится к вычислительной технике. Целью изобретения является расширение области применения за счет использования регистра как в синхронном, так и в самосинхронном режимах работы. Поставленная цель достигается за счет введения в последовательный регистр четырех элементов И-ИЛИ-НЕ 6 - 9, элемента НЕ 10, четырех дополнительных элементов И-НЕ 11 - 14, а в каждую ячейку памяти введен пятый элемент И-НЕ 5, соединенный триггерными связями с элементом И-НЕ 4 данной ячейки памяти и элементом И-НЕ 1 последующей ячейки. С помощью элементов 6, 7, 13, 8 и 14 осуществляется синхронизация работы регистра в синхронном режиме. Элементы 9 - 12 осуществляют связь регистра с источником и приемником информации. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (st)c G 11 С 19/00

ГОСУДАРСТВЕННЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Ячейка 2 ячейка л ячейка 7

Я

20 (21) 4704696/24 (22) 14.06.89 (46) 30.08.91. Бюл. М 32 (71) Ленинградский электротехнический институт им.В,И.Ульянова {Ленина) (72) В.И.Варшавский, Н.М.Кравченко, В.Б.Мараховский и В.M.ßKêåð (53) 681.327.66(088.8) (56) Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств. — M. Сов. радио, 1973, с.113.

Авторское свидетельство СССР

М 734809, кл. 6 11 С 19/00, 1980. (54) ПОСЛЕДОВАТЕЛЬНЫЙ РЕГИСТР (57) Изобретение относится к вычислительной технике. Целью изобретения является

5Ы, 1674264 А1 расширение области применения за счет использования регистра как а синхронном, так и в самосинхронном режимах работы. Поставленная цель достигается за счет введения в последовательный регистр четырех элементов И-ИЛИ-НЕ 6-9, элемента НЕ 10, четырех дополнительных элементов И-НЕ

11 — 14, а в каждую ячейку памяти введен пятый элемент И-НЕ 5; соединенный триггерными связями с элементом И-НЕ 4 данной ячейки памяти и элементом И-HE 1 последующей ячейки, С помощью элементов 6, 7. 13, 8 и 14 осуществляется синхронизация работы регистра в синхронном режиме. Элементы 9-12 осуществляют связь регистра с источником и приемником информации. 4 ил.

1674264

Изобретение относится к вычислительной технике и может быть использовано при построении устройств хранения информации.

Целью изобретения является расширеwe области применения регистра за счет использования как в синхрон ам, так и в асинхронном режимах работы.

Ка фиг. 1 приведена схема регистра; на фиг. 2 — временные диаграммы работы регистра в самосинхроннам режиме; на фиг. 3 показан пример использования регистра, (работающего в синхронном режиме; на фиг, 4 приведены временные диаграммы для этого режима, Регистр содержит и ячеек памлти, каждая из которых состоит из пяти элементов

И-КЕ 1 — 5, четыре элемента И-ИЛИ-КЕ 6-9, элемент КЕ 10 и четыре дополнительных элемента И-КЕ 11 — 14. Ка фиг. 1 показаны также прямой 15 и инверсный 16 информационные входи регистра, управляющий выход 17 записи, вход 18 начальной установки, прямой 19 и инверсный 20 информационные выходы регистра, управляющий вход 21 считывания, Последовательный регистр работает следующим образом, В исходный момент времени (до начала или после завершения очередного сдвига)

l-A ячейка (I = 1, 2, ..., A) PIBxQ+MTcsl в o JHQM из двух состояний (значения выходов ее элементов 1, 2, 3, 4 и 5): 11101 или 11110. При этом длл ячеек с четными номерами состояние 11 l01 соответствует единице, à cocTGBние 11110 — нулю, а длл ячеек с нечетными нОмерами — наоборот (1 I 1 01 — нуль, 1 1 1 10— единица), тем самым значение разряда сдвигаемого кода в исходный момент времени однозначна определяется состоянием выходов 4, 5 ячейки регистра.

Сдвиг информации в регистре происходит в две фазы и обеспечивается последовательным изменением управляющих сигналов при переключении элементов 6„7, 13, 8 и 14, Перед началом первой фазы на выходах элементов 6, 13, 14 установлена

"1", на выходах элементов 7, 8 — "0". Первая фаза заключается в последовательном переключении элементов 6, 7, 13, 8, 14 (на выходах 6, 13, 14 устанавливается "0", на выходах 7, 8 — "1"). При этом происходит перепись информации с выходов элементов

4, 5 1-й ячейки на выходы элементов 1, 2

i+1-й ячейки (I = 1, 2, „„п-1), а элементы 3-5 каждой .ячейки устанавливаются в состояние 111 Втарач фаза, B результате которой элементы 6, 7, 13, 8. 14 устанавливаются в исходное состояние, завершается перепись информации с выходов элементов 1, 2 на выходы элементов 4, 5. При этом элементы.

1 — 3 каждой ячейки устанавливаются в состояние 111.

Взаимодействие источника информа5 ции с регистром происходит следующим образом.

Приняв "0" с выхода 16 регистра, источник информации может подать очередной разряд сдвигаемого кода на его входы 15 и

10 16, т.е. установить на одном из них "0". При этом на выходе элемента 12 установится

"1", разрешающая выполнение первой фазы сдвига, Появление "1" на выходе элемента 7

15 разрешает запись входной информации в первую ячейку регистра.

При единичном значении на входе 15 регистра на выходе элемента 1 первой ячейки устанавливается "0", а на выходе 17 реги20 стра — "1".

При нулевом значении на входе 15 состояние элемента 1 первой ячейки не изменяется, а после установки "1" на выходе элемента 8 переключается элемент 2 первой

25 ячейки и на выходе 17 также устанавливается "1".

Приняв "1" с выхода 17 регистра, источник информации может снова установить на входах 15 и 16 регистра единичные значе30 ния (при этом на выходе элемента 12 устанавливается "0", разрешающий выполнение второй фазы сдвига), т.е. снять информацию с этих входов и т.д, Взаимодействие, приемника информа35 ции с регистром происходит следующим образом.

Когда на управляющем входе 21 регистра имеется значение "1", на выходе элемента 9 установлен "0", блокирующий перепись

40 информации в последней ячейке, на выходах ее элементов 4 и 5 установлена "1". Для того, чтобы считать информацию из регистра, приемник должен установить на управляющем входе 21 значение "0", которое

45 разрешит перепись в последней ячейке, установив на выходе элемента 9 "1".

Получив информацию с выходов 19, 20 регистра, приемник может снова установить "1" на ега управляющем входе 21 и т.д.

50 Для подготовки регистра к работе источник информации устанавливает на информационных входах 15, 16 и входе 18 начальной установки регистра единичные значения. При этом на выходах элементов

55 12, 7, 8, 10 устанавливается "0", на выходах элементов 6, 13, 14, 9 — "1", ячейки регистра устанавливаются в исходное состояние (11101 или 11110).

После завершения установки регистра в исходное состояние источник информации

1674264 устанавливает на входе 18 начальной установки "О, при этом на выходе элемента 10 устанавливается "1". Завершение начальной установки регистра не индицируется, поэтому длительность сигнала начальной установки должна быть не менее 4 r- максимального времени завершения переходных процессов при начальной установке (гвремя переключения элемента).

Для пояснения работы регистра в самосинхронном режиме на фиг. 2 приведены временные диаграммы для 3-разрядного регистра. Предполагается, что задержки элементов одинаковы и равны г . В результате записана информация 1 01, т.е. состояние ячеек 1-3 регистра соответственно 11110, 11110. 11110. В качестве входной информации источник последовательно записывает разряды "0", "0" (что соответствует состоянию входов 15, 16 — 01).

Приемник информации соответственно читает из регистра разряды "1", "0" (что соответствует состоянию выходов регистра

19 и 20 — 10 и 01).

Пунктирными стрелками показана последовательность изменения сигналов при взаимодействии регистра с источником и приемником информации. В целях наглядности показаны стрелками не все причинные связи срабатывания элементов 6, 7, 13, 8, 21, а лишь одна из них, не показано также изменение сигнала на выходе элемента 12 (оно однозначно определяется состоянием входов 15, 16 регистра).

На фиг. 4 приведены временные диаграммы работы регистра в синхронном режиме (фиг. 3), В синхронном режиме согласованная работа источника и приемника информации обеспечивается тактовым генератором. Максимальное время сдвига в каждой фазе работы регистра составляет

10т, Таким образом, полный цикл сдвига на 1 разряд осуществляется л аксимально за

20 7, Исходя из 3TOI 0 длителbldOCTb TBKTOBO

ro импульса должна быть выбрана не менее

10 Г, à его период — не менее 20 t. Пунктиром на диаграммах показано состояние выхода 17 и выходов 19, 30 регистра.

Заштрихованные области соответствуют рабочему состоянию (10 или 01) на входах

15, 16 и выходах 19, 20 регистра. Выход 17 в синхронном режиме не используется, но его состояние можно анализировать при контроле работоспособности регистра.

Формула изобретения

Последовательный регистр, содержащий ячейки памяти, каждая из которых состоит из четырех элементов И-НЕ, причем

10

15 памяти введен пятый элемент И-НЕ, выход

20 и пер»ь вход которого соединены соответ30

55 выход каждого элемента И-НЕ, кроме чеT вертага, соединен с первым входом последующего элемента И-НЕ данной ячейки памяти, а выход каждого элеменга И-НЕ, кроме первого, соединен с вторым вAîäîì предыдущего элемента И-НЕ данной ячейки памяти, иервый вход первого элел ента ИНЕ первой ячейки иамяти является прямым информационным входом регистра, выход четверга о элемента И-НЕ последней ячейки памяти является прямым информационным выходам регистра, отличающийся тем, чта, с целью расширения области ирименеиия регистра эа счет использования как в синхронном, так и в самасинхраннам режимах, в него введены четыре дополнительных элемеllT3 И-НЕ, элемент HE и четыре =-;ëåìå:ла И-ИЛИ-НЕ, а в каждую ячейку ственна с вторым входом и выходом четвертого элемента И-НЕ данной ячейки памяти, выход и первый вход первого элемента ИНЕ каждой ячейки памяти, кроме первой, соединены соответственно с вторым входом и выходам пятого элемента предыдущей ячейки иамяiè, третий вход каждого элемента И-НЕ, кроме пятого, каждой ячейки памяти соединен с вторым входом последую цего элемеипта И-НЕ данной ячейки памяти, 1ретий вход пятого элемента И-НЕ каждой ячейки гам ти, кроме последней, соединен с третьим входам первого элемента И-НЕ последующей ячейки памяти, выход четвертого элемента И-ИЛИ-НЕ соединен с BToptas и трстьим входами пятого элемента

И-НЕ последней ячейки памяти, выход которого является инверсным информационным выходом регистра, выходы первого и второго элементов И-НЕ первой ячейки памяти соединены с входами первого даполнительнага элеме та И-НЕ, выход которого является уирагляющим выходом записи регистра, выход четвертого дополнительного элемента И-НЕ сае инен с первыми входами первой и второй групп первого элемента

И-ИЛИ-НЕ, первый вход третьей группы и второй вход второй группы которого соединены с выходами второго элемента И-ИЛИНЕ, а вторые входы первой и третьей групп — с выходам второго даиалнительнога элемента И-НЕ, первый вход которого соединен с первым входом первого элемента

И-НЕ первой ячейки памяти, а второй вход является инверсным информационным входам регистра, выход первого элемента ИИЛИ-НЕ соединен с первым входам первой группы второго элемента И-ИЛИ-НЕ, выход которого соединен с первым входом третьего дополнительного элемента И-НЕ, выход

1674264 которого соединен с первым входом первой группы третьего элемента И-ИЛИ-НЕ, выход которого соединен с первым входом четвертого дополнительного элемента И-НЕ, выходы второго, третьего и первого элементов И-ИЛИ-НЕ и третьего и четвертого дополнительных элементов И-НЕ соединены соответственно с четвертыми входами первых, вторых, третьих, четвертых и пятых элементов И-НЕ каждой ячейки памяти, выходы которых соединены соответственно с другими входами первых групп второго, третьего и первого элементов И-ИЛИ-НЕ и третьего и четвертого дополнительных элементов И-НЕ, выходы четвертого и пятого элементов И-НЕ последней ячейки памяти соединены соответственно с первым и вторым входами первой и второй групп четвертого элемента И-ИЛИ-НЕ, третьи входы которых соединены соответственно с выхо5 дом четвертого дополнительного элемента

И-НЕ и с выходом элемента WE. вход которого и первые входы вторых групп второго и третьего элементов И-ИЛИ-НЕ являются входом начальной установки регистра, вы10 ход второго элемента И-ИЛИ-НЕ соединен с первым входом третьей группы и четвертым входом первой группы четвертого элемента И-ИЛИ-НЕ, второй вход третьей группы и четвертый вход второй группы ко15 торого являются управляющим входом считывания регистра.

1б7426

75, Ю

Составитель А. Дерюгин

Техред M.Ìîðãåíòàë Корректор Q. Кравцова

Редактор А, Маковская

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 2930 Тираж 328 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Последовательный регистр Последовательный регистр Последовательный регистр Последовательный регистр Последовательный регистр 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к электронной вычислительной технике, в частности к триггерным запоминающим элементам для устройств памяти ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении буферных запоминающих устройств в системах сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано при построении устройств приема и хранения информации

Изобретение относится к вычислительной технике и может быть использовано при проектировании буферных запоминающих устройств систем сбора и обработки информации

Изобретение относится к области цифровой вычислительной техники и дискретной автоматики, а точнее к регистрам сдвига на потенциальных логических элементах в интегральном исполнении

Изобретение относится к информационно-измерительной и вычислительной технике и может быть использовано для записи и хранения информации Р интерфейсных буферных устройствах Цель изобретения - упрощение регистра, Это достигается за счет сокращения схемы управления до двух логических элементов, в его D-триггерах цепи передачи информации и обратной связи выполнены коммутируемыми, для чего в каждый из триггеров в цепь передачи информации введен элемент И 4, а в цепь обратной связи - ключевой элемент 5, выход которого управляет элементом И 4

Изобретение относится к автоматике и вычислительной технике и может быть использовано при приеме и обработке информации от оптоэлектронных датчиков в автоматнческах системах управления фокусиропанием изображения в оптических устройствах

Регистр // 1647651
Изобретение относится к вычислительной технике, а именно к запоминающим устройствам , и может быть использовано в качестве регистра хранения в системах автоматизации управления и контроля импульсных энергоустановок

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх