Делитель частоты с переменным коэффициентом деления

 

Изобретение относится к импульсной технике и может быть использовано при разработке БИС высокочастотных делителей для синтезаторов частот. Цель изобретения - расширение функциональных возможностей за счет обеспечения получения как дробных коэффициентов деления, так и целых при сохранении высокого быстродействия , -достигается путем введения в устройство D-триггера 13, элемента ИЛИ 14, элемента И 15, блока 16 задания программы дробной части коэффициента деления и образования новых функциональных связей. Кроме того, устройство содержит D-триггеры 1-4, управляемый делитель 6 частоты, шины 7, 8-1...8-N, 9-12, 17-1...17-М, входную , кода управления целой частью коэффициента деления, подготовки записи младшего разряда, подготовки записи старших разрядов, выходную старшего каскада, выходную устройства, кода управления дробной частью коэффициента деления. 1 з.п.ф-лы, 4 ил. Ё

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (s>)s Н 03 К 23/66

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1182669 (21) 4618394/21 (22) 12.12.88 (46) 15.09.91. Бюл. N. 34 (72) С.А.Старикова (53) 621.374.4(088.8) (56) Авторское свидетельство СССР

М 1444939, кл. Н 03 К 23/66, 27.03.87.

Авторское свидетельство СССР

N 1182669, кл, Н 03 К 23/00, 12.04.84, (54) ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕPЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ (57) Изобретение относится к импульсной технике и может быть использовано при разработке БИС высокочастотных делителей для синтезаторов частот, Цель изобретения — расширение функциональных

„„5LI „„1677869 А2 возможностей за счет обеспечения получения как дробных коэффициентов деления, так и целых при сохранении высокого быстродействия, — достигается путем введения в устройство D-триггера 13, элемента ИЛИ 14, элемента И 15, блока 16 задания программы дробной части коэффициента деления и образования новых функциональных связей.

Кроме того, устройство содержит D-триггеры 1 — 4, управляемый делитель 6 частоты, шины 7, 8 — 1:..8-N, 9 — 12, 17 — 1...17 — М, входную, кода управления целой частью коэффициента деления, подготовки записи младшего разряда, подготовки записи старших разрядов, выходную старшего каскада, выходную устройства, кода управления дробной частью коэффициента деления. 1

1677869

50

Изобретение относится к импульсной технике и может быть использовано при разработке БИС высокочастотных делителей для синтезаторов частот.

Цель изобретения — расширение функциональных возможностей путем обеспечения получения как дробных так и целых коэффициентов деления при сохранении высокого быстродействия.

На фиг.1 приведена электрическая структурная схема делителя; на фиг.2 и 3— временные диаграммы, поясняющие его работу; на фиг,4 — структурная схема блока задания программы дробной части коэффициента деления.

Делитель содержит 0-триггер 1 младшего разряда, 0-триггер 2 управления младшим разрядом, первый 0-триггер 3, второй

0-триггер 4, представляющие собой каскад

5 младшего разряда (младший каскад ) с коэффициентом деления 2/3, управляемый делитель 6 частоты старших разрядов (старший каскад, выполненный, например, на двоичном синхронном счетчике 6 — 1 импульсов типа К500ИЕ136 ЭСЛ серии К500, четыре выхода,с четырех разрядов которого монтажно объединены для выполнения логической функции И для единичных сигналов и подключены к управляющему входу S, четыре информационных входа для параллельной установки разрядов в исходное состояние соединены с соответствующими шинами кода управления старших разрядов, а выход сигнала переноса подключен к шине сигнала записи каскада старших разрядов), шину 7 входного тактового сигнала, шины 8-1...8-N кода управления целой частью коэффициента деления, шины 9,10 сигналов подготовки записи младшего и записи старших разрядов, выходную шину

11 старшего каскада, выходную шину 12, а также третий 0-триггер 13, элемент ИЛИ 14, элемент И 15, блок 16 задания программы дробной-части коэффициента деления, вход которого подключен к выходной шине 12 устройства, информационные шины — к шинам 17-1„,17-M кода управления дробной частью коэффициегнта деления, а выход — к первому входу элемента И 15, второй вход которого соединен с шиной 8 — 1 кода управления младшим разрядом устройства, причем элемент ИЛИ 14 включен между

R-входом D-триггера 2 управления младшим разрядом и шиной 8 — 1 кода управления младшим разрядом устройства, а выход элемента И 15 соединен с R-входом третьего 0-триггера 13, С- и D-входы которого соединены соответственно с С- и D-входами второго 0-триггера 4, S-вход которого сое5

40 динен с инверсным выходом третьего Dтриггера 13.

Блок 16 задания программы дробной части коэффициента деления (фиг.4) содержит сумматор. первая группа информационных входов которого подключена к кодовой шине 18, а выход — к выходной шине 19 соответственно блока 16 задания программы дробной части коэффициента деления, вторая группа информационных входов сумматора 20 подключена к информационным выходам регистра 21 сдвига, информационные входы которого подключены к информационным выходам сумматора 20, а тактовый вход — к входной шине 22 блока 16 задания программы дробной части коэффициента деления, Делитель работает следующим образом.

Введенный блок программы обеспечивает дробный коэффициент деления за счет увеличения на 1 коэффициента деления делителя в некоторых циклах счета, Например, длля обеспечения коэффициента дробности 0,3 необходимо за 10 циклов деления устройства три раза делить на коэффициент К+1, где К вЂ” заданный коэффициент деления делителя, и 7 раз на К.

Блок программы дробности осуществляет манипуляции коэффициентами деления делителя К и К+1 в процессе работы делителя частоты с дробным коэффициентом деления. В качестве блока программы может быть использована схема стандартного накопительного сумматора, состоящего из регистров и сумматоров, как показано на фиг.4. Такая схема легко каскадируется при увеличении числа дробных разрядов.

Блок программы фолрмирует для каждого дробного коэффициента деления последовательность импульсов, определяющую количество циклов деления на К и на К+1.

Последовательность импульсов с выхода блока программы управляет коэффициентом деления младшего каскада. При единичном управляющем импульсе происходит увеличение коэффициента деления младшего каскада делителя на 1, нулевой управляющий импульс не влияет на коэффициент деления младшего каскада. Если имеет место нулевой код дробной части коэффициента деления (шины 17 — 1...17 — М в нуле), то работа делителя определяется кодом целой части коэффициента деления, поступающей на его входы управления по шинам 8 — 1;.,8 — N.

Рассмотрим первый (а) режим работы устройства.

Режим а): при нулевом сигнале кода управления младшего каскада на шине 8 — 1 и нулевой дробности части коэффициента де1677869

5 t0

55 ления на выходе элементов ИЛИ 14 и 15 формируется уровень нуля, 0-триггеры 2 и

13 постоянно находятся в нулевом состоянии независимо от сигналов на их информационных (D) входах. При этом 0-триггер 13 не влияет на работу 0-триггера 4, à D-триггер 2 не мешает D-триггеру 1, который работает в режиме автономного счета.

0-триггер 3 повторяет период выходного сигнала D-триггера 1 без снижения быстродействия последнего. С прямого выхода

0-триггера 3 на тактовый вход старшего каскада подается сигнал, частота которого в два раза меньше частоты входного тактового сигнала устройства.

Старший разряд работает до заполнения своего счетчика 6-1 (состояние опознавания), при котором на выходах триггеров. этого счетчика, монтажно объединенных для выполнения логической операции И, появляется единичный сигнал записи, поступающий на вход С управления режимом работы счетчика 6 — 1. В результате осуществляется параллельный ввод информации в счетчик 6-1 (процесс установки триггеров счетчика импульсов в состояния,определяемые заданным кодом управления на шинах

8-2...8 — N, где N =5), С некоторым запаздыванием относительно единичного сигнала записи на выходе Саых переноса этого счетчика импульсов формируется единичный сигнал.

Длительность указанных единичных сигналов равна периоду входного тактового сигнала старшего каскада, а период повторения определяется кодом управления на шинах 8-2.„8 — 5.

Сигнал на выходе С х. переноса счетчика 6-1 является выходным сигналом старшего каскада и используется в качестве сигнала записи старшего каскада, поступающего на информационные входы D-триггеров 4 и 13.

Независимо от коэффициента деления устройства сигнал, подаваемый на информационный вход 0-триггера 4, должен формироваться втечение каждого цикла работы делителя, т.е. в течение каждого периода следования выходных импульсов устройства.

После прихода единичного сигнала записи старшего каскада с шины 10 по заднему фронту импульса с прямого выхода

0-триггера 3 0-триггер 4 переходит в единичное состояние.

После окончания сигнала записи на шине 10 по заднему фронту очередного импульса с прямого выхода 0-триггера 3

0-триггер 4 возвращается в нулевое состояние.

В результате на инверсном выходе этого триггера формируется нулевой сигнал, поступающий на выходную шину 12. Период этого сигнала определяется кодом управления на шинах 8 — 1...8-N. Поскольку прямые выходй D-триггеров 1 и 4 монтажно объединены для выполнения логической функции

И, то сигнал на прямом выходе 0-триггера 4 (сигнал подготовки сигнала записи младшего каскада на шине 9) зависит от состояния этих триггеров. Шина 9 используется в том случае, если в качестве старшего каскада применить каскад, аналогичный младшему, Шина 9 такого каскада соединяется с информационным входом D-триггера 4 младшего каскада.

Режим б): при единичном сигнале кода управления младшего каскада на шине 8 — 1 и нулевой дробной части коэффициента деления работа устройства происходит согласно временным диаграммам (фиг.2).

В данном случае временные задержки триггеров не рассматриваются, так как вопрос быстродействия схемы подробно анализируется в описании к основному авторскому свидетельству, Единичный сигнал, присутствующий на

R-входе D-триггера 2, не оказывает влияния на работу этого триггера.

Изменение состояний 0-триггера 2 происходит в соответствии с сигналом на его информационном входе, а следовательно, зависит от состояний 0-триггеров 1 и 4, так как их прямые выходы монтажно объединены для выполнения логической функции И, При поступлении на шину 7 первых двух импульсов входного тактового сигнала устройства (фиг.2а) на прямом (фиг.2б) и инверсном (фиг,2в) выходах 0-триггера 1 формируются единичный и нулевой соответственно импульсы, длительность которых равна периоду входного тактового сигнала (фиг.2а), На прямом выходе 0-триггера 3 в соответствии с сигналом на информационном входе этого триггера также появляется единичный сигнал (фиг.2г), поступающий на вход синхронизации (тактовый вход) счетчика 6 — 1 и D-триггера 4, Последний до прихода единичного сигнала записи старшего каскада (фиг,2д) находится в нулевом состоянии (фиг.2е) и, следовательно, на информационном входе 0-триггера 2 (фиг.2ж) присутствует нулевой, а на инверсном выходе (фиг.2з) этого триггера — единичный сигнал, не влияющий на работу D-триггера 1, D-триггер 1 продолжает работать в режиме автономного счета. Счетчик 6 — 1 старшего каскада работает до заполнения. Работа старшего

«аскада осуществляется так же, как и в слу1677869 чае нулевого сигнала кода управления младmего каскада.

После прихода единичного сигнала записи старшего каскада (фиг,2д) на информационный вход D-триггера 4 по заднему фронту второго импульса с прямого выхода

0-триггера 3 (фиг,2г) D-триггер 4 переходит в единичное состояние (фиг.2е);

Сигнал на информационном входе 0триггера 2 (фиг.2ж) начинает повторять сигнал на прямом выходе D-триггера 1 (фиг.2б), По заднему фронту n-ro импульсов (п определяется кодом управления на шинах 8 — 1„.8-N) входной тактовой последовательности (фиг.2а) 0-триггер 2 переходит в единичное состояние, а на его инверсном выходе (фиг,2з) появляется нулевой сигнал, блокирующий переход D-триггера 1 в единичное состояние по заднему фронту и+1-го импульса входной тактовой последовательности (фиг.2а,б), В результате установка 0-триггера 1 в нулевое состояние происходит без потери быстродействия всего устройства. При этом период выходного сигнала младшего каскада (фиг,2г) равен трем периодам входного тактового сигнала устройства (фиг.2а) и, следовательно, коэффициент деления младшего каскада равен 3.

После окончания единичного сигнала записи старшего каскада 0-триггер 1 вновь начинает работать в режиме автономного счета, а коэффициент деления младшего каскада становится равным 2. С приходом каждого следующего сигнала записи старmего каскада процесс установки 0-триггера

1 в нулевое состояние повторяется.

При наличии ненулевого кода дробной части коэффициента деления код дроби поступает по шинам 17 — 1...17 — M на информационные входы блока 16 программы. На фиг,4 представлен один каскад накопительного сумматора, который предполагается использовать в качестве блока программы.

На счетный вход блока программы поступает выходной сигнал устройства делителя, при этом на выходе блока программы — шине 23 (выходе переноса накопительного сумматора) — формируется импульсная последовательность, управляющая изменением коэффициента деления, При единичном сигнале кода управления младшего каскада работа устройства происходит согласно временным диаграммам фиг.3, Режим в): импульсы на выходе блока программы формируются по переднему, фронту выходного сигнала устройства (фиг.Зж) и имеют длительность. кратную периоду работы делителя, поэтому когда на выходе блока программы имеет место нуле10

55 вой сигнал, в данном периоде работа делителя совпадает с описанной выше (фиг,2).

Режим r): рассмотрим вариант, когда на выходе блока программы установлен единичный сигнал.

При единичном уровне сигнала на шине

8-1 элемент ИЛИ 14 разрешает по R-входу работу D-триггера 2, а при единичном сигнала с блока программы элемент И 15 разрешает по R-входу работу триггера 13.

После прихода единичного сигнала записи старшего каскада (фиг.Зд) на информационные входы D-триггеров 4 и 13 по заднему фронту второго импульса с прямого выхода 0-триггера 3 (фиг.Çr) 0-триггеры 4 и

13 одновременно переходят в единичное состояние (фиг.Зе и Зз соответственно).

Сигнал на информационном входе 0триггера 2 (фиг.Зи) повторяет сигнал на прямом выходе D-триггера 1 (фиг.Зб). По следующему входному тактовому (фиг.За) импульсу D-триггер 2 переходит в единичное состояние, а своим нулевым сигналом с инверсного выхода (фиг.Зк) блокирует переход D-триггера 1 в единичное состояние по заднему фронту следующего и+1-го импуль са входной тактовой последовательности (фиг.За,б), увеличивая при этом период работы 0-триггера 1 и тем самым обеспечивая коэффициент деления младшего каскада, равный 3..

После окончания единичного сигнала записи старшего каскада(фиг,Зз) по отрицательному фронту импульса с прямого выхода 0-триггера 3 D-триггер 13 устанавливается в исходное нулевое состояние (фиг,Зз), при этом 0-триггер 4 остается в единичном состоянии до следующего импульса с прямого выхода D-триггера 3 (фиг.Çe,r), так как D-триггер 13 блокирует

D-триггер 4 по входу S.

3а время, пока D-триггер 4 находится в единичном состоянии после возвращения

0-триггера 13 в исходное нулевое состояние, на информационном входе 0-триггера

2 повторно (фиг.Зи) возникает сигнал, повто ряющий сигнал на прямом выходе D-триггера 1 (фиг,Зб).

Ilo следующему n+3-му входному тактовому импульсу 0-триггер 2 формирует на своем инверсном выходе (фиг.Зк) нулевой сигнал и повторно блокирует 0-триггер 1.

При этом коэффициент деления младшего каскада становится равным 3.

Таким образом, за один период работы устройства младший каскад два раза работал с коэффициентом деления 3, 2 раза увеличив коэффициент деления устройства на 1.

Переключение сигнала с выхода блока

t6 программы дробности (фиг.Зл) происхо9

1677869

10 дит по заднему фронту выходного сигнала устройства, то есть по окончанию сигнала с инверсного выхода D-триггера 4 (фиг,3ж), поэтому выходной сигнал блока 16 программы дробности может иметь задержку, равную почти периоду работы делителя, а точнее, на выходе элементов ИЛИ 14, И 15 должен быть сформирован единичный сигнал к окончанию сигнала импульса записи старшего каскада, то есть за три периода входной последовательности до окончания цикла счета.

При нулевом сигнале с блока программы работа делителя осущесвтляется с коэффициентом деления К и совпадает с описанным выше случаем по фиг,2.

Режим д): рассмотрим вариант, при котором на шине 8 — 1 управления младшим каскадом имеет место нулевой уровень, а с блока программы поступает сигнал единичного уровня напряжения. При этом на выходе элемента ИЛИ 14 будет сформирован единичный уровень напряжения, что разрешает работу D-триггера 2 по R-входу, а на выходе элемента И 15 будет иметь место уровень логического "0", который по R-входу блокирует работу 0-триггера 13.

Таким образом, работа делителя в этом режиме также сводится к описанному выше случают работы делителя по фиг.2.

Следовательно, данная схема обеспечивает увеличение коэффициента деления на

1 в тех периодах работы делителя, когда на выходе блока программы имеется сигнал уровня логической единицы, и тем самым формирует дробные коэффициенты деления делителя.

Общая формула коэффициента деления всего устройства имеет вид

m — К+—

R " где К вЂ” целая часть коэффициента деления, код которой установлен на шинах 8-1...8 — N;

m / — — дробная часть коэффициента делеR ния устройства;

R — емкость накопительного сумматора;

m — число разрядов дробности, код которых установлен на шинах 17-1„.17 — M;

N — количество шин управления, определяющее емкость основного делителя = 2 (а не код на шинах 8-1...8 — й);

М вЂ” количество шин управления накопительным сумматором, определяющее емкость накопителя R = 2 (не путать с кодом на шинах 17-1...17 — М), На фиг.4 представлен двоичный накопитель, где M = 4, à Re 2 =16.

Исходя из выражения N бщ для получения дробного коэффициента деления необходимо за R циклов деления делителя m раз разделить на К+1 и (R-m) раз — на К.

5 Таблица режимов работы устройства будет выглядеть следующим образом, Обозначим через N код управления старшим каскадом делителя на шинах 82.„8-N. В режимах а) работы делителя код

10 на шине 8 — 1 и шинах 17 — 1„,17 — M — нулевой, целочисленный режим работы делителя, Старший счетчик N раз делений младшего каскада на 2.

Мобщ — 2N = К, !

15 где К вЂ” четное, В режиме б) код на шине 8 — 1 — единичный, а на шинах 17 — 1...17 — М по-прежнему нулевой.

Для получения нечетного коэффициента

20 деления младший каскад делит один раз на

3 и (N — 1) раз на 2. 4общ — 3 + 2(N — 1) = 2N + 1 = О, где К вЂ” нечетное.

Старший счетчик считает работу млад25 шего каскада с коэффициентом деления 2 и с коэффициентом деления 3. Общее количество делений младшего каскада равно N .

В режимах в), г), д) осущесвтляется дробный режим работы делителя, Общий

30 коэффициент деления делителя имеет вид общ К +

m где — — дробная часть коэффициента делеR

35 ния.

Как было показано выше, дробный коэффициент деления образуется чередованием циклов работы делителя с целочисленными коэффициентами K и К+1, 40 Режим в) предусматривает случай деления на коэффициент К, и, таким образом, режим в) сводится к режиму б).

В режимах г) и д) рассматривается деление на коэффициент К+1.

45 В режиме г) код на шине 8 — 1 имеет единичный уровень, т.е. К вЂ” нечетное. При каждом нечетном К происходит увеличение коэффициента деления младшего разряда с

2 до 3 один раэ за цикл деления делителя.

50 Следующее деление на 3 в младшем разряде увеличивает коэффициент деления делителя К на единицу. Как было показано в описании работы устройства, в этом случае младший каскад 2 раза делит на 3 из N раз, 55 (Чобщ=3+3+2(й — 2)=2N +2=(2N +

+1)+1 = К+1

В режиме д) К выбрано четным, код на

Шине 8 — 1 равен нулю. Чтобы увеличить К на единицу, достаточно одного деления на 3 в младшем разряде.

1677869

Младший каскад делит один раз на 3 и (N — 1) раз на 2.

Npe = 3 + 2(N — 1) = 2N + 1 = К + 1

Устройство-прототип имеет коэффициент деления 2N +1, где N — код на шинах

8-2...8-N (справедливо только при условии, что на шине 8-1 имеет место уровень логической единицы), Аналогично устройствопрототип имеет коэффициент деления N где N — код на шинах 8-1...8-N, т.е. К для

И рассматриваемого устройства.

Расширение функциональных возможностей предлагаемого делителя достигается путем получения любых дробных коэффициентов деления с максимальным коэффициентом ! R — 1

Np6g.= (2 ймакс + 1 ) + —, >

R — 1 где

R — максимально возможная дробная часть коэффициента деления при данном R.

Устройство-прототип обеспечивает получение только целочисленных коэффициентов деления.

Предлагаемый делитель отличается простотой схемного построения. Введение дополнительных элементов расширяет его функциональные воэможности и позволяет изменять коэффициент деления в сторону дробных разрядов без снижения быстродействия схемы, так как дополнительные элементы не нагружают высокочаСтотную входную шину 7 и не влияют на работу высокочастотных D-триггеров 1-3 младшего каскада. Это позволяет реализовать поданной схеме БИС высокочастотного делителя частоты с дробно-переменным коэффициентом деления для СВЧ синтезаторов по

ЭСЛ технологии.

Формула изобретения 1. Делитель частоты с переменным коэффициентом деления по авт, св. М

1182669,отличающийся тем, 5 что, с целью расширения функциональных возможностей путем обеспечения возможности получения как дробных коэффициентов деления, так и целых при сохранении высокого быстродейст10 вия, в него. введены третий О-триггер, элемент ИЛИ, элемент И и блок задания программы дробной части коэффициента деления, вход которого подключен к выходной шине устройства, информационные ши15 ны — к шинам кода управления дробной частью коэффициента деления, а выход — к первому входу элемента И, причем элемент

ИЛИ включен между R-входом D-триггера управления младшим разрядом и шиной ко20 да управления младшим разрядом устройства, второй вход элемента ИЛИ подключен к первому входу элемента И, второй вход которого подключен к первому входу элемента ИЛИ, а выход элемента И соединен с

25 R-входом третьего 0-триггера, С- и 0-входы которого соединены соответственно с С- и

D-входами второго D-триггера, $-вход которого соединен с инверсным выходом третьего D-триггера.

30 2. Делитель по п.1, отличающийся тем, что блок задания программы дробной части коэффициента деления содержит сумматор, первая группа информационных входов которого подключена к информационной

35 шине, а выход —. к выходу блока задания программы дробной части коэффициента деления, вторая группа информационных входов сумматора подключена к информационным выходам регистра сдвига, инфор40 мационные входы которого подключены к информационным выходам сумматора, а тактовый вход — к входу блока задания программы дробной части коэффициента деления, 1677869 иг.

1677869

3ыхс5нси сигнал усердий стба

Составитель Л.Клевцова

Редактор А,Маковская Техред М.Моргентал Корректор М.Максимишинец

Заказ 3123 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ. СССР

113035, Москва, Ж-35, Раушская наб.,4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления Делитель частоты с переменным коэффициентом деления 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной и измерительной технике

Изобретение относится к импульсной технике и может использоваться в синтезаторах частоты с учетом возникающего эффекта Доплера

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и в телемеханике

Изобретение относится к импульсной технике и может использоваться в синтезэторах ( частот

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах

Изобретение относится к автоматике и вычислительной технике и позволяет повысить помехоустойчивость многоканального счетчика импульсов, что является техническим результатом, за счет организации его работы в коде Грея и введения энергонезависимого оперативного запоминающего устройства (ОЗУ) и обеспечить возможность программного изменения разрядности счетных каналов за счет организации временной связи между младшей и старшей частями счетного канала с помощью триггеров переноса и четности

Изобретение относится к импульсной технике и может быть использовано при построении синтезаторов частоты

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к измерительной и вычислительной технике и может быть использовано в системах обработки и передачи информации

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано при построении синтезаторов частоты

Изобретение относится к дискретной импульсной технике, а именно к формирователям интервалов времени высокой точности на структурах, использующих счет по произвольному модулю с постоянным шагом в соответствии с числовыми значениями управляющих кодов, и может быть использовано в аппаратуре электронной автоматики, связи, управления подвижными объектами, локации и контрольно-измерительной техники, например, в имитаторах задерживаемых сигналов

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и в синтезаторах частоты Цель изобретения - повышение быстродействия при одновременном повышении надежности работы - обеспечивается путем введения в устройство ЗК-триггера 4, инвертора 9, элемента ИЛИ-НЕ 10, D-триггера 11 и образования новых функциональных связей
Наверх