Устройство для контроля парафазных логических блоков

 

Изобретение относится к вычислительной технике и может использоваться в системах технического диагностирования. Цель изобретения - повышение достоверности контроля. Устройство содержит два блока сумматоров по модулю два, три элемента И, элемент НЕ. два D-триггера. Уст- ( ройства позволяет выявлять как логические, так и Динамические неисправности контролируе- , мого блока. 1 ил.

(19) (11) СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

yt)s 6 06 F 11/00

ГОСУДАРСТ8ЕН 1ЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4688867/24 . (22) 05.05.89 (46) 29;02.92.Ьюл, М 8

-(71) Московский институт электронной техники(72) В.M..Êðèâîøàïêî, А.И.Тимошкин и

В.В.Теленков (53) 681.326.7 (088.8) (56) Авторское свидетельство СССР

ЬЬ 1401462, кл. G 06 F 11/00, 1986.

Потемкин И;С. Функциональные узлыцифровой автоматики. М.: Энергоатомиэдат, 1988, с. 147.

Изобретение относится к вычислитель„црй технике и может использоваться в сис-. темах технического диагностирования, Цель изобретения — повышение достоверности контроля.

На чертеже показана схема устройства контроля.

В состав устройства контроля парафаэного блока 1 входят первый 2 и второй 3 блоки сумматоров по модулю два, первый 4 и второй 5 элементы И; первый 6 и второй 7

О-триггеры, третий элемент И 8, элемент HE

9, входы 10 и выходы 11 контролируемого парафазного блока, выход 12 сигнала ошиб- .. ки.

Устройство работает следующим обра- . зом.

1, Исходное состояние. На входы 16 поданы синфазные (00 или 11) сигналы гашения. На выходах 11 сформированы соответствующие синфазные выходные сигналы .гашения, На выходах первого 2 и второго 3 блоков сумматоров по модулю два сформи- рованы логические "0", на выходах первого (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАФАЗНЫХ ЛОГИЧЕСКИХ БЛОКОВ (57) Изобретение относится к вычислитель- ной технике и может использоваться в системах технического диагностирования.

Цель изобретения — повышение достоверности контроля. Устройство содержит два блока сумматоров по модулю два, три элецв1та И, элемент НЕ, два О-триггера. Уст° °

- ва позволяет выявлять каклогические, таки инамические неисправности контролируе-, мого блока. 1 ил.

4 и второго 5 элементов И также сформированы логические "0". Прямой выход первого

О-триггера 6 находится в состоянии логического "0", инверсный выход — в состоянии логической "1". Прямой выход второго Отриггера 7 находится в состоянии логической "1", а инверсный выход — в состоянии логического "0". На выходе 12 устройства будет сигнал логического "0",, который свидетельствует об исправности блока 1.

2. Правильный рабочий. цикл. На входы

10 подаются парафаэные ("10" или "01") сигкалы. В момент установления всех входов

10 в парафазное состояние выход первого элемента И 4 переключится из состояния логического "0" в состояние логической "1".

Поскольку выходы 11 иэ-эа конечной задержки t в контролируемом парафазном блоке

1 в течение времени t будут оставаться в синфазном состоян) и, то в момент поступления на входы синхронизации О-триггеров переднего фронта импульса с выхода первого элемента И 4 произойдет передача логического "0" со входа данных первого

1716517

0-триггера 6 на его выход. Состояние выхода 12 при этом не изменится. При правильном срабатывании контролируемого блока

1 через время t на всех выходах 11 установятся парафазные сигналы, при этом выход второго элемента И 5 переключится из логического "0" в логическую "1" и на входах данных D-триггеров установится логическая "1". Через некоторое время T>t, где Т— минимальный период смены входных наборов парафазного контролируемого блока 1, произойдет смена входного набора на входах 10 с парафазного на синфазный, Когда на всех входах 10 установятся синфазные сигналы, выход первого элемента И 4 переключится из логической "1" в "0".

Поскольку выходы 11 из-за задержки 1 контролируемого блока 1 в течение времени ,t будут в парафазном состоянии, в момент поступления на входы синхронизации 0.триггеров заднего фронта импульса с выхода первого элемента И 4 произойдет передача логической "1" со входа данных второго 0-триггера 7 на его выход. При этом состояние второго 0-триггера 7 не изменится, поскольку до момента передачи его выход находился в состоянии логической "1", Состояние выхода 12 при этом не изменится, что свидетельствует о правильном функционировании блока 1.

3. Возможные нарушения правильного функционирования парафазного контролируемого блока 1 могут приводить к следующим ситуациям: а) входы 10 и выходы 11 находились в исходном синфазном состоянии. Затем произошло переключение входов 10 в парафазное состояние. Если к моменту поступления следующего синфазного набора выходы 11 не переключились в парафазное состояние, то в момент переключения выхода первого элемента И 4 из "1" в "0" (т.е. в.момент поступления заднего фронта импульса с выхода первого элемента И на входы синхронизации 0-триггеров) произойдет передача логического "0" со входа данных второго

D-триггера 7 íà его выход. При этом изменится состояние второго D-триггера, поскольку до момента передачи его выход находился в логической "1", Переключение выхода второго 0-триггера 7 из "1".в "0" повлечет за собой переключение выхода 12 иэ "0" в "1", т.е, возникнет сигнал неисправности контролируемого блока 1; б) входы 10 и выходы 11 находились в исходном парафазном состоянии. Затем произошло переключение входов 10 в синфазное состояние, Если к моменту поступления следующего парафазного набора. выходы 11 не переключились в синфазное состояние, то в момент переключения выхода первого элемента И 4 из "0" в."1", т.е. в момент поступления переднего фронта импульса с выхода первого элемента И 4 на входы синхронизации D-триггеров, произойдет передача. логической "1" со входа данных первого D-триггера 6 Hà его выход.

При том изменится состояние первого Dтриггера, поскольку до момента передачи его прямой выход находился в состоянии логического "0" ° Прямой выход первого 0триггера 6 перейдет в логическую "1", а ин10

"1" в "0" повлечет.за-собой переключение выхода 12 из "0" в "1", т.е. возникает сигнал ошибки (логическая "1") на выходе l2, который фиксирует неправильное срабатывание контролируемого парафазного блока 1.

Устройство позволяет выявлять как ло- . гические, так и динамические неисправности контролируемого блока. Устройство

20 может быть использовано для контроля как асинхронных, так и синхронных логических блоков. Устройство является универсальным, поскольку его структура не зависит от

25 типа логической функции, которую реализует контролируемый блок, 30

Формула изобретения

Устройство для контроля парафазных логических блоков, содержащее первый блок сумматоров по модулю два, группа входов которого является первой группой входов устройства для подключения к выходам контролируемого блока, о т л и ч а ю щ е ес я тем, что, с целью повышения достоверности контроля, оно дополнительно содержит второй блок сумматоров по модулю два, три элемента И, элемент НЕ и два О-тригге40 ра, синхровходы которых объединены и подключены к выходу первого элемента И, входы которого подключены к выходам второго блока сумматоров по модулю два, группа входов которого является второй группой входов устройства для подключения ко входам контролируемого блока, 0входы первого и второго триггеров

50 объединены и подключены к выходу второго элемента И, входы которого подключены к выходам первого блока сумматоров по модулю два. первый и второй входы третьего элемента И подключены к инверсному выходу первого триггера и прямому выходу второго триггера соответственно, выход третьего элемента И соединен со входом элемента НЕ, выход которого образует выход ошибки устройства.!

55 версный — в логический "0". Переключение

15 инверсного выхода первого 0-триггера 6 из

1716517

Составитель М.Иванов, Редактор Т.Орловская Техред М.Моргентал Корректор Л. Бескид

Заказ 613 Тираж . Подписное

8НИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.„4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков Устройство для контроля парафазных логических блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и быть использовано в цифровых устройствах для параллельного суммирования двоичных чисел в двоичной системе счисления

Изобретение относится к импульсной технике и может быть использовано в системах формирования импульсных сигналов

Изобретение относится к вычислитель-: ной технике и может быть использовано дляТсоздания высокопроизводительных процессоров, в частности процессоров,осуществляющих параллельное суммирование равнознакового массива чисел

Изобретение относится к ав;томатике и вычислительной технике и может быть использовано в системах тестового диагностирования или в устройствах встроенного самотестирования в качестве программируемого формирователя тестовых воздействий канальной электроники

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах контроля работоспособности и поиска дефектов дискретных блоков

Изобретение относится к вычислительной технике и может быть использовано для контроля ОЗУ

Изобретение относится к вычислительной технике и может быть использовано при тестировании цифровых схем

Изобретение относится к вычислительной технике и может быть применено для синхронизации резервированных делителей частоты

Изобретение относится к вычислительной технике и может быть использовано для контроля и наладки периферийных устройств (ПУ)

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх