Имитатор дискретного канала связи

 

Изобретение относится к радиотехнике и может быть использовано для анализа помехоустойчивости систем передачи дискретной информации. Целью изобретения является расширение функциональных возможностей устройства за счет моделирования нодвоичных дискретных каналов связи. Для достижения поставленной цели в имитатор введены блоки памяти, пороговые сумматоры, два анализатора кода, шифратор , сумматор, преобразователь унитарного кода в двоичный и регистр. 5 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (st)s 6 06 F 15/20

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

9сер

ЕК,, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4749108/24 (22) 12.10.89 (46) 15.08.92. Бюл. N. 30 (71) Московский институт инженеров гражданской авиации (72) С. Ж, Кишенский, Н. С, Вдовиченко, В.

Б, Панова и О. Ю. Христенко (56) Авторское свидетельство СССР

N 807312, кл. 6 06 F 15/20, 1978.

Авторское свидетельство СССР

N 1075267, кл. 6 06 F 15/20, 1984. (54) ИМИТАТОР ДИСКРЕТНОГО КАНАЛА

СВЯЗИ

Изобретение относится к радиотехнике и может быть использовано для анализа помехоустойчивости систем передачи дискретной информации, Известен имитатор дискретного канала связи, содержащий сумматор по модулю два, блок синхронизации, генератор марковской последовательно, датчик случайных чисел, блок промежуточной памяти, пЬроговый сумматор и элемент И.

Недостатком известного устройства является отсутствие возмо>кности моделировать поток ошибок в несимметричных каналах связи.

Наиболее близким к заявляемому является имитатор дискретного канала связи, содержащий сумматор по модулю два, блока синхронизации, генератор марковской последовательности, датчик случайных чисел, блок промежуточной памяти, пороговый сумматор и элемент И, „„5U„„1755293 А1 (57) Изобретение относится к радиотехнике и может быть использовано для анализа помехоустойчивости систем передачи дискретной информации. Целью изобретения является расширение функциональных возможностей устройства за счет моделирования нэдвоичных дискретных каналов связи, Для достижения поставленной цели в имитатор введены блоки памяти, пороговые сумматоры, два анализатора кода, шифратор, сумматор, преобразователь унитарного кода в двоичный и регистр, 5 ил.

Недостатком прототипа являются узкие ф функциональные возможности, не позволяющие моделировать недвоичные дискретные каналы связи, Целью изобретения является расширение функциональных возможностей устрой- (Я ства эа счет моделирования недвоиЧных (Я дискретных каналов связи. 3

Поставленная цель достигается тем, что

B имитатор Лиокретиык каиалов связи, содержащий блок синхронизации, генератор марковской последовательности, первый пороговый сумматор, датчик случайных чи- а сел, причем выход блока синхронизации соединен с входом синхронизации генератора марковской последовательности, выход тактовых импульсов которого подключен к тактовому входу блока синхронизации, первый выход синхроимпульсов генератора марковской последовательности подключен к входу синхронизации датчика случайных чисел, 1755293 марковской последовательности, блока 31

Зк памяти, пороговые сумматоры 41-4к-1, датчик 5 случайных чисел, преобразователь

6 двоичного кода в унитарный, первый ана5 лизатор 7 кода, шифратор 8, сумматор 9, регистр 10 и второй 11 анализатор кода, первый выход 12 синхроимпупьсов, выход

13 тактовых импульсов и второй выход 14 синхроимпульсов генератора 2.

10 Генератор марковской последовательности 2 (фиг, 2) содер>кит первый и второй элементы 15 и 16 задер>кки, регистр 17, сумматор 18, аналого-цифровой преобразователь 19, генератор 20 тактовых импульсов и

15 генератор 21 случайного сигнала. Первый анализатор 7 кода (фиг, 3) содержит частотные детекторы 22>-22к, Второй анализатор

11 кода содержит (фиг, 4) генераторы

231+23к, ключи 241-24к, суммирующий уси20 литель 25 и дешифратор 2б. Преобразователь 6 унитарного кода в двоичный содержит (фиг. 5) элементы НЕ 271-27к-, элементы 1 28>-28к-1 и шифратор 29, Устройство работает следующим обра25 зом, В его основе лежит имитация К-ro дискретного канала связи (в качестве примера фиг, 3 и 4 иллюстрируют вариант реализации частотно-манипулирован ного многоос30 новного сигнала1, Сигнальный признак на входе имитатора с заданным стохастическими закономерностями преобразуется на выходе в тот или иной признак сигнала, чем имитируется поток ошибок разного типа в

35 К-м канале связи.

После запуска начинает работать блок

1, который периодически запускает генератор 2, работающий следующим образом (фиг, 2).,По сигналу запуска с блока 1 и

40 тактовым импульсам с блока 20 в блоке 19 формируется цифровой эквивалент сигнала, формируемого блоком 21. Блоки 19 и 2 настроены так, что формируемые числа лежат в диапазоне от -1 до +1, причем старший

45 разряд числа, формируемого в блоке 19, явгруппа выходов которого соединена с первой группой соответствующих информационных входов первого порогового сумматора, вторая группа информационных входов которого подключена к группе соответствующих выходов первого блока памяти, вход запуска блока синхронизации является входом запуска устройства, введе:ны К-2 блоков памяти, К-2 пороговых сумматоров, где К-основание кода сигнала, первый и второй анализаторы кода, шифратор, сумматор, преобразователь унитарного ода в двоичный, регистр, причем вход первого анализатора кода и выход второго ана лизатора кода и выход второго анализатора кода являются соответственно информационных входом и выходом устройства, группа выходов первого анализатора кода соединена с группой соответствующих информационных входов шифратора, группа выходов которого подключена к первой группе соответствующих информационных входов сумматора и к первым группам соответствующих информационных входов всех блоков памяти, к вторым группа информац ."нных входов каждого из которых подключена группа соответствующих выходов генератора марковской последовательности, группа выходов каждого из 2 до К-1 блоков памяти соединена с второй группой информацлонных входов соответствующих пороговых сумматоров, к первым группам . информационных входов которых подключена группа соответствующих выходов датчика случайных чисел, выход каждого из пороговых сумматоров подключен к соответствующему информационному входу преобразователя унитарного кода в двоичный, группа выходов которого соединена с второй группой соответствующих информационных входов сумматора, группа выходов которого подключена к соответствующим информационным входам регистра, группа выходов которого подключена к группе соответствующих информационных входов второго анализатора кода, второй выход синхроимпульсов генератора марковской последовательности соединен с управляющим входом регистра, На фиг, 1 приведена структурная схема имитатора дискретного канала связи, на . фиг. 2 — структурная схема генератора марковской последовательности; на фиг. 3— структурная схема первого анализатора кода; на фйг. 4 — структурная схема второго анализатора кода; на фиг. 5 — структурная схема преобразователя унитарного кода в двоичный.

Имитатор дискретного канала связи содержит блок 1 синхронизации, генератор 2 ляется знаковым. Сформированное число алгебраически суммируется с содер>кимым регистра 17 в блоке 18 и некоторой задержкой, определяемой элементом 15 вновь заносится в регистр 17. Таким образом реализуется генерация марковской после50 довательности чисел, в которой каждое последующее число зависит от предыдущего, Отдельный выход из блока 17 в блок 19—

55. выход знакового разряда, После определения очередного состояния цепи Маркова генератор 2 формирует на выходах регистра код состояния, который задает младшие разряды ячеек в блоках памяти 3 (группу младших адресных разря1755293 к — Я P (i — i =j)

) =1 при этом все i, j u i + ) определяются по модулю числа К-1, Числа, записанные таким образом в ячейки блоков памяти 3 и выбранные кодами на адресных входах блоков 3, поступают на первые входы соответствующих порого- 50 вых сумматоров, которые производят сравнение суммы чисел с соответствующего блока 3 и блока 5 с единицей и формируют единичный сигнал, когда сумма превосходит единицу {заметим, что генератор слу- 55 чайных чисел формирует на выходе двоичные числа в диапазоне от 0 до +1, распределенные по равномерному закону).

Если одно слагаемое — равномерно распределенное случайное число, то вероятность дов). Старшие разряды адреса ячеек определя1отся входной информацией, поступающей в блок 7. При поступлении некоторого значения сигнального признака (некоторой частоты сигнала) срабатывает соответствующий частотный детектор {при частотной манипуляции, взятой в качестве примера}.

Совокупность сигналов с выхода блока 7, представляющая собой унитарный код, содержащий среди К разрядов единственную единицу, место которой в кодовом слове соответствует номеру сработавшего детектора блока 7, поступает на шифратор, преобразующий унитарный код в двоичный.

Этот код и служит для задания старших адресных разрядов блоков 3 памяти, Таким образом реализуется выбор ячеек памяти в блоках 3, определяемых по текущему состо янию у цепи Маркова и по текущему значению сигнального признака, В ячейках блоков памяти 3 записаны числа, определяющие вероятности трансформации значений информационного сигнала. Эти значения вероятностей формируются пользователем следующим образом: в ячейках блока Зк-1 записываются двоичные дробленые числа, соответствующие вероятности трансформации i-го значения сигнального признака в (+1-е значение (по модулю К-1, что существенно для всех блоков памяти и их ячеек) при заданном соответствующими адресными разрядами состоянии марковской последовательности, Обозначим эту вероятность P(i - !+1).

В ячейках блока памяти Зк-2 аналогично записываются двоичные числа соответствующие сумме вероятностей P(i i+1) и

P(i 1+2). Аналогично в ячейки блока памяти

З ((= 1, К-1) записываются для соответствующих состояний цепи Маркова числа, равные

40 формирования единичного сигнала на выходе порогового сумматора полностью определяется значением другого слагаемого, а именно вероятностью ошибки при определенном состоянии дискретного канала связи.

В соответствии с принципом формирования чисел в блоках памяти 3 совокупность сигналов с выходов сумматоров 4 представляет собой в любом случае код типа

0...01...1, где единицы соответствуют значениям сигналов с выходов сумматоров 4 с меньшими индексами (они срабатывают ранее, так как значения вероятностей, тем больше, чем меньше индекс сумматора), Этот унитарный код преобразуется на элементах 27 и 28.в код с единственной единицей, поступающий в шифратор 29, полностью идентичный блоку 5, при наличии единиц с входов соответственно элементов 281 и до входа 27к-1 на выходах блока

29 формируются числа от "0" до К-1.

Двоичное число с выхода блока 6 суммируется (по модулю К-1) с числом от блока 8 в блоке 9. По сигналу(с задержкой, определяемой элементом 16) срабатывает регистр 10, в который записывается значение суммы (равное номеру формируемого имитатором значения сигнального признака. Формирование (в соответствии с примером многочастотной манипуляции, иллюстрируемой фиг. 4) осуществляется следующим образом.Дешифратор 26 преобразует двоичный код в код с единственной единицей, открывая соответствующий ключ 24, и сигнал с требуемым значением сигнального признака, формируемый блоком 23. через суммиру ющий усилитель 25 поступает на выход имитатора.

Таким образом, устройство позволяет имитировать К-е дискретные каналы связи с потоками ошибок, характеризуемыми марковскими последовательностями, что является более общим случаем, чем аналогичные двоичные марковские каналы.

Формула изобретения

Имитатор дискретного канала связи, содержащий блок синхронизации, генератор марковской последовательности, первый пороговый сумматор, датчик случайных чисел, причем выход блока синхронизации соединен с входом синхронизации генератора марковской последовательности, выход тактовых импульсов которого подключен к тактовому входу блока синхронизации, первый выход синхроимпульсов генератора MQp ковской последовательности подключен к входу синхронизации датчика случайных чисел, группа выходов которого соединена с

1755293 первой t pynnoA соответствующих информационных входов первого порогового сумматора, вторая группа информационных входов которого подключена к группе соответствующих выходов первого блока памяти, вход запуска блока синхронизации является входом запуска устройства, о т л ич а ю шийся тем, что, с целью расширения функциональных возможностей устройства

- за счет моделирования недвоичных дискретных каналов связи, в него введены К-2 блоков памяти, К-2 пороговых сумматоров, где К вЂ” основание кода сигнала, первый и второй анализаторы кода, шифратор, сумматор, преобразователь унитарного кода в двоичный, регистр, причем вход первого анализатора кода и выход второго анализатора кода являются соответственно информационным входом и выходом устройства„ группа выходов первого анализатора кода соединена с группой соответствующих информационных входов шифратора, группа выходов которого подключена к первой группе соответствующих информационных входов сумматора и к первым группам соотве" твующих информационных входов всех блоков памяти, к вторым группам информационных входов каждого из которых подключена группа соответствующих выходов генератора марковской последовательно5 сти, группа выходов каждого от второго до

К-1 блоков памяти соединена с второй группой информационных входов соответствующего порогового сумматора, к первым группам информационных входов всех по10 роговых сумматоров подключена группа соответствующих выходов датчика случайных чисел, выход каждого из пороговых сумматоров подключен к соответствующему информационному входу преобразователя

15 унитарного кода в двоичный, группа выходов которого соединена с второй группой соответствующих информационных входов сумматора, группа выходов которого подключена к соответствующим информацион20 ным входам регистра, группа выходов которого подключена к группе соответствующих информационных входов второго анализатора кода, второй выход синхроимпульсов генератора марковской

25 последовательности соединен с управляющим входом регистра.

1755293

1755293 . ° .,е>

ФОГ У

Составитель С,Киаенский

Редактор К).Середа . Техред M,Mîðãåíòàë Корректор Н Мил окова

Заказ 2894. Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушскал наб., 4/5

Производственно-издательский комбинат "П тент", г, Ужгород, ул.Гагарина, 101

Имитатор дискретного канала связи Имитатор дискретного канала связи Имитатор дискретного канала связи Имитатор дискретного канала связи Имитатор дискретного канала связи Имитатор дискретного канала связи 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано для анализа помехоустойчивости систем передачи дискретной информации Целью изобретения является расширение области применения за счет имитации стирания символов в дискретных каналах связи

Изобретение относится к автоматике и может быть использовано при обосновании и построении сложных технических систем с динамическими объектами, Цель изобретения - повышение точности моделирования

Изобретение относится к устройствам контроля состава природных и сточных вод и может быть использовано для сбора и анализа данных о загрязненности водоемов, включая водоемы-охладители АЭС

Изобретение относится к вычислительной технике, в частности к специализированным вычислительным устройствам для решения задач организационного управления и теории графов, может быть использовано в различных отраслях народного хозяйства

Изобретение относится к области вычислительной техники и предназначено для построения системы цифровой обработки сигналов

Изобретение относится к области вычислительной техники и может быть использовано для определения значения и аргумента максимума взаимной корреляционной функции между случайными сигналами , подвергнутыми взаимному масштабновременному искажению

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх