Выходной ключевой каскад импульсного усилителя

 

Использование: в электронике, в частности в выходных каскадах микросхем. Сущность изобретения. Устройство содержит: элементы НЕ /1.2,8/, транзисторы р-пр-типа /3,5/, транзисторы п-р-п-типа /4,6/, резистор /7/, элементы И-НЕ /9,10/. элементы ИЛИ-НЕ /11.12/, элементы задержки /13 - 16/. выходную шину /17/. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛ ИСТИЧЕ С КИХ

РЕСПУБЛИК

<ям H 03 К 17/00

ГОСУДАРСТВЕННЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

i(J3

le

;0О ( Ю (21) 4840770/21 (22) 18.06.90 (46) 30,08,92. Бюл. М32 (71) Калужский научно-исследовательский институт телемеханических устройств (72) В,И.Жуков (56) Гольденберг Л.M. Импульсные и цифровые устройства, М„Связь, 1973. с.496.

Жаров А„Колобов Б. Индивидуальный дозиметр. — Юный техник, 1990. М 3. с,74, 75.

Изобретение относится к электронике и может использоваться в устройствах усиления электрических сигналов, Известен выходной ключевой каскад импульсного усилителя (1), содержащий первый п-р-п-транзистор, базовый контакт которого является входом устройства. Коллектор подключен к первому контакту первого резистора и базе второго и-р-и-транзистора, эмиттер подключен к первому контакту второго резистора и базе третьего и-ри-транзистора. Второй контакт первого резистора подключен к коллектору второго и-р-и-транзистора и положительной шине питания. Второй контакт второго резистора подключен к эмиттеру третьего и-р-и-транзистора и общему проводу. Эмиттер второго и-р-и-транзистора подключен к коллектору третьего и-р-и-транзистора и образуют выходн/ю линию, Недостаток данного устройства состоит в то:w, что во время переключения выходного каскада из состояния логического "0" в состояние логической "1" и во время обрат Ы 1758869 А1 (54) ВЫХОДНОЙ КЛЮЧЕВОЙ КАСКАД ИМПУЛЬСНОГО УСИЛИТЕЛЯ (57) Использование: в электронике, в частности в выходных каскадах микросхем.

Сущность изобретения. Устройство содержит: элементы НЕ /1,2,8/, транзисторы р-ир-типа /3,5/, транзисторы и-р-п-типа /4,6/, резистор /7/, элементы И-НЕ /9,10/, элементы ИЛИ вЂ” НЕ / f 1,12/, элементы задержки /13 — 16/, выходную шину /17/. 1 ил. ного переключения происходит кратковременное протекание сквозного тока через второй и третий и-р-и-транзисторы. Это снижает КПД устройства и его надежность.

Известен также выходной ключевой каскад импульсного усилителя (2), содержащий первый и второй логические элементы

НЕ, причем вход первого элемента НЕ образует входную шину устройства. Выход первого элемента НЕ соединен со входом второго элемента НЕ и с базой второго р-ир-транзистора и базой второго и-р-и-транзистора. Коллектор второго р-и-и-транзистора соединен с коллектором второго ир-и-транзистора и с первым контактом резистора (нагрузки). Выход второго элемента

HE соединен с базой первого р-и-р-транзистора и с базол второго п-р-п-транзитора.

Коллектор первого р-и-р-транзистора соединен с коллектором первого п-р-и-транзистора и со вторым контактом резистора (нагрузки). Эмиттер первого р-и-р-транзистора соедине с эмиттером второго р-и-ртранзистора и с положительной шиной

1758869

30

40 питания. Эмиттер первого и-р-и-транзистора соединен с эмиттером второго и-р-итранзистора и с общим проводом.

Недостаток данного устройства состоит в том; что во время переключения выходного каскада импульсного усилителя из состояния логического "0" в состояние логической "1" и обратно происходит кратковременное протекание сквозного тока по цепи: положительная шина питания, первый р-п-р-транзистор, первый и-р-и-транзистор, общий провод, а также по цепи; положительная шина питания, второй р-и-ртранзистор, второй п-р-п-транзистор, общий провод. 3Тс снижает КПД устройства и его надежность.

Цепь изобретения — повышение КПД и надежности устройства.

Эта цель достигается тем, что в выходной ключевой каскад импульсного усилителя, содержащий первый и второй логические элементы НЕ, первый и второй р-п-р-транзисторы, первый и второй и-р-итранзисторы, резистор, выход первого элемента НЕ соединен с базой второго п-р-п-транзистора, а выход второго элемента НЕ соединен с базой первого р-и-р-транзистора, эмиттер которого соединен с эмиттером второго р-и-р-транзистора и с положительной шиной питания, а коллектор второго р-и-р-транзистора соединен с коллектором второго f1-р-и-транзистора и с первым выводом резистора, коллектор первого р-и-р-транзистора соединен с коллектором первого и-р-п-транзистора и со вторым вы. водом резистора, эмиттер первого и-р-итранзистора соединен с эмиттером второго п-р-и-транзистора и с общим проводом, дополнительно ведены третий элемент НЕ, первый и второй элементы И вЂ” НЕ, первый и второй элементы ИЛИ-НЕ, первый, второй третий и четвертый элементы задержки, вход третьего элемента НЕ соединен со входной шиной, а также со вторым входом второго элемента И вЂ” НЕ и вторым входом второго элемента ИЛИ вЂ” НЕ, выход третьего элемента НЕ соединен с первым входом первого элемента И вЂ” HE и первым входом первого элемента ИЛИ-НЕ. выход первого элемента И-НЕ соединен через первый элемент задержки с базой второго р-и-р-транзистора и первым входом второго элемента

И-НЕ, выход которого через второй элемент задержки соединен со вторым входом первого элемента И-НЕ и входом первого элемента НЕ, выход первого элемента

ИЛИ вЂ” НЕ через третий элемент задержки соединен с входом второго элемента НЕ и первым входом второго элемента ИЛИ-HE. выход которого через четвертый элемент задержки соединен с базой первого и-р-итранзистора.

Сравнительный анализ предлагаемого устройства с прототипом показывает, что заявляемое устройство отличается наличием новых элементов: элемента НЕ, элементов И-НЕ, ИЛИ вЂ” НЕ, а также элементов задержки и их связями с остальными элементами схемы, Таким образом, заявляемое устройство соответствует критерию изобретения "новизна", Предложенное техническое решение соответствует критерию "существенные отличия", поскольку при поиске не обнаружены устройства, содержащие отличительные признаки заявленного устройства, На фиг.1 представлена структурная схема устройства, которое содержит первый элемент НЕ 1, второй элемент НЕ 2, первый р-и-р-трназистор 3, первый и-р-и-транзистор 4, второй р-п-р-транзистор 5, второй и-р-и-транзистор 6, резистор 7, третий элемент НЕ 8, первый элемент И-НЕ 9, второй элемент И-НЕ 10, первый элемент ИЛИ-НЕ

11, второй элемент ИЛИ вЂ” НЕ 12, первый второй, третий, четвертый элементы задержки

13 — 16, входную шину 17, положительную шину 18, общий провод 19.

Вход третьего элемента НЕ 8 подключен ко второму входу второго элемента ИНЕ 10, второму входу второго элемента

И-НЕ 12 и входной шине 17, Выход третьего элемента НЕ 8 соединен с первым входом первого элемента И-НЕ 9 и первым входом первого элемента ИЛИ вЂ” НЕ 11, Выход первого элемента И-НЕ 9 подключен к входу первого элемента 13 задержки, выход которого подключен к первому входу второго элемента И-НЕ 10 и базе второго р-и-ртранзистора 5. Выход второго элемента ИНЕ 10 подключен к входу второго элемента

14 задержки, выход которого подключен к входу первого элемента НЕ 1, Выход первого элемента НЕ 1 подключен к базе второго п-р-и-транзистора 6. Выход первого элемента ИЛИ вЂ” НЕ 11 соединен с входом третьего элемента 15 задержки, выход которого соединен со входом второго элемента НЕ 2 и первым входом второго элемента ИЛИ-НЕ

12. Выход второго элемента ИЛИ вЂ” НЕ 12 соединен с входом четвертого элемента 16 задержки, выход которого соединен со вторым входом первого элемента ИЛИ-НЕ 11 и базой первого и-р-и-транзистора 4. Выход второго элемента НЕ 2 соединен с базой первого р-и-р-транзистора 3. Коллектор первого р-и-р-транзистора 3 соединен с коллектором первого и-р-п-транзистора 4 и со вторым контактом резистора 7. Коллектор второго р-и-р-транзистора 5 соединен с кол1758869 лектором второго п-р-и-транзистора 6 и с контактом резистора 7. Эмиттер первого ри-р-транзистора 3 подключен к эмиттеру второго р-и-р-транзистора 5 и положительной шине 18 питания. Эмиттер первого п-ри-транзистора 4 соединен с эмиттером второго и-р-и-транзистора б и общим проводом 19.

Временная диаграмма работы устройства приведена на фиг.2, устройство работает следующим образом. При входном сигнале на входной шине

17, соответствующем логическому "0", на выходе второго элемента И-НЕ 10 установится сигнал уровня логической "1", После прохождения этого сигнала через второй элемент 14 задержки он поступает на второй вход первого элемента И вЂ” НЕ 9 вход первого элемента КЕ 1. В результате этого на выходе первого элемента НЕ 1 имеется сигнал уровня логического "0" (фиг.2,г}. Следовательно, второй и-р-и-транзистор 6 закрыт. На первый вход первого элемента

И-Н Е 9 поступает сигнал уровня логической

"1". На его выходе формируется сигнал уровня логического "0", который через элемент 13 задержки поступает на базу второго р-и-р-транзистора 5 (фиг,2,в). В результате этого второй р-и-р-транзистор 5 открыт. С выхода третьего элемента НЕ 8 на первый вход первого элемента ИЛИ вЂ” НЕ 11 поступает сигнал уровня логической "1". На выходе первого элемента ИЛИ-НЕ 11 установится сигнал уровня логического "0", который через третий элемент 15 задержки поступает на вход второго элемента НЕ 2 и на первый вход второго элемента ИЛИ-НЕ 12. В результате этого на выходе второго элемен- а

ИЛИ вЂ” НЕ 12 имеется сигнал уровня логической "1", который через четвертый элемент

16 задержки поступает на базу первого п-ри-транзистора 4 (фиг.2,a). На выходе второ. го элемента НЕ 2 установится также уровень логической "1" (фиг,2,б). Следовательно, первый р-и-р-транзистор 3 закрыт, а первый n-p-и-транзистор 4 открыт. В результате этого ток по резистору 7 протекает в направлении д (сверху вниз).

При поступлении на вход устройства сигнала уровня логической "1" на выходах третьего элемента НЕ 8 и на выходе второго элемента ИЛИ вЂ” HE 12 установятся сигналы уровня логического "0". Вследствие этого закроется первый и-р-и-транзистор 4. На выходе первого элемента И вЂ” НЕ 9 установится сигнал уровня логической "1", который через первый элемент задержки поступит на базу второго р-и-р-транзистора

5 и закроет его. Прекратится ток через резистор 7. Затем сигнал уровня логического "0", 50 Через промежуток времени, равный времени задержки t> второго элемента 14 задержки, данный сигнал логической "1" поступает на вход первого элемента НЕ 1.

На выходе данного элемента формируется

55 сигнал логического "0", который закрывает второй и-р-и-транзистор 6, Ток через резистор 7 прекращается. На выходе второго элемента ИЛИ-HE 12 устанавливается уровень логической "1". Далее данный сигнал проходит через четвертый элемент 16 за10

45 сформированный на выходе второго элемента И-НЕ 10, поступает через второй элемент 14 задержки на вход первого элемента

HE 1. На его выходе формируется сигнал уровня логической "1", который открывает второй и-р-и-транзистор 6, Входной сигнал логической "1" поступает также на вход второго элемента ИЛИ вЂ” НЕ 12, Вследствие этого на выходе второго элемента ИЛИ-НЕ 12 формируется сигнал логического "0", который через четвертый элемент 16 задержки поступает на базу первого и-р-и-транзистора 4 и закрывает его. Данный сигнал логического "0" поступает также на второй вход первого элемента ИЛИ-НЕ 11, На выходе первого элемента 11 ИЛИ вЂ” НЕ формируется сигнал логической "1", который через третий элемент 15 задержки поступает на вход второго элемента НЕ 2, На его выходе формируется сигнал уровня логического "0", которым открывается первый р-и-р-транзистор 3, Начинает протекать ток через резистор 7 в направлении Б (снизу вверх). В связи с разделением по времени процесса закрывания ранее открытых транзисторов (4 и 5) от процесса открывания ранее закрытых транзисторов (3 и 6) при изменении входного сигнала от уровня "0" до уровня

"1" протекание сквозных токов через транзисторы (5 и 6, 3 и 4) сведено к минимуму.

При изменении уровня входного сигнала от логической "1" до логического "0" на выходе второго элемента И вЂ” НЕ 10 устанавливается сигнал логической "1", Далее этот сигнал через второй элемент 14 задержки поступает на второй вход первого элемента

И-НЕ 9 и вход первого элемента НЕ 1. На выходе первого элемента ИЛИ-НЕ 11 устанавливается уровень логического "0". Далее сигнал логического "0" проходит через третий элемент 15 задержки и поступает на вход второго элемента НЕ 2 и первый вход второго элемента ИЛИ вЂ” НЕ 12. На выходе второго элемента Н Е 2 устанавливается уровень логической "1". Первый р-и-р-транзистор 3 закрывается. Под воздействием входного сигнала, равного логическому "0", на выходе второго элемента И вЂ” НЕ 10 устанавливается сигнал уровня логической "1".

1758869 держки и через время задержки, равное tç, открывает первый и-р-и-транзистор 4. На выходе первого элемента И-НЕ 9 устанавливается уровень логического "0". Далее сигнал уровня логического "0" проходит че- 5 рез первый элемент задержки 13 и открывает второй р-и-р-транзистор 5. Начинает протекать ток в направлении А(сверху вниз) через резистор 7.

В связи с разделением во времени про- 10 цесса закрывания открытых транзисторов (3 и 6) от процесса открывания ранее закрытых транзисторов (5 и 4) при изменении уровня входного сигнала от логической "1" до логического "0" протекание сквозных токов че- 15 рез транзисторы (5 и 6, 3 и 4) сведено к минимуму.

Таким образом, в сравнении с прототипом значение динамической мощности в выходном ключевом каскаде импульсного 20 усилителя близко к нулю. Следовательно, в предложенном устройстве повышены КПД и его надежность. Кроме того, значительно снижен уровень помех. генерируемых по цепям питания. 25

Формула изобретения

Выходной ключевой каскад импульсного усилителя, содержащий первый и второй элементы НЕ, первый и второй р-п-р-транзисторы, первый и второй и-р-и-транзисто- 30 ры, резистор, выход первого элемента НЕ соединен с базой второго и-р-и-транзистора, выход второго элемента НЕ соединен с базой первого р-п-р-транзистора, эмиттер

35 которого соединен с эмиттером второго р-ир-транзистора и с положительной шиной питания, а коллектор второго р-и-р-транзистора соединен с коллектором второго и-р-и-транзистора и с первым выводом резистора, коллектор первого р-и-ртранзистора соединен с коллектором первого и-р-и-транзистора и со вторым выводом резистора, эмиттер первого и-р-итранзистора соединен с эмиттером второго п-р-и-транзистора и с общим проводом, о тл и ч а ю шийся тем, что, с целью повышения надежности работы, введены третий элемент НЕ,первый и второй элементы ИНЕ, первый и второй элементы ИЛИ-НЕ, первый, второй, третий, четвертый элементы задержки, вход третьего элемента НЕ соединен со входной шиной, а также со вторым входом второго элемента И вЂ” НЕ и вторым входом второго элемента ИЛИ вЂ” НЕ, выход третьего элемента НЕ соединен с первым входом первого элемента ИЛИ-НЕ. выход первого элемента И вЂ” НЕ соединен через первый элемент задержки с базой второго р-и-р-транзистора и с первым входом второго элемента И вЂ” НЕ, выход которого через второй элемент задержки соединен со вторым входом первого элемента И вЂ” НЕ и входом первого элемента НЕ, выход первого элемента ИЛИ-НЕ через третий элемент задержки соединен с входом второго элемента ИЛИ вЂ” НЕ, выход которого соединен через четвертый элемент задержки с базой первого п-р-л-транзистора, 1758869

Составитель В.Жуков

Редактор Т.Орловская Техред M.Ìîðãåíòàë Корректор Л,Лукач

Заказ 3012 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. ужгород, ул.Гагарина, 101

Выходной ключевой каскад импульсного усилителя Выходной ключевой каскад импульсного усилителя Выходной ключевой каскад импульсного усилителя Выходной ключевой каскад импульсного усилителя Выходной ключевой каскад импульсного усилителя 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для коммутации нагрузок, обладающих значительными пусковыми токами Трехфазное коммутирующее устройство содержит в каждой фазе симистор 1, формирователь 3 синхроимпульсов, ждущий мультивибратор 4, первую 5 и вторую 13 схемы И, формирователь 7 импульсов, первый и второй инверторы 8, 9, RS-триггер 11, первый усилитель 17

Изобретение относится к электротехнике и может быть использовано в статических преобразователях

Изобретение относится к импульсной технике и может быть использовано в преобразователях энергии, во вторичных источниках питания

Изобретение относится к способам импульсного управления силовыми транзисторами и может быть использовано при импульсном преобразовании энергии Сущность изобретения при запирании силового транзистора задерживают нарастающий фронт коллекторного напряжения путем заряда конденсатора в момент отпирания силового транзистора формируют импульс напряжения, в течение которого замыкают вне силового транзистора цепь разряда конденсатора на обмотку дросселя, после чего накопленную в магнитном поле обмотки энергию передают в нагрузку

Изобретение относится к импульсной технике и может быть использовано в качестве быстродействующего магнитно-транзисторного ключа с выравниванием токов параллельно включенных транзисторов

Изобретение относится к импульсной технике и может быть использовано в электроприводах

Изобретение относится к импульсной технике и может быть использовано в электроприводах

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов (ИЭ), а также в системах управления

Изобретение относится к электротехнике и может быть использовано в источниках вторичного электропитания

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов, а также системах управления

Изобретение относится к автоматике и может быть использовано в приборах коммутации различных исполнительных элементов, а также системах управления

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к импульсной технике и может быть использовано в устройствах сигнализации, работающих в проблесковом режиме, в частности, в указателях поворота автомобилей
Наверх