Преобразователь восьмипозиционного временного кода в двоичный код

 

Изобретение относится к электросвязи « может использоваться в системах передачи дискретной информации. Преобразователь осуществляет преобразование (декодирование) каждого входного восьмипоэиционного символа в три исходных двоичных символа, что повышает быстродейст

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК ()9) (11) (5))5 Н 03 M 5/16

ГОСУДАРСТВЕ1%ЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ I KHT СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4838039/24

{22) 23.04.90 (46) 23.10.92. Бал. ЬВ 39 (71) Институт технической кибернетики АН

БССР (72) Г.Я.Панченко (56) Авторское свидетельство СССР

М 1480140, кл. Н 04 1- 7/06, 1987.

Авторское свидетельство СССР

М 1599994, кл. Н 03 М 7/00; 1988. (54) ПРЕОБРАЗОВАТЕЛЬ. ВОСЪМИПОЗИЦИОННОГО ВРЕМЕННОГО КОДА 8 ДВОИЧНЫЙ КОД (57) Изобретение относится к электросвязи . и может использоваться в системах передачи дискретной информации. Преобразовател ь осуществляет преобразование (декодирование) каждого входного восьмипозиционного символа в три исходных двоичных символа, что повышает быстродейст«4

О

1771070

30 вие преобразователя в 1,5 раза по сравнению с прототипом, в котором каждый входной четырехпозиционный символ преобразуется только в два исходных двоичн ых символа. Преобразователь содержит детекторы 1, 2 импульсов, генератор 3 импульсов, счетчик 4 импульсов, элементы

Изобретение относится к электросвязи и может использоваться в системах передачи дискретной информации, Целью изобретения является повышение быстродействия преобразователя.

На фиг.1 и 2 представлены соответственно функциональная схема преобразователя и временные диаграммы сигналов, поясняющие его работу, Преобразователь содержит (фиг.1) первый, второй детекторы 1, 2 импульсов, генератор 3 импульсов, счетчик 4 импульсов, первый элемент 5 ИЛИ, преобразователь 6 уровня, третий элемент 7 задержки, элемент 8 запрет, выделитель 9 тактовой частоты, второй элемент 10 ИЛИ, второй элемент

11 задержки, первый, второй элементы 12, 13 НЕ, умножитель 14 частоты„первый элемент 15 задержки, третий элемент 16 НЕ, первый- седьмой элементы 17-23 И, третий — пятый элементы 24 — 26 ИЛИ, последовательный регистр 27 и восьмой элемент 28 И.

Преобразователь работает следующим образом.

После включения электропитания преобразователя сигнал начального сброса, выработанный внешним устройством, устанавливает двоичный счетчик 4 в исходное состояние. При этом с выхода генератора 3 импульсов через последовательно соединенные открытый элемент 8 запрет и элемент 5 ИЛИ на вход выделителя 9 тактовой частоты, реализованнога согласно а.с.

СССР t4 1480140, поступает последовательность тактовых импульсов с длительностью

Тз/2 в тактовом интервале Тз, следующих с номинальной тактовой частотой Ез = 1/Тз (фиг.2,д) которая обеспечивает запуск и синхронизацию выделителя 9., „C выхода генератора 3 последовательность тактовых импульсов поступает одновременно на входсчетчика 4, который после окончания установленного счета импульсов переполняется и единичным потенциалом со своего выхода закрывает элемент 8 запрет, чта предотвращает прохождение через него импульсов с выхода генератора 3 и

ИЛИ 5, 10, 24-26, преобразователь 6 уровня, элементы 7, 11. 15 задержки, элемент 8

ЗАПРЕТ, выделитель 9 тактовой частоты, элементы HE 12, 13, 16, умножитель 14 частоты, элементы И 17-23,28 и последовательный регистр 27. 2 ил. обеспечивает работу выделителя 9 в автонамном режиме.

Перед началом приема информационного массива на вход устройства поступает синхросигнал тактовой частоты с длительностью импульсов Тз/2 (меандр), передние фронты импульсов в котором совпадают с началам тактового интервала Тз, что обеспечивает работу аыделителя 9 в режиме синхронизации входной последовательностью импульсов, поступающей на вход устройства, При этом разнополярный 8-позиционный сигнал с длительностью импульсов Тз/2 в тактовом интервале Тз-ЗТ, следующих с номинальной тактовой частотой Рз, сформированный по заданному алгоритму (3В - 1Т) из исходной двоичной последовательнасти с длительностью импульсов

Т1/2 в тактовом интервале Т, передние фронты импульсов в котором совпадают с началом или с серединой тактового интервала Тз (фиг.2,а), поступает на входы детекторов 1 и 2, с помощью которых разделяется соответственно на последовательности положительных (фиг.2,б), и отрицательных (фиг.2,в) импульсов, а также поступает через элемент 5 ИЛИ на вход выделителя 9 тактовой частоты и обеспечивает его работу в режиме синхронизации входной последовательностью.

Затем последовательность положительных импульсов с выхода детектора 1 (фиг.2,б) непосредственно, а последавательность отрицательных импульсов с выхода детектора 2 — через преобразователь 6 уровня, обеспечивающий преобразование отрицательных импульсов (фиг.2,в) в поло- жительные(фиг,2,в1), поступает ко входам

40 элемента 10 ИЛИ, сформированный однополярный сигнал с выхода которого(фиг.2,r) через элемент 13 НЕ (фиг.2,г1) подается к первым входам элементов 17 — 19 И и к входу элемента 15 задержки на величину Тз/2

45..- (фйг.2,г ), выход которого подключен ка второму входу элемента 17 И и к первым входам элементов 20, 21 И. С выхода детектора 1 (фиг.2,б) сигнал поступает ко второму

1771070

55 и первому входам элементов 20, 22 И и ко входу элемента 7 задержки на величину

Тз/2 (фиг.2б1), выход которого подключен ко вторым входам элементов 18, 22 И, причем сигнал с выхода преобразователя 6 уровня (фиг,2, в1) поступает ко второму и первому входам элементов 21, 23 И и ко входу элемента 11 задержки на величину Тз/2 (фиг.2, вр), выход которого подключен ко вторым входам элементов 19, 23 И.

С выхода выделителя 9 последовательность тактовых импульсов (фиг.2,д1) через элемент 12 HE (фиг.2, д ) поступает к входу умножителя 14 частоты "1х3" и к третьим входам элементов 17-23 И, с помощью которых обеспечивается разделение входного

8- позиционного сигнала с длительностью импульсов Тз/2 и Тз (фиг.2,а) по временному положению импульсов внутри тактового интервала Тз в соотвагствии с заданным алгоритмом обратного преобразования (1Т- 38) и формирование на их выходах во второй половине тактового интервала Тз импульсов с длительнОстью Тз/2 (фиг.2, ж1 -жф кзждый из которых отображает соответствующую комбинацию из трех двоичных символов ("001, "010", "011, "100", "101",.

"110", "1.11"), иэ которых был сформирован по заданному алгоритму прямого преобразования (ЗВ-у1Т) входной 8-позиционный сигнал(фиг.2.а). Если на входе преобразователя появится разнополярный символ с длительностью импульсов Тз/2 в тактовом интервале Тз вида + 1 или + 1, соответствующий кодируамой комбинации "000", то ни один из элементов 17-23 И в этом случае не сработает, что и будет отображать наличие такой комбинации на входе преобразователя, так как нв выходах элементов 17-23

И будут нулевые потенциалы.

Сигналы с выходов элементов 17, 18, 20

И (фиг,2. ж1,жг,ж4) поступают соответственно к первым входам элементов 26, 25, 24

ИЛИ, с выхода элемента 19 И (фиг,2, жз) сигнал поступает ко вторым входам элементов 25, 26 ИЛИ, а с выхода элемента 21 И (фиг.2, жв) ко второму и третьему входам, элементов 24, 26 ИЛИ. Причем сигнал с выхода элемента 22 И (фиг,2, жв) подается к третьим входам элементов 24, 25 ИЛИ, а с выхода элемента 23 И (фиг.2, ж7) — к четвертым входам элементов 24 — 26 ИЛИ, в результате чего на выходе элементов 24 — 26 ИЛИ (фиг.2, з -зз) восстанавливаются соответствующие параллельные комбинации иэ трех двоичных символов с длител ьностью импульсов Тз/2, которые поступают соответственно к первому-третьему информационным входам последовательного регистра 27, двоичные символы с выхода которого подаются к

40 первому входу элемента 28 И, на второй .вход которого и на тактовый вход регистра

27 поступает с выхода умножителя 14 частоты (фиг.2.е) через элемент 16 НЕ (фиг.2, е1) последовательность тактовых импульсов длительностью Т1/2, что обеспечивает на выходе элемента 28 И (фиг.2и) формирование восстановленной исходной двоичной последовательности с длительностью импульсов Т1/2 в тактовом интервале Т1 следующих с номинальной тактовой частотой 11/Т1 °

8 качестве детекторов импульсов 1 и 2 могут быть использованы диоды, включенные соответственно в прямом и ОбратнОм направлениях.

Элемент задержки(7, 11, 15) может быть реализован на Однавибраторе с регулируемой врвмязаддющвй цепочкой RC. включенной в цепи ere запуска, время которой устанавливается переменным резистором

R.

Преобразователь 6 уровня может быть реализован на операционном усилителе с обратной связью с использованием инвер-; тирующего входа.

Повышение скорости декодирования (быстродействия) преобразователя достигается за счет того, что s предлагаемом преобразователе s течение тактового интервала времени осуществляется преобразование (декодирование) каждого входного 8-позиционного символе s три исходных двоичных символа, в то время как в прототипе Осуществляется преобразование каждого входного 4-позиционного символа только в два исходных двоичных символа. Т.е, скорость преобразования повышается в 3:2-1,5 раза по сравнению с прототипом.

Формула изобретения

Преобразователь восьмипозиционного временного кода в двоичный код, содержащий генератор импульсов. выход которого соединен с прямым входом элемента 3АПРЕТ и счетным входом счетчика, установочный вход которого является установочным входом преобразователя, выход счетчика соединен. с инверсным входом элемента ЗАПРЕТ, выход которого соединен с первым входом первого элемента

ИЛИ, второй вход которого объединен с входами первого и второго детектороь импульсов и является информационным входом преобразователя, выход первого элемента

ИЛИ подключен через последовательно соединенные выделитель тактовой частоты и первый элемент НЕ к первому входу первого элемента И, второй — шестой элементы И, выход первого детектора импульсов соеди1771070 нен с первым входом второго элемента

ИЛИ; выход которого подключен через последовательно соединенные второй элемент HE и первый элемент задержки к первым входам четвертого и пятого алеман- 5 тов И, выход четвертого элемента И соединен с первым входом третьего элемента

ИЛИ, выход второго детектора импульсов соединен через преобразователь уровня с вторым входом второго элемента ИЛИ, ум- 10 ножитель частоты, выход которого соединен с входом третьего элемента НЕ, второй, третий элементы задержки, четвертый и пятый элементы ИЛИ, отличающийся тем, что, с целью повышения быстродействия 15 преобразователя, в него введены седьмой, восьмой элементы И и регистр, второй вход первого элемента И объединен с первыми входами второго и третьего элементов И и подключен к выходу второго элемента НЕ, 20 третий вход первого элемента И подключен к выходу первого элемента задержки, вход второго элемента задержки объединен с вторым входом пятого элемента И и первым входом седьмого элемента И и подключен к 25 выходу преобразователя уровня, выход второго элемента задержки соединен с вторыми входами третьего и седьмого элементов

И, вход третьего элемента задержки объединен с вторым входом четвертого элемента И 30 и первым входом шестого элемента И и подключен к выходу первого детектора импульсов, выход третьего элемента задержки соединен с вторыми входами второго и шестого элементов И; вход умножителя частоты объединен с третьими входами второгоседьмого элементов И и подключен к выходу . первого элемента НЕ, выходы первого и второго элементов И соединены с первыми входами соответственно. пятого и четвертого элементов ИЛИ, выход третьего элемента И соединен с вторыми входами четвертого и пятого элементов ИЛИ, выход пятого элемента И соединен с вторым входом третьего элемента ИЛИ и третьим входом пятого элемента ИЛИ, выход шестого элемента И соединен с третьими входами третьего.и четвертого элементов ИЛИ, выход седьмого элемента И соединен с четвертыми входами третьего, четвертого и пятого элементов

ИЛИ, выходы которых соединены соответственно с первым, вторым и третьим информационными входами регистра, выход которого соединен с первым входом восьмого элемента И, выход третьего элемента

HE соединен с тактовым входом регистра и вторым входом восьмого элемента И, выход которого является выходом преобразователя.

1771070

Редактор

Заказ 3748 Тираж Подписное

ВНИИПИ Государственного комитета ло изобретениям и открытиям лри ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 ъ eg % 4Ч

И, .» а@ юа ееО At ea Al . М:3 Ю

Составитель М, Никуленков

Техред М.Моргентал

K 6 eh о

М

Корректор МЯетРова

Преобразователь восьмипозиционного временного кода в двоичный код Преобразователь восьмипозиционного временного кода в двоичный код Преобразователь восьмипозиционного временного кода в двоичный код Преобразователь восьмипозиционного временного кода в двоичный код Преобразователь восьмипозиционного временного кода в двоичный код 

 

Похожие патенты:

Изобретение относится к радиотехнике вычислительной технике и может использоваться в системах передачи дискретной информации Устройство обеспечивает трехкратное повышение удельной скорости передачи путем преобразования двоичных сигналов в восьмипозиционные, что достигается в результате увеличения длительности формируемых импульсов и уменьшения частоты их следования

Изобретение относится к импульсной технике и может использоваться для преобразования однополярных импульсных сигналов в парафазные биполярные импульсные сигналы, симметричные относительно нулевого уровня

Изобретение относится к импульсной технике и может использоваться в системах автоматики и связи

Изобретение относится к импульсной технике и может использоваться в системах автоматики

Изобретение относится к области вычислительной техники и предназначено для приема и преобразования цифрового дифференциального (разностного) сигнала U = Ua - Ub (1) любого трехуровневого самосинхронизирующегося последовательного двоичного кода (биполярного импульсного, манчестерского, кода NRZ при передаче информации избыточным кодом типа 4В/5В и т

Изобретение относится к электронным схемам кодирования, декодирования и преобразования данных при их передаче между удаленными друг от друга абонентами

Изобретение относится к устройствам для кодирования - декодирования данных и может быть использовано в синхронных телекоммуникационных системах

Изобретение относится к устройствам для кодирования - декодирования данных и может быть использовано в синхронных телекоммуникационных системах

Изобретение относится к устройствам для кодирования - декодирования данных и может быть использовано в синхронных телекоммуникационных системах

Изобретение относится к информатике и может использоваться в цифровых системах передачи информации и радиосвязи

Изобретение относится к устройствам для передачи данных и может быть использовано в синхронных телекоммуникационных системах

Изобретение относится к области вычислительной техники для приема дифференциального двухуровневого кодированного сигнала двоичного последовательного самосинхронизирующегося кода с преобразованием в двухразрядный цифровой сигнал и последующим помехоустойчивым выполнением полной функции синхронизации этого сигнала с помощью входной непрерывной последовательности тактовых импульсов

Изобретение относится к области вычислительной техники и предназначено для приема цифрового дифференциального сигнала последовательного самосинхронизирующегося кода RZ с преобразованием в выходной сигнал последовательного двоичного кода и асинхронный сигнал битовой синхронизации с последующим помехоустойчивым формированием выходных синхросигналов битовой синхронизации, начала паузы и паузы с помощью входной непрерывной последовательности тактовых импульсов

Изобретение относится к области вычислительно техники, предназначено для приема входного электрического или оптического трехуровневого кодированного сигнала (ТКС) IZ последовательного двоичного самосинхронизирующегося кода (ПДСК) с преобразованием в двухразрядный асинхронный трехуровневый кодированный сигнал Z(1:0), определяющий асинхронные сигналы Z1 и Z0 соответственно информации и битовой синхронизации для последующего помехоустойчивого декодирования и синхронизации ТКС за счет формирования выходного синхронизированного сигнала OZ двухуровневого последовательного двоичного кода (ПДК) без возврата к нулю и выходных синхросигналов битовой синхронизации OCZ, паузы OPZ и начала паузы ОРС с помощью входной непрерывной последовательности тактовых импульсов IC, и может быть использовано при построении любых синхронных автоматов с памятью для помехоустойчивого ввода асинхронных данных с помощью ТКС кода RZ или высокоскоростного трехуровневого кода (ВТК), в частности, может использоваться в качестве полного помехоустойчивого синхронного декодера кода RZ с возвратом к нулю по ГОСТ 18977-79 и РТМ 1495-75
Наверх