Устройство фазовой селекции сигналов

Устройство относится к области радиотехники и может найти применение в приемных устройствах. Достигаемый технический результат - повышение помехоустойчивости по сравнению с пртотипом, а также увеличение числа селектируемых сигналов. В устройстве обеспечивается селекция из входной смеси каждого из четырех составляющих её сигналов, при этом выделение (селекция) каждого из четырех сигналов выполняется после компенсации во входной смеси других трех сигналов, что исключает взаимное мешающее влияние селектируемых сигналов на процедуру селекции отдельно взятого сигнала. Устройство фазовой селекции сигналов содержит четыре канала, соединенные соответствующими связями. Первый канал содержит блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала (21), блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала (31), вычитатель (11), дополнительные вычитатели (11.1-11.3). 5 ил.

 

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах.

Известны устройства фазовой селекции сигналов, описанные в а.с. №1256226А Н 04 L 7/02, а.с. №1116545А H 04 L 7/02, а также в монографии В.Липдсей "Системы синхронизации в связи и управлении", М., "Сов. радио", 1978 г., с.7, рис.1, недостатком которых является низкая помехоустойчивость при одновременном воздействии нескольких сигналов, а также малое число селектируемых сигналов.

Наиболее близким по технической сущности к заявляемому устройству является устройство фазовой селекции сигналов, описанное в монографии Р.К.Диксона, "Широкополосные системы", М., "Связь", 1979 г., с.144, рис.5.15.

Структурная схема устройства-прототипа представлена на фиг.1, где приведены следующие обозначения:

1 - фазовый детектор;

2 - фильтр нижних частот;

3 - перестраиваемый генератор.

Устройство-прототип имеет следующие функциональные связи:

последовательно соединенные фазовый детектор 1, первый сигнальный вход которого является входом устройства, фильтр нижних частот 2 и перестраиваемый генератор 3, выход которого, соединенный со вторым опорным входом фазового детектора 1, является выходом устройства.

Устройство-прототип работает следующим образом.

Входная смесь, содержащая полезный сигнал и (N-1) других сигналов, оказывающих мешающее влияние на процесс фазовой селекции данного (первого) сигнала, подается со входа устройства на первый сигнальный вход блока 1, на второй опорный вход которого подается напряжение с выхода блока 3. Результат фазового детектирования входной смеси с выхода блока 1 поступает на вход блока 2, где он фильтруется. Низкочастотное напряжение, характеризующее степень расстройки частоты опорного сигнала относительно частоты входного (первого) сигнала, с выхода блока 2 поступает на управляющий вход блока 3, который изменяет частоту напряжения на своем выходе таким образом, чтобы обеспечивалась его настройка на частоту первого сигнала. Таким образом, напряжение на выходе блока 3, совпадающее по частоте с первым входным сигналом и отслеживающее ее изменения, является оценкой первого селектируемого сигнала.

Укрупненная схема устройства-прототипа приведена на фиг.2, где обозначено:

1 - блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала.

Укрупненный прототип содержит блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 1, сигнальный вход которого является входом устройства, а сигнальный выход указанного блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 1 является выходом устройства.

Укрупненный прототип работает следующим образом.

Со входа устройства на сигнальный вход блока 1 поступает входная смесь, содержащая N сигналов, из которых один (первый) является полезным сигналом, а остальные (N-1) сигналов являются мешающими. В блоке 1 осуществляется фазовая автоподстройка на частоту одного (первого) селектируемого сигнала и формирование его оценки. Оценка первого селектируемого сигнала с сигнального выхода блока 1 подается на выход устройства.

Недостатком устройства-прототипа является малое число селектируемых сигналов и его низкая помехоустойчивость.

Указанный недостаток устраняется за счет того, что в устройство фазовой селекции сигналов, содержащее первый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, введены первый, второй, третий и четвертый каналы; указанный первый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала введен в состав первого канала, в который также введены первый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, первый вычитатель и последовательно соединенные первый, второй и третий дополнительные вычитатели, при этом первый вход первого вычитателя, соединенный с первым входом первого дополнительного вычитателя первого канала, является входом первого канала и входом устройства, а выход третьего дополнительного вычитателя соединен со входом первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, первый и второй сигнальные выходы которого соединены соответственно с первым и вторым сигнальными входами первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся первым выходом устройства, соединен со вторым входом первого вычитателя, выход которого, являющийся выходом первого канала, соединен со входом второго канала, в который введены второй блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, второй вычитатель, последовательно соединенные первый и второй дополнительные вычитатели и второй блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, при этом первый вход второго вычитателя, соединенный с первым входом первого дополнительного вычитателя, является входом второго канала, первый и второй сигнальные выходы второго блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся вторым выходом устройства, соединен со вторым входом второго вычитателя, выход которого, являющийся выходом второго канала, соединен со входом третьего канала, в который введены третий блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, третий вычитатель, последовательно соединенные дополнительный вычитатель и третий блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, при этом первый вход третьего вычитателя, соединенный с первым входом дополнительного вычитателя, является входом третьего канала, первый и второй сигнальные выходы третьего блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся третьим выходом устройства, соединен со вторым входом третьего вычитателя, выход которого, являющийся выходом третьего канала, соединен со входом четвертого канала, в который введены четвертый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала и четвертый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, при этом вход четвертого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала является входом четвертого канала, первый и второй сигнальные выходы четвертого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого является четвертым выходом устройства; кроме того, выход второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом первого дополнительного вычитателя первого канала, выход третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом первого дополнительного вычитателя второго канала и вторым входом второго дополнительного вычитателя первого канала, выход четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом дополнительного вычитателя третьего канала, вторым входом второго дополнительного вычитателя второго канала и вторым входом третьего дополнительного вычитателя первого канала.

Структурная схема заявляемого устройства изображена на фиг.3, где приведены следующие обозначения:

11, 12, 13, - первый, второй и третий вычитатели;

11.1, 11.2, 11.3 - первый, второй и третий дополнительные вычитатели первого канала;

12.1, 12.2 - первый и второй дополнительные вычитатели второго канала;

13.1 - дополнительный вычитатель третьего канала;

21, 22, 23, 24 - первый, второй, третий и четвертый блоки фазовой автоподстройки частоты и формирования оценки селектируемого сигнала;

31, 32, 33, 34 - первый, второй, третий и четвертый блоки обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала.

Заявляемое устройство содержит следующие функциональные связи.

Устройство состоит из четырех каналов. Вход первого канала является входом устройства, выход четвертого канала является четвертым выходом устройства.

Первый канал содержит первый вычитатель 11, первый вход которого, являющийся входом первого канала, присоединен к последовательно соединенным первому 11.1, второму 11.2 и третьему 11.3 дополнительным вычитателям и к первому блоку фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 21, первый и второй сигнальные выходы которого соединены соответственно с первым и вторым сигнальными входами первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31, выход которого, являющийся первым выходом устройства, соединен со вторым входом первого вычитателя 11, выход которого, являющийся выходом первого канала, соединен со входом второго канала.

Второй канал содержит второй вычитатель 12, первый вход которого, являющийся входом второго канала, присоединен к последовательно соединенным первому 12.1 и второму 12.2 дополнительным вычитателям и ко второму блоку фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 22, первый и второй сигнальные выходы которого соединены соответственно с первым и вторым сигнальными входами второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 32, выход которого, являющийся вторым выходом устройства, соединен со вторым входом второго вычитателя 12, выход которого, являющийся выходом второго канала, соединен со входом третьего канала.

Третий канал содержит третий вычитатель 13, первый вход которого, являющийся входом третьего канала, присоединен к первому входу дополнительного вычитателя 13.1, выход которого соединен со входом третьего блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 23, первый и второй сигнальные выходы которого соединены соответственно с первым и вторым сигнальными входами третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 13, выход которого, являющийся третьим выходом устройства, соединен со вторым входом третьего вычитателя 13, выход которого, являющийся выходом третьего канала, соединен со входом четвертого канала.

Четвертый канал содержит четвертый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 24, вход которого является входом четвертого канала, и четвертый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 34, при этом первый и второй сигнальные выходы четвертого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 24 соединены соответственно с первым и вторым сигнальными входами четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 34, выход которого является четвертым выходом устройства.

Кроме того, выход второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 32 соединен со вторым входом первого дополнительного вычитателя первого канала 11.1, выход третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 33 соединен со вторым входом первого дополнительного вычитателя второго канала 12.1 и вторым входом второго дополнительного вычитателя первого канала 11.2, выход четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 34 соединен со вторым входом дополнительного вычитателя третьего канала 13.1, вторым входом второго дополнительного вычитателя второго канала 12.2 и вторым входом третьего дополнительного вычитателя первого канала 11.3.

Заявляемое устройство работает следующим образом.

Входная смесь, содержащая четыре сигнала (частотно-модулированных), несущие частоты которых лежат в полосе захвата систем фазовой синхронизации блоков 21...24, со входа первого канала поступает на первый вход блока 11, на второй вход которого поступает оценка первого селектируемого сигнала, которая формируется в первом канале следующим образом.

Со входа первого канала входная смесь через последовательно соединенные блоки 11.1, 11.2 и 11.3 поступает на вход блока 21, где осуществляется фазовая автоподстройка на частоту первого селектируемого сигнала и формирование оценки первого селектируемого сигнала, которая с первого сигнального выхода блока 21 подается на первый сигнальный вход блока 31. Одновременно напряжение, характеризующее уровень первого селектируемого сигнала, со второго сигнального выхода блока 21 подается на второй сигнальный вход блока 31, где оно сравнивается с порогом. В случае превышения порога (фиксации факта обнаружения первого селектируемого сигнала) в блоке 31 осуществляется коммутация оценки первого селектируемого сигнала на выход блока 31, откуда она подается на первый выход устройства, а также на второй вход блока 11, где она компенсирует соответствующую ей первую оценку селектируемого сигнала во входной смеси.

Входная смесь, в которой скомпенсирован первый селектируемый сигнал, с выхода блока 11 подается на вход второго канала, где она поступает на первый вход блока 12, на второй вход которого подается оценка второго селектируемого сигнала, формируемая следующим образом.

Входная смесь, в которой скомпенсирован первый селектируемый сигнал, с входа второго канала через последовательно соединенные блоки 12.1 и 12.2 поступает на вход блока 22, где осуществляется фазовая автоподстройка на частоту второго селектируемого сигнала и формирование оценки второго селектируемого сигнала, которая с первого сигнального выхода блока 22 поступает на первый сигнальный вход блока 32. Одновременно напряжение, характеризующее уровень второго селектируемого сигнала, со второго сигнального выхода блока 22 подается на второй сигнальный вход блока 32, где оно сравнивается с порогом. В случае превышения порога (фиксации обнаружения второго селектируемого сигнала) блок 32 коммутирует оценку второго селектируемого сигнала на свой выход, откуда она подается на второй выход устройства, а также на второй вход блока 12, где она компенсирует соответствующий ей второй селектируемый сигнал во входной смеси.

Входная смесь, в которой скомпенсированы первый и второй селектируемые сигналы, с выхода блока 12 подается на вход третьего канала, где она поступает на первый вход блока 13, на второй вход которого подается оценка третьего селектируемого сигнала, формируемая следующим образом.

Входная смесь, в которой скомпенсированы первый и второй селектируемые сигналы, с входа третьего канала подается через блок 13.1 на вход блока 23, в котором осуществляется фазовая автоподстройка на частоту третьего селектируемого сигнала, формирование ее оценки, которая с первого сигнального выхода блока 23 подается на первый сигнальный вход блока 33. Одновременно со второго сигнального выхода блока 23 на второй сигнальный вход блока 33 подается напряжение, характеризующее уровень третьего селектируемого сигнала, которое в блоке 33 сравнивается с порогом. В случае превышения порога (фиксации обнаружения третьего селектируемого сигнала) оценка третьего селектируемого сигнала коммутируется на выход блока 33, откуда она подается на третий выход устройства, а также на второй вход блока 13, где она компенсирует соответствующий ей третий селектируемый сигнал во входной смеси.

Входная смесь, в которой скомпенсированы первый, второй и третий селектируемые сигналы, с выхода блока 13 подается на вход четвертого канала, где она поступает на вход блока 24, в котором осуществляется фазовая автоподстройка на частоту четвертого селектируемого сигнала и формирование оценки четвертого селектируемого сигнала, которая с первого сигнального выхода блока 24 подается на первый сигнальный вход блока 34, на второй сигнальный вход которого со второго сигнального выхода блока 24 подается напряжение, характеризующее уровень четвертого селектируемого сигнала, которое в блоке 34 сравнивается с порогом. В случае превышения порога (фиксации обнаружения четвертого селектируемого сигнала) оценка четвертого селектируемого сигнала коммутируется на выход блока 34, откуда она подается на четвертый выход устройства.

Таким образом, оценка первого селектируемого сигнала с выхода блока 31 подается на первый выход устройства, оценка второго селектируемого сигнала с выхода блока 32 подается на второй выход устройства, оценка третьего селектируемого сигнала с выхода блока 33 подается на третий выход устройства, оценка четвертого селектируемого сигнала с выхода блока 34 подается на четвертый выход устройства.

Кроме того, оценка второго селектируемого сигнала с выхода блока 32 подается на второй вход блока 11.1, где она компенсирует соответствующий ей второй селектируемый сигнал во входной смеси, поступающей на первый вход блока 11.1.

Оценка третьего селектируемого сигнала с выхода блока 32 подается на вторые входы блоков 12.1 и 11.2, где она компенсирует соответствующий ей третий селектируемый сигнал во входных смесях, поступающих на первые входы блоков 12.1 и 11.2 соответственно.

Оценка четвертого селектируемого сигнала с выхода блока 34 поступает на вторые входы блоков 13.1, 12.2, и 11.3, где она компенсирует соответствующий ей четвертый селектируемый сигнал во входных смесях, поступающих на первые входы блоков 13.1, 12.2 и 11.3 соответственно.

Таким образом, на вход блока 21 поступает входная смесь, в которой скомпенсированы второй, третий и четвертый селектируемые сигналы.

На вход блока 22 поступает входная смесь, в которой скомпенсированы первый, третий и четвертый селектируемые сигналы.

На вход блока 23 поступает входная смесь, в которой скомпенсированы первый, второй и четвертый селектируемые сигналы.

На вход блока 24 поступает входная смесь, в которой скомпенсированы первый, второй и третий селектируемый сигналы.

Пример аппаратурной реализации одного из блоков, например первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 11, приведен на фиг.4, где обозначено:

21, 24 - первый и второй фазовые детекторы;

22, 25 - первый и второй фильтры нижних частот;

23 - перестраиваемый генератор;

26 - перемножитель;

27 - фазовращатель на 90° .

Первый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 21 содержит последовательно соединенные первый фазовый детектор 21, первый фильтр нижних частот 22, перестраиваемый генератор 23, фазовращатель на 90° 27 и перемножитель 26, выход которого является первым сигнальным выходом первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 21; последовательно соединенные второй фазовый детектор 24 и второй фильтр нижних частот 25, выход которого является вторым сигнальным выходом первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 21. При этом первые сигнальные входы первого 21 и второго 24 фазовых детекторов соединены между собой и являются входом первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала 21. Кроме того, выход перестраиваемого генератора 23 соединен со вторым опорным входом первого фазового детектора 21; выход фазовращателя на 90° 27 соединен со вторым опорным входом второго фазового детектора 24, выход второго фильтра нижних частот 25 соединен с первым сигнальным входом перемножителя 26.

Блок 21 работает следующим образом.

Входная смесь со входа блока 21 подается на первый сигнальный вход блока 21, на второй опорный вход которого поступает опорное напряжение с выхода блока 23. В блоке 21 осуществляется фазовое детектирование входной смеси. Результат фазового детектирования с выхода блока 21 поступает на вход блока 22, где он фильтруется. Низкочастотное напряжение с выхода блока 22 подается на управляющий вход блока 23, который изменяет свою частоту на выходе таким образом, чтобы обеспечивалась его автоподстройка на частоту селектируемого сигнала, захваченного системой фазовой автоподстройки частоты блока 21. Блоки 21, 22, и 23 представляют собой типовую систему фазовой автоподстройки частоты (см. Р.Н. Диксон "Широкополосные системы". М., Связь, 1979 г., с.144, рис.5.15).

Входная смесь также подается на первый сигнальный вход блока 24, на второй опорный вход которого через блок 27 подается опорное напряжение от блока 23, частота которого подстраивается под частоту селектируемого сигнала. В блоке 24 осуществляется фазовое детектирование селектируемого сигнала, захваченного системой фазовой автоподстройки частоты. Результат фазового детектирования с выхода блока 24 поступает на вход блока 25, где он фильтруется. С выхода блока 25 напряжение, характеризующее уровень селектируемого сигнала, подается на второй сигнальный выход блока 21 и на первый сигнальный вход блока 26, на второй опорный вход которого через блок 27 подается опорное напряжение от блока 23. В блоке 26 осуществляется перемножение напряжения перестраиваемого генератора 23, фаза которого повернута на 90° в блоке 27, с модулирующим напряжением селектируемого сигнала, выделенным на выходе блока 25. В результате чего на выходе блока 26 формируется оценка селектируемого сигнала - сигнал, совпадающий по частоте, фазе и амплитуде с соответствующим сигналом во входной смеси, который подается на первый сигнальный выход блока 21. Равенство амплитуды оценки селектируемого сигнала амплитуде соответствующего сигнала во входной смеси достигается за счет подбора в процессе настройки коэффициента передачи блока 21 равным единице.

Структурная схема одного из блоков, например первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31, представлена на фиг.5, где обозначено:

31 - амплитудный детектор;

32 - блок сравнения с порогом;

33 - коммутатор.

Первый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31 содержит последовательно соединенные амплитудный детектор 31, блок сравнения с порогом 32 и коммутатор 33, выход которого является выходом первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31. Первый сигнальный вход первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31 соединен с первым сигнальным входом коммутатора 33; второй сигнальный вход первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала 31 соединен с входом амплитудного детектора 31.

Блок 31 работает следующим образом. На первый сигнальный вход блока 31 поступает оценка селектируемого сигнала с первого сигнального выхода блока 21 (см. фиг.3), которая подается на первый сигнальный вход блока 33. На второй сигнальный вход блока 31 подается напряжение, характеризующее уровень селектируемого сигнала с первого сигнального выхода блока 21 (см. фиг.3), которое поступает на блок 31, где выделяется его огибающая, которая сравнивается с порогом в блоке 32. Команда о превышении порога подается на второй управляющий вход блока 33, при поступлении которой оценка селектируемого сигнала коммутируется на выход блока 33, являющийся выходом блока 31.

Устройство-прототип обеспечивает селекцию из входной смеси только одного сигнала, при этом селекция одного (первого) сигнала происходит в условиях мешающего воздействия других трех сигналов, что определяет его низкую помехоустойчивость.

Заявляемое устройство обеспечивает селекцию четырех сигналов, при этом селекция каждого из четырех сигналов выполняется после компенсации во входной смеси других трех сигналов, что исключает взаимное мешающее влияние селектируемых сигналов на процедуру селекции каждого из четырех сигналов и определяет повышение помехоустойчивости заявляемого устройства по отношению к прототипу.

Устройство фазовой селекции сигналов, содержащее первый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, отличающееся тем, что введены первый, второй, третий и четвертый каналы; указанный первый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала введен в состав первого канала, в который также введены первый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, первый вычитатель и последовательно соединенные первый, второй и третий дополнительные вычитатели первого канала, при этом первый вход первого вычитателя, соединенный с первым входом первого дополнительного вычитателя первого канала, является входом первого канала и входом устройства, а выход третьего дополнительного вычитателя первого канала соединен со входом первого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, первый и второй сигнальные выходы которого соединены соответственно с первым и вторым сигнальными входами первого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся первым выходом устройства, соединен со вторым входом первого вычитателя, выход которого, являющийся выходом первого канала, соединен со входом второго канала, в который введены второй блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, второй вычитатель, последовательно соединенные первый и второй дополнительные вычитатели второго канала и второй блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, при этом первый вход второго вычитателя, соединенный с первым входом первого дополнительного вычитателя второго канала, является входом второго канала, первый и второй сигнальные выходы второго блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся вторым выходом устройства, соединен со вторым входом второго вычитателя, выход которого, являющийся выходом второго канала, соединен со входом третьего канала, в который введены третий блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, третий вычитатель, последовательно соединенные дополнительный вычитатель третьего канала и третий блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала, при этом первый вход третьего вычитателя, соединенный с первым входом дополнительного вычитателя третьего канала, является входом третьего канала, первый и второй сигнальные выходы третьего блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого, являющийся третьим выходом устройства, соединен со вторым входом третьего вычитателя, выход которого, являющийся выходом третьего канала, соединен со входом четвертого канала, в который введены четвертый блок фазовой автоподстройки частоты и формирования оценки селектируемого сигнала и четвертый блок обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, при этом вход четвертого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала является входом четвертого канала, первый и второй сигнальные выходы четвертого блока фазовой автоподстройки частоты и формирования оценки селектируемого сигнала соединены соответственно с первым и вторым сигнальными входами четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала, выход которого является четвертым выходом устройства; кроме того, выход второго блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом первого дополнительного вычитателя первого канала, выход третьего блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом первого дополнительного вычитателя второго канала и вторым входом второго дополнительного вычитателя первого канала, выход четвертого блока обнаружения селектируемого сигнала и коммутации оценки селектируемого сигнала соединен со вторым входом дополнительного вычитателя третьего канала, вторым входом второго дополнительного вычитателя второго канала и вторым входом третьего дополнительного вычитателя первого канала.



 

Похожие патенты:

Изобретение относится к восстановлению тактовой синхронизации и цикловой синхронизации в системах связи. .

Изобретение относится к области передачи дискретной информации, а именно к устройству синхронизации приемника с передатчиком с использованием характеристик цифрового сигнала для управления фазой генератора, управляемого напряжением.

Изобретение относится к способу и устройству выделения тактового сигнала для восстановления тактового сигнала из потока данных. .

Изобретение относится к схеме подавления джиттера (дрожания) для удаления обусловленной джиттером составляющей, имеющейся в синхронном опорном тактовом сигнале, который подается из схемы синхронизации в схему фазовой автоподстройки в коммутационной системе, что дает возможность этой схеме формировать из указанного синхронного сигнала стабильный тактовый сигнал.

Изобретение относится к радиотехнике и предназначено для использования в системах передачи дискретной информации по каналам связи с замираниями сигнала. .

Изобретение относится к электросвязи и может быть использовано в системах тактовой синхронизации систем передачи дискретной информации. .

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах бинарных фазоманипулированных сигналов. .

Изобретение относится к радиотехнике и может быть использовано в устройствах обнаружения и оценки частоты радиоимпульсов, в том числе в системах радиосвязи и радиолокации

Изобретение относится к электронике для измерения характеристик высокоскоростных сигналов, которые применяются в цифровых регистраторах быстропротекающих процессов и радиолокационных приемниках

Изобретение относится к области транспортных сетей и технологиям, выполняющим функции транспортировки информационного потока передачи данных, синхронизации информационных потоков, автоматики, средств связи, вычислительной техники

Изобретение относится к области бурения скважин и предназначено для передачи геофизической информации по электромагнитному или гидравлическому каналу связи

Изобретение относится к области связи. Техническим результатом является предотвращение ухудшения точности синхронизации выходного синхронизирующего сигнала, даже когда точность синхронизации в соответствии с сигналом синхронизации ухудшается. Первый сигнал синхронизации для синхронизации с источником сигнала синхронизации получают от источника первого сигнала. Первый сигнал, синхронизированный с источником сигнала синхронизации, генерируется на основании первого сигнала синхронизации. Второй сигнал синхронизации для синхронизации с источником сигнала синхронизации получают от источника второго сигнала, отличающегося от источника первого сигнала. Второй сигнал, синхронизированный с источником сигнала синхронизации, генерируется на основании второго сигнала синхронизации. Синхронизирующий сигнал, синхронизированный с источником сигнала синхронизации, генерируется на основании первого сигнала устройства синхронизации. Выводится разность фаз между синхронизирующим сигналом и вторым сигналом. На основании разности фаз устанавливается смещение таким образом, чтобы не было разности фаз между синхронизирующим сигналом и вторым сигналом. 2 н. и 3 з.п. ф-лы, 7 ил.

Изобретение относится к обработке сигналов. Технический результат заключается в обеспечении генерации тактовых сигналов с высоким разрешением, соответствующим скорости передачи данных транспортного потока. Устройство включает блок вычисления действительной длительности тактового импульса, выполненный с возможностью вычисления действительной длительности тактового импульса, соответствующей битовой скорости действительной части, в которой расположен пакет транспортного потока (TS); и блок генерирования тактового сигнала TS, выполненный с возможностью генерирования, на основании действительной длительности тактового импульса, вычисленной с помощью блока вычисления действительной длительности тактового импульса, тактового сигнала TS посредством объединения тактовых сигналов с различными коэффициентами деления частоты. 3 н. и 2 з.п. ф-лы, 10 ил.
Наверх