Способ логико-динамического процесса суммирования позиционных аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1) и формированием результирующей суммы аналоговых сигналов [sj]f(2n) в позиционном формате (русская логика)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств, выполняющих операции логического суммирования позиционных аргументов аналоговых сигналов. Техническим результатом является повышение быстродействия. Способ включает этапы: формируют первую и вторую промежуточные суммы посредством логических операций ИЛИ и И, формируют первую промежуточную структуру аргументов аналоговых сигналов, преобразуя неактивный аргумент второй промежуточной суммы в активный положительный и условно отрицательный аргумент, логически дифференцируют положительную структуру аргументов первой промежуточной суммы, формируют положительный аргумент сквозного переноса в очередном старшем разряде второй промежуточной сумме, и дополнительный условно отрицательный аргумент в младшем разряде второй промежуточной суммы аналоговых сигналов, которую совмещают со структурой первой промежуточной суммы, исключают в соответствующих разрядах одновременную активность условно отрицательных аргументов и формируют результирующую сумму аналоговых сигналов в позиционном формате.

 

Текст описания приведен в факсимильном виде.

Способ логико-динамического процесса суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2n) и [mi]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1) и формированием результирующей суммы аналоговых сигналов [Sj]f(2n) в позиционном формате (Русская логика), в соответствии с которым выполняют в условно «i» разряде одновременный логический анализ позиционных аргументов аналогового сигнала nif(2n) и mif(2n) посредством логических функций с формированием первой и второй промежуточных сумм, после чего активизируют посредством функциональной структуры сквозного переноса f(←←) аргументы аналоговых сигналов в каждом последующем условно «i» разряда, после разряда, в котором одновременно активны позиционные аргументы слагаемых nif(2n) и mif(2n) при условии, что в последующих условно «i» разрядах активен один из позиционных аргументов nif(2n) или mif(2n), и исключают активность аргумента при их одновременной неактивности, отличающийся тем, что первую и вторую промежуточные суммы и формируют посредством логических функций f(})-ИЛИ и f(&)-И, а посредством функциональной структуры сквозного переноса f(←←) неактивный аргумент второй промежуточной суммы в каждом последующем условно «i» разряде преобразуют в активный положительный и условно отрицательный аргумент в соответствии с арифметической аксиомой «+0» → «+1/-1» и формируют первую позиционно-знаковую промежуточную структуру аргументов аналоговых сигналов в которую включают как положительные аргументы так и условно отрицательные аргументы сквозной активизации неактивных аргументов второй промежуточной суммы
после чего для реализации сквозного переноса f1(←←) логически дифференцируют d/dn только положительную структуру аргументов первой промежуточной суммы аналоговых сигналов и формируют как положительный аргумент сквозного переноса в очередном старшем разряде второй позиционно-знаковой промежуточной сумме так и дополнительный условно отрицательный аргумент в младшем разряде второй промежуточной сумме аналоговых сигналов которую совмещают со структурой первой промежуточной суммы для последующего исключения в соответствующих условно «i» разрядах одновременную активность условно отрицательных аргументов второй промежуточной структуре аналоговых сигналов и положительных аргументов первой промежуточной суммы аналоговых сигналов которые в соответствии с арифметической аксиомой «+1/-1» → «+0» соответствуют неактивному аргументу в условно «i» и формируют результирующую сумму аналоговых сигналов [Sj]f(2n) в позиционном формате в соответствии с логико-динамический процессом вида



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений Техническим результатом является повышение быстродействия процесса предварительного суммирования в параллельно-последовательном умножителе.

Изобретение относится к обработке цифровых данных, к технике формирования псевдослучайных последовательностей дискретных шумоподобных сигналов. .

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций умножения аргументов множимого [mj]f(2n) и множителя [ni]f(2 n) в позиционном формате.

Изобретение относится к электронно-вычислительной технике и может применяться для передачи информации на расстоянии без применения радиопередатчика. .

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов предварительного суммирования аргументов множимого [mj]f(2n ), в позиционном формате.

Изобретение относится к области обработки данных, а более конкретно к высокопроизводительному и при этом очень гибкому механизму синтаксического анализа/компоновки.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройствах для выполнения арифметических операций умножения аргументов множимого [mj]f(2n) и множителя [ni]f(2 n) в позиционном формате

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2n) и [mi ]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1)

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов предварительного суммирования аргументов множимого , в позиционном формате

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования элементов конечных полей и в криптографических приложениях

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании вычислительных систем (ВС)
Наверх