Енблио-гекас. а. петросян

 

ОПИСАНИЕ 29I200

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистическик

Республик

Зависимое от авт. свидетельства ¹â€”

Заявлено 25.Х11,1967 (№ )207072/18-24) с присоединением заявки ¹â€”

Приоритет

Опублпков«по 06.!.1971. Бюллетень ¹ 3

Дата опубликов«ппя описания 16.111.1971

Л!ПК G 06f 9/00

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.3.07(088.8) Автор изобретения СЫСОЮ.3щ у

11АТЕНМ-ТЕХКщ ц -1 КЛИО-.д д

С. А. Петросян

Заявитель

МАТРИЦА ДЛЯ ВЫБОРА АДРЕСА

Устройство относится к автоматике п вычислительной технике. Оно предназначено для использования в различных устройствах ЭВМ, в схемах управления электронных и квазиэлектронных АТС, в автоматических и телемехагшческих системах.

Уже известны матрицы для выбора адреса, содержащие электронные ключи.

Цель изобретения — сокращение количеств« электронного оборудования.

Предлагаемая матрица отличается от известных тем, что коллектор каждого ключа j-го столбца первой части матрицы через соответствующие цепочки из двух последовательно со едипенных диодов соединен с эмиттера ми (т — 1) оставшихся ключей того же столбца, а коллектор каждого ключа j-го столбца второй части матрицы через цепочки из двух последовательно включенных диодов соединен с каждым из эмиттеров осгавшихся ключей того же столбца столько раз, сколько столбцов в первой части матрицы.

Катод первого коллекторного диода ij-го ключа первой части матрицы через соответствующие нагрузки подключен к катодам первых коллекторных диодов гг-ro, i(j+1)-го, ..., г(/+гг) -го ключа второй половины матрицы.

Аналогично катод второго коллекторного диода г! -го ключа первой части матрицы через соответствующие нагрузки подключен к катодам

2 (!!+1) -ых коллектoplll>lx диодов г! -го, i (j+ I ) -го, ..., i (j+n)-го к!моча второй половины матрицы и т. д. Катод первого коллекторного диода г(/-1-1)-го ключа первой части матрицы через соответствующие нагрузки подключен к катодам вторых колле«торных диодов li-го, l (!-;—

+1)-го, ..., i(j+n)-го ключа второй половины матрицы. Аналогично катод второго коллскторного диода i(j=1)-го ключа первой части

1р магрпцы через соответствующие нагрузки под-! :Iloчен «катодам (n+2) -hlx 120,1 Ip«Top!El>lx диодов !)-ГО, () —, 1 ) -ГО, ..., () + н) -! 0 илгоча второй половины матрицы и т. д.

На фиг. 1 упрощенно показана блок-схем« матрицы для выбора адреса; на фпг. 2 — соЕДПНЕНИЯ lileAiPУ «:IIO I« ill!, СОСтаал 3IOIgllXIII «Дреснчо згатриц .

Cxexla состоит из регистров РХ, РУ, PZ, РК, дешпфраторов ДигХ, ДшУ. Ди Я, ДшК, ключей

Лг, ..., Z, управляющих выборкой по координате Z, ключей К,, ..., К„„упрагляющпх выборкой по коордгщаге К, блока управлен;гя

БУ, схемы определения вычетов по модулю 2. электронllhlx ключей первой половгшы матрицы (М!) У;,. (i= Ii ..., ггг; j=1, ..., n) и электронных ключей второй половины матрицы (М2) У;, (i=1, т; j= — 1, ..., и), логпческ;гх схем «И» и «ИЛИ»; шин считывания и записи

1 и 2, по которым подаются импульсы длптельЗр постыл т! и та.

291200

В схеме, показанной на фиг. 1, выход каждоГО коммутируlощего клlоча Л; соединен с коллекторами и входами матричных ключей 1-ой строки адресной матрицы. Лпалогпчпо выход ка>кдого коммутирующего ключа К; (1 =1, 2, ..., пг) координаты К соединен с эмпттсрам i;i

ВХОДЯ МИ МЯТРIИIПЫХ КЛIО IЕИ ТОИ ЖЕ СТРОКИ.

Каждая выходная шина j (j=1, 2, ..., n) дешифратора ДшУ через логические схемы «И» расщеплена на две управляющие шины, одна пз которых возбуя(дастся от тактового импульса блока управл- íèÿ БУ и соединена со входами матричных ключей J-го столбца, а другая — от тактового импульса и соединена со

Hходами матричных ключей того же столбца первой частli адресной матрицы. Точно так же соединена каждая выходная шина j дешифрятора ДгаХ.

Матричная часть схемы, показанной на фиг. 1, выполнена по схеме фпг. 2.

Пусть разрядность каждого из регистров Р >, РХ, PZ, РК равна четырем, т. е. i=S=4, где

5 — разрядность регистров РХ и РУ; 1 — разрядность регистров PZ и РК.

Пусть в начальный момент в указанные регистры принягы следу10щие кодовые наборы:

{PZ)=0000=Zi ((РУ)=0000= У1, (РК) = 0000 = К1, ), (РХ1= 0000= Х,.

В соответствии с кодовыми наборами дешифраторы, ДшК и Дш7 3110HpBIQT коммутпруюшне ключи Z, и К1, первый из которых обеспечивает подключение I(QJIJIQI(Toplli ix, а втоDoH — эмиттерных цепей матричных ключей одной и той же первой строки адресной матрицы. Подобное состояние схемы фиг. 1 является запрешегшым, поскольку каждая элементарная матричная сетка, как следует пз фиг. 2, строится на матричных ключах двух строк.

В связи с этим перед каждым обращением к матричной части схемы происходит проверка на выполнимость условия (PZ)q- (РК)=0000 с помощью схемы определения вычетов по модулю 2.

Если поразрядная сумма двух чисел оказывается равной нулю, вырабатывается импульс

«единица», которая добавляется к содержимому регистра PZ, т. е. при выполнении приведенного выше условия Осуществляется операция (PZ)+1.

После этого выбирается элементарная матричная сетка

21 22 2n Е7И, » - 2 ° ° 2л 76;И-, 21 и построенная относительно матричных ключей первой строки адресной матрицы. Третий тактовый импульс блока упраьления БУ отпирает матричные ключи У» с У;,, которые обеспечивают прохо>кдение тока через нагрузку, соединенную с коллектором У,1 и эмиттером Y

Четвертым тактовым импульсом БУ QTHHpBIQTся ключи У;, с У21, которые обеспечивают изменение направления тока через выбраннуго нагрузку. Применительно к схеме фиг. 2 выбранной нагрузкой является Z9.

Если в регистры PZ и РК переда1отся ноьые кодовые наборы, Iiallpii lep (PZ) = 0010 = Z; (РК)=0000= К)

10 выбирается элементар матричная сетка на ключах

12 . ° г„ г ...,..., У,„

Зl 32 За 711, Уз > Узи . Уад Л1

15 а дешифраторы ДшУ и Ди1Х с соответству1ошими тактовыми импульсами обеспечивают выборку нагрузки, включенной и диагональную цепь моста, образованного матричным11 кл101ями У„с Yii при вкл10чеьиги их с коллекторной нагрузкой и кл1очами У, с У91 при включении их с эмиттерной нагрузкой, Применительно к с.еме фиг, 2 этой нягрузКО1 ЯВЛЯЕТСЯ 7.

Если в регистрах PZ и РК передаются кодовые наборы, например, (PZ) = 0111 = Zq

{Р К) = 0111 = Zq

30 выполняется условие (Р7) — (РК)=0000 выполняетcÿ 3 словис, к содержимоM Р7 добавлястся «единица» и дешпфрируется элементарная матричная сетка ня ключах

<-+

91 92 9п б.и, 9г 92 -9л 6 . И, У ит. д.

Предмет изобретения

1чатрица для выбора адреса, содержащая электронные ключи, отличагогчаясл тем, что, с целью сокращения электронного оборудования, коллектор каждого ключа 1 -го столбца

45 первой части матрицы через соответствующие

ЦСПО 1К11 Из ДВУХ ПОСЛЕДОВЯТЕЛЫIО COÑÄHHeÍIIÛ.;. диодов соединен с эмиттерами (т — 1) оставlilHêñH ключей того >ке столбца, а коллектор

I(lI>«p0i.о ключа j-го столбца второй части»aT50 рицы через цепочки из двух последовательно вкл1очеииых диодов соединен с каждым из эмиттеров оставшихся ключей того же столбца столько раз, сколько столбцов в первой части матрицы, причем катод перво55 го коллекторного диода ij-го ключа первой части матрицы через соответствующие нагрузКИ ПОДКЛЮЧЕН К КЯТОДЯМ ПЕРВЫХ КОЛ iel(TOPHET. ( диодов ij-го, 1(1+1) -го, ..., i (j ï)-го ключа второй половины матрицы, аналогично катод

60 второго коллекторного диода 11-го ключа первой части матрицы через соответствующие нагрузки подключен к катодам (n+1) -ых коллекторных диодов 11 -го, i(/ —, 1) -ro,, i ()+

+n) -го ключа второй половины матрицы

65 и т. д., катод первого коллекторного диода

291200

i(j+1)-го ключа первой части матрицы через соответствующие нагрузки подключен к казодам вторых коллекторных диодов ij-го, i(J+

+1) -го, ..., i (j+n) -го ключа второй половины матрицы, а налогично катод второго коллекторного диода i(j+1)-го ключа первой части Матрицы через соответствующие нагрузки подключен к катодам (а--2)-ых коллекторных диодов

ij-го, i(j+1)-го, ..., i (14-и)-го ключа второй

5 половины матоицы и т. д.

291200

Сосгавнтель Е, Иванеева

Тскрсд Л. В. Куклина Корректор T. А. Джаманкулова

1зедактор Б. Федотов

Типография, пр. Сапунова, 2

Изд. Ко 160 Заказ 354 17 Тираж 473 Подписное

ЦНИИПИ Ком((тета по дела(и изобрегений п открытий ирп Совег" Министров СССР й1оскв<з, Ж-35, Р<з "(нская !I<(0., 1. 4<5

Енблио-гекас. а. петросян Енблио-гекас. а. петросян Енблио-гекас. а. петросян Енблио-гекас. а. петросян 

 

Похожие патенты:

Изобретение относится к устройствам программного управления и предназначено для использования в составе автоматизированных систем управления и регулирования с использованием ЭВМ вышестоящего уровня

Изобретение относится к устройству и способу, обеспечивающим повышение надежности, удобство сопровождения и удобочитаемость программных средств

Изобретение относится к устройству и способу, обеспечивающим повышение надежности, удобство сопровождения и удобочитаемость программных средств

Изобретение относится к транслятору для машинного языка программирования высокого уровня, в частности к способу и устройству для реализации таблицы кодировки символов, которая обеспечивает быстрый доступ к идентификаторам таблицы кодировки символов

Изобретение относится к транслятору для машинного языка программирования высокого уровня, в частности к способу и устройству для реализации таблицы кодировки символов, которая обеспечивает быстрый доступ к идентификаторам таблицы кодировки символов

Изобретение относится к автоматике и вычислительной технике, а точнее к приоритетной обработке данных, и предназначено для использования в мультипроцессорных системах, в локальных сетях и в системах распределенного управления

Изобретение относится к вычислительной технике и может быть использовано для организации доступа к коллективно используемому ресурсу

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении распределенных систем программного управления технологическими процессами
Наверх