Патент ссср 311408

 

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства ¹â€”

Заявлено 10.111.1970 (№ 1410818 -24) ЧПК Н 03к 27/00 с присоединением заявки х —

Комитет по деле(й изобретений и открытий при Совете Министров

СССР

Приоритет—

Опубликовано 09.VII I.1971. Бюллетень ¹ 24

УДК G21.374.32 (088.8) Дата опуб.шковання оп»сания 12.;х.1971

ВСЕСОЮЗНАЯ

Лвтор изобретения

В. И. Лихачев

Заявитель

КОЛЬЦЕВОЙ Ст1ЕТ 1 И К ИМПУЛЬСОВ

Изобретение относится к области автоматики и вычислительной техники, а именно к устройствам кольцевых транзисторно-тиристорных счетчиков.

Существует ряд схем кольцевых транзисторно-тиристорных счетчиков, содержащих один выключенный н остальные включенныс тиристоры. Од»ако в связи с тем, что серийно выпускаемые тиристоры имеют т„„(т„„„, схема счетчиков импульсов, содержащая тнристоры, весьма критична к разнице времени включения и выключения тиристоров, ибо включившийся тиристор блокирует выключение следующего. Кроме того, такие схемы критичны к длительности входного импульса

„. При 1gÄ .. т„,„, возможно продвижение

«единицы» (выключенного тиристора) на несколько разрядов под действием одного вход»ого импульса.

Кроме того известные схемы кольцевых тиристорных счетчиков с одним тиристором на каждый разряд выдают результаты счета по каждому разряду в виде либо только высоких, либо только низких потенциалов на выходных клеммах.

Предлагается такая схема кольцевого транзисторно-тирпсторного счетчика импульсов, которая обеспечивала бы возможность использования серийных тиристоров с одновременным обеспечением помехоустойчивости и улучшением формы выходных импульсов, а также организации прямых и инвснтнрованных выходов. Для этого в каждую ячейку счетчика включены диодно-резпсторные схемы запрета и управляющие имн транзисторные инверторы. Схемы запрета предотвращают распространение выключающих импульсов далее анодной цепи выключаемого тиристора, обеспечивают устойчивость схемы к воздейстlo вию помех и пульсаций»апряжения, возникающих в сети питания и цепях нагрузки. Кроме того, инверторы используются как элементы управляемой цепи заряда коммутирующих конденсаторов. а также для организации нн1,> вертированных выходов.

На чертеже изображена принципиальная электрическая схема кольцевого транзисторно-тирнсторного счстчнка импульсов на три разряда.

В каждом разряде имеется тир»стор 1 с

2О нагрузкой 2, инвертор на транзисторе д с резисторами 4 и 5 в цепях коллектора и базы, коммутирующий конденсатор 6, диод схемы запрета 7, резистор 8 в цепи управляющего электрода. Делитель на резисторах 9, И обеспечивает подачу положительного запирающего потенциала на эмнттеры ннверторов для обеспечения устойчивости последних при высоких температурах и больших остаточных

3Q напряжениях тирнсторов. Этот потенциал мо311408

45 жет быть подан также от внешнего источника. Резистор 10 для ускорения перезаряда конденсаторов 6 можно зашунтировать конденсатором большой емкости. Диод 11 предотвращает включение тиристора 1 при сбросе.

Соответствующие элементы последующих разрядов обозначены аналогичными цифрами с индексами.

Устройство работает следующим образом.

Исходное состояние (тиристор 1 выключен, тиристоры 1 и 1" включены) достигается нажатием сдвоенной кнопки «сброс» или подачей на клеммы «сброс +» и «сброс — » напряжения сети и нулевого (или отрицательного) потенциала соответственно. При этом через резисторы 8 и 8" тиристоры 1 и 1" включаются, а тиристор 1 выключается благодаря шунтированию тока нагрузки (или подачи

« †» на анод). Диод 11 позволяет подавать команды «сброс+» и «сброс — » в произвольной последовательности. При выключении тиристора 1 транзистор 8 отпирается током через резисторы 2 и 5, конденсатор б заряжается по цепи резисторы 2, б, транзистор 8, резистор 10, диод 7 отпирается.

Входные положительные импульсы напряжения длительностью не менее т „„.„подаются на клемму «Вход». Первый после сброса импульс включает тиристор 1. После включения тиристора конденсатор 6 разряжается по цепи резистор 2, диод 7, конденсатор б тиристор 1 и резистор 4, конденсатор б, тиристор 1, ток чере тиристор 1 прерывается и тиристор 1 выключается. При длительности входных импульсов / „, )) т „,.„на выключаемые тиристоры будут действовать одновременно импульсы как включающие (на управляющие электроды), так и выключающие (на аноды), что приводит к потере заряда конденсаторов 6. Поэтому излишнее увеличение длительности входных импульсов нежелательно. После выключения тиристора 1 транзистор 8 отпирается, конденсатор б заряжается. Одновременно заряжается конденсатор 6 током как через резистор 4, так и через резистор 2 и диод 7 (обычно R>(R4).

По окончании заряда конденсатора 6 (и б) схема готова к приему следующего входного импульса. Отрицательный перепад потенциа5

l5

25 зо

/ ла, возникающий на аноде тиристора 1 при его выключении (включении тиристора 1), через конденсатор б передается на резистор 4, диод 7 и коллектор транзистора 8 . Но потенциал на этих элементах остается неотрицательным, поэтому диод 7 остается запертым, передача выключающего импульса на тиристор 1" «запрещается». Через резистор 4 при этом протекает испульс тока, уменьшающий величину выключающего тиристор 1 заряда конденсатора 6, поэтому желательно увеличение Я .

Помехоустойчивость схемы объясняется тем, что, транзисторы 8 и диоды 7 в цепях включенных тиристоров заперты, а потому конденсаторы б в этих разрядах от схемы отключены. Действие скачков напряжения в цепи выключенного тиристора на соседний с ним справа ослаблено резистором 2, поэтому ток через включенный тиристор не может уменьшаться до нуля, а усиление влияния помех в этой цепи может быть скомпенсировано превышением величины тока через включенный тиристор над его током выключения. Тем же достигается устойчивость остальных включенных тиристоров.

Счетчик устойчив к воздействию помех как в исходном состоянии, так и при счете. Максимальное быстродействие составило 3, 6 кги при расчетном быстродействии 2 кги. Испытания проводились при температуре +20 С.

Предмет изобретения

Кольцевой счетчик импульсов, содержащий транзисторно-тиристорные ячейки с коммутирующими конденсаторами, с одним выключенным тиристором, отличающийся тем, что, с целью организации прямых и инвертированных выходов, обеспечения помехоустойчивости, улучшения формы выходных импульсов н обеспечения возможности использования серийных тиристоров, в каждом разряде счетчика включены диодно-резисторные схемы запрета и транзисторные инверторы, причем коллектор транзистора инвертора соединен с коммутирующим конденсатором и с катодом диода, анод которого соединен с анодом тирнстора следующего разряда.

311408

ФD/xадю инбсртиробанныр дЫx oт7ы пр.а и?ые

Составитель Л. Пронин

Текред Л. В. Куклина

Корректор О. С. Зайцева

Редактор Е. Гончар

Загорская типография

Заказ 4383 Изд, ¹ !24 Тираж 473 Подписное

Ц!!!!ИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-35, Раушская наб., д. 4/5

Патент ссср 311408 Патент ссср 311408 Патент ссср 311408 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех
Наверх