Импульсный усилитель мощности

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сок|з Соеетских

Сскизпнсти:|еских

Гасну блик

Зависимое от авт. свидетельствà ¹

М. Кл. Н 03f 21/00

Заявлено 03.V11.1970 (№ 1457976/26-9) с присоединением заявки №

Приоритет

Комитет по делаю изобретений и открытий при Сосете . .жистроо

ЕСС1

УДК 621.375.018. .756 (088.8) Опубликовано 07Л.1972. Бюллетень ¹ 3

1 Дата опубликования описания 29.II.1972

Лвторы изобретения

С. С. Щедровицкий, Л. H. Сорокин и В. М. Соловьев

Всесоюзный научно-исследовательский институт строительного и дорожного машиностроения

Заявитель |ь ., ИМПУЛЬСНЫЙ УСИЛИТЕЛЬ МОЩНОСТИ

Изобретение относится к приборам управления, предназначенным для коммутации силовых цепей электропривода.

Известные усилители мощности, выполненные на транзисторах по двухкаскадной схеме с непосредственной связью между каскадами и тиристором, включенным в эмиттер транзистора выходного каскада, имеют большое время переходных процессов и невысокую на,пежность.

Цель изобретения — уменьшение времени переходных процессов и повышение надежности устройства.

Для этого в предлагаемом усилителе управляющий электрод тиристора через устройство задержки подключен к базе транзистора выходного каскада.

На фиг. 1 приведена принципиальная схема предлагаемого импульсного усилителя мощности; на фиг. 2 — при|щипиальная схема устроиства задержки.

Усилитель содержит предварительный каскад, выполненный на транзисторе 1, и выходной каскад, выполненный на транзисторе 2, в эмиттер которого Включен ти13иcTOp 8. У правляющий электрод тнристора 8 через устройсТВо 4 э|1, IcpiKKII подкл|очен K 633c Tp i l 3 |с .-»ра 2; 5 — нагрузка транзистора 2.

Устройство 4 задержки состоит пз RC-цепочки, выполненной на переменном резисторе

6 и емкости 7, диода 8, стабилитрона 9 и транзистора 10.

Такое подключение управляющего электрода тиристора 8 обеспечивает значительное сокращение времени переходных процессов.

В исходном состоянии транзистор 1открыт, транзистор 2 и тиристор 8 закрыты. На базе транзистора 2 создается положительное смещение относительно эмиттера, благодаря че10 му значительно уменьшается начальный ток коллектора. Это позволяет не применять напряжения смещения.

При подаче сигнала на вход транзистор 1 запирается, а транзистор 2 открывается. Сиг15 нал управления тиристором 8 проходит через устройство 4 задержки.

Через промежуток времени, регулируемый резистором 6, отпирается тпрнстор 8.

Предмет изобретения

И. пульсный усилитель мощности, выполненнь:й»а транзисторах по двухкаскадной схеме с непосредственной связью между каскадами н тиристором. включенным в эмиттер транзи25 стора выходного каскада, отличающийся тем, что, с целью уменьшения времени переходных нроцеcco ii повышения надежности усилите| прав IIIIOI:II;II электpop тиристора через устройство задержки подключен к базе тран30 знстора выходного каскада.

325686

Редактор Т. Иванова

Заказ 441, 14 Изд. ¹ 33 Тираж 443 Подписное

ЦНИИПИ Комитета по делам изобретений и открьггий при Совете Министров СССР

Москва, К-35, Раушская паб., д. 4, 5

Типография, пр. Сапунова, 2

Составитель Еркин

Тскрсд 3. Тараненко

Корректоры: В. Петрова и А. Абрамова

Импульсный усилитель мощности Импульсный усилитель мощности 

 

Похожие патенты:

Изобретение относится к усилительному устройству для выработки усиленного сигнала в ответ на входной сигнал таким образом, чтобы обеспечивалось повышение КПД при одновременном сохранении линейности

 // 410530
Наверх