Устройство для преобразования двоичных кодов

 

ОП ИСАН ИЕ

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

330448

Сактз Советских

Содиалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 14.1Х.1970 (,% 1474716/18-24) с:присоединением заявки №вЂ”

П р но ритетв

Опубликовано 2411.1972. Бюллетень № 8

Дата опубликования описания 24.1V.1972

М. Кл. С 06f 5т02

Комитет по делам изабретеиий и открытий при Совете Мимистров

СССР

УДК 681.325.53 (088.8) Авторы изобретения

А. М. Оранский и Б. В. Немытов

Белорусский государственный университет имени В. И. Ленина

Заявитель

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНЫХ КОДОВ

Изобретение относится к области вычислительной техники и предназначено для преобразования двоичных кодов.

Известно устройство для потенцирования логарифмов по основанию два в двоичной системе счисления, содержащее регистр сдвига, регистр характеристик, реверсивный счетчик, схемы сравнения и логическое обрамление.

Цель изобретения — расширение функциоHBJlbHblv возможностей устройства и обеспечение выполнения операций как потенцирования, так и логарифмирования.

Цель достигается тем, что в предлагаемом устройстве первые входы второй и третьей схем «И» соединены с выходом генератора тактовых импульсов, выход первого триггера соединен со вторым входом второй схемы «И», выход второго триггера соединен со вторым входом третьей схемы «И», выход второй схемы «И» соединен с первым входом схемы

«ИЛИ», выход третьей схемы «И» соединен со вторым входом схемы «ИЛИ» и со входом обратного счета реверсивного счетчика, а выход сдвигающего регистра соединен со входом второго триггера.

На фиг. 1 изображена блок-схема устройства; на фиг. 2 — и 3 показаны состояние регистров и реверсивного счетчика, иллюстрирующие работу устройства.

Устройство содержит реверсивный счетчик

1, регистр сдвига 2, регистр характеристик 3, схему. сравнения 4, генератор 5 тактовых импульсов, схему «ИЛИ» б, триггеры 7 и 8, cveмы «И» 9, 10 и 11, входы пусковых сигналов

«Логарифмирование» и «Потенцирование» 12 и 13, Устройство работает следующим образом.

В исходном состоянии все ячейки регистров, счетчика и управляющие триггеры установлены в нулевое положение. Двоичное число Х (фиг. 2, а), логарифм которого требуется вычислить, заносится в сдвигающий регистр 2.

В счетчик 1 заносится число «и», равное ко15 личеству разрядов целой части числа Х. На триггер 7 по входу 12 подается пусковой сигнал, устанавливающий его в единичное состояние, в результате чего схема «И» 11 открывается по потенциальному входу. Такто20 вые импульсы от генератора 5 через схему

«И» 11 поступают на схему «ИЛИ» б и на вход обратного счета счетчика 1. С выхода схемы «ИЛИ» б импульсы поступают на регистр 2, производя в нем сдвиг записанного

25 двоичного числа Х. При этом в счетчике 1 производится вычитание из начального значения числа разрядов и по единице в каждом такте, до выхода из регистра 2 самого старшего значащего разряда числа Х, в результате чего триггер 7 перебрасывается в нулевое

330448

3 состояние. Выходной сигнал триггера 7 закрывает схемы «И» 11. Вычисление окончено, и в счетчике 1 теперь записано число к, равное значению характеристики искомого логарифма, а в сдвигающем регистре 2 записано приближенное значение его м антиссы (фиг.

2, б), занимающее все разряды регистра 2.

Для вычисления антилогарифма (т. е. для потенцирования), в исходном состоянии все ячейки регистров, счетчика, триггеры 7 и

8 устанавливаются в нулевое положение.

В ячейку сдвигающего регистра 2, находящуюся слева от двоичной запятой, записывается «логическая единица» (фиг. 3, а). 3атем в дробную часть сдвигающего регистра 2 в двоичном коде заносится значение мантиссы х логарифма, а в регистр характеристик

8 — значение характеристики к логарифма (фиг. 3, o). Для вычисления антилогарифма триггер 8 сигналом по входу 13 устанавливается в единичное состояние, а его выходной сигнал открывает по потенциальному входу схемы «И» 9 и 10. Импульсы генератора 5 подаются на схему «И» 9, через которую они поступают на схему «ИЛИ» 6, а с выхода схемы «И» 6 — на сдвигающий регистр 2, а также через схему «И» 10 — на вход прямого счета счетчика 1. После поступления к импульсов на счетчик 1 и на сдвигающий регистр 2, число в счетчике 1 становится равным к, т. е, характеристике логарифма, записанной в регистре характеристик 8, в результате чего срабатывает схема сравнения 4.

Выходной сигнал схемы сравнения 4 перебрасывает триггер 8 в нулевое состояние, в результате чего схемы «И» 9 и 10 закрываются.

Вычисление окончено, и в сдвигающем ре5 гистре теперь записано число У, равное приближенному значению антилогарифма для заданного логарифма (фиг. 3, в).

Предмет изобретения

Устройство для преобразования двоичных кодов, содержащее регистр сдвига, регистр характеристик, реверсивный счетчик, схему сравнения, генератор тактовых импульсов, два триггера„три схемы «И» и схему «ИЛИ», причем выходы реверсивного счетчика и регистра характеристик соединены со входами схемы сравнения, выход которой соединен со входом первого триггера, выход первого триггера через первую схему «И» соединен со входом реверсивного счетчика, отличающееся тем, что, с целью расширения функциональных возможностей, первые входы второй и третьей схем «И» соединены с выходом гене 25 ратора тактовых импульсов, выход первого триггера соединен со вторым входом второй схемы «И», выход второго триггера соединен со вторым входом третьей схемы «И», выход второй схемы «И» соединен с первым входом

ЗО схемы «ИЛИ», выход третьей схемы «И» соединен со вторым входом схемы «ИЛИ» и со входом обратного счета реверсивного счетчика, а выход сдвигающегося регистра соединен со входом второго триггера.

330448

ФаР 7

ОООП 7 Опаoi а ПОП010ОО000002

О< ОО7

u oooo « //о/ооо

< s r //и/оаппопо о/по7 О оп/

Риг Т

Составитель В. Игнатущенко

Корректор Е. Михеева

Техред 3. Тараненко

Редактор И. Орлова

Тип. Харьк. фил. пред. «Патент»

Заказ 99/568 Изд. № 272 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, K 35, Раушская наб., д. 4/5

Устройство для преобразования двоичных кодов Устройство для преобразования двоичных кодов Устройство для преобразования двоичных кодов 

 

Похожие патенты:

 // 336662

Группа изобретений относится к вычислительной технике и может быть использована для преобразования данных. Техническим результатом является повышение производительности. Способ содержит этапы получения процессором машинной команды для выполнения, причем машинная команда определена для выполнения компьютером согласно архитектуре компьютера и содержит по меньшей мере одно поле кода операции, предоставляющее код операции, причем код операции идентифицирует функцию преобразования из зонного в десятичный с плавающей точкой; поле первого регистра, определяющее ячейку первого операнда; поле второго регистра и поле смещения, причем содержимое второго регистра, определенного полем второго регистра, комбинируется с содержимым поля смещения с образованием адреса второго операнда; и директиву знака, использующуюся для указания того, имеет ли второй операнд поле знака; и выполнение машинной команды, включающее преобразование второго операнда в зонном формате в десятичный формат с плавающей точкой; и помещение результата преобразования в ячейку первого операнда. 3 н. и 17 з.п. ф-лы, 18 ил., 6 табл.

Изобретение относится к системе кодирования и декодирования цифровой видеоинформации, которая делится на блоки, каждый из которых имеет определенный размер, и, в частности к способу и устройству кодирования и декодирования для уменьшения блокирующих искажений, то есть явления ухудшения качества воспроизводимых изображений, которое порождается разделением каждого кадра видеоинформации на множество блоков и кодированием разделенных блоков

 // 410387
Наверх