Однородная вычислительная система

 

О П И C А Н И Е 334566

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союа Саветсиих

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 08.Х.1969 (№ 1365498/18-24) с присоединением заявки №

Приоритет

Опубликовано 30.ill.1972. Бюллетень ¹ 12

Дата опубликования описания 4Л .1972

М. Кл. б 06f 15/16

Комитет по делам иаабретеиий и открытий ори Совете Министров

СССР

УДК 681.3-523.8(088.8) Авторы изобретения

В. Г. Колосов и В. С. Королев

Ленинградский политехнический институт им. М. И, Каличина

Заявитель

ОДИОРОДНАЯ ВЫЧИСЛИТЕЛЬНАЯ СИСТЕМА

Предлагаемая вычислительная система относится к области вычислительной техники.

Известны однородные вычислительные системы, содержащие однородные цифровые вычислительные машины (ЦВМ) и устройство связи, выполненное в виде куба на ферритовых сердечниках с прямоугольной петлей гистерезиса.

Цель изобретения — упрощение системы и повышение ее быстродействия.

В описываемой системс в качестве элементарных ЦВМ используются ЦВИ на однородных магнитных матрицах, а в качестве устройства обмена информацией между элементарными ЦВМ вЂ” куб из сердечников с непрямоугольной петлей гистерезиса. Куб состоит из и матриц (и — число двоичных разрядов, с которыми оперируют элементарные ЦВМ, входящие в вычислительную систему) . Каждая матрица имеет размеры т+т сердечников (т — число элементарных ЦВМ, входящих в вычислительную систему). Вертикальные шины t-ой матрицы последовательно с t-ой разрядной шиной записи элементарной ЦВМ подсоединены к соответствующему формирователю записи: первая шина подсоединена к формирователю записи т -го разряда первой

ЦВМ, вторая шина — к формирователю записи i-го разряда второй LIBM и т. д.

Горизонтальные шины i-ой матрицы последовательно с выходными шинами i-го разряда оперативного запоминающего устройства (ОЗУ) элементарной LI;BM подсоединены к соответствующему усилителю чтения: первая шина подсоединена к усилителю чтения i-го разряда первой ЦВМ, вторая шина — к усилителю чтения i-ro разряда второй ЦВМ и т. д. Если во время записи кодов в ОЗУ к-ой

10 элементарной ЦВМ подать строб на усилители чтения 1-ой элементарной ЦВМ, то информация из к-ой элементарной ЦВМ будет записана также в выходной регистр ОЗУ 1-ой элементарной ЦВМ. Благодаря этому дости15 гается поставленная цель.

На чертеже изображена описываемая система.

Система содержит т элементарных цифровых вычислительных машин (ЦВМ) 1 и уст20 ройство обмена информацией, состоящее из и матриц (М) 2, где и — число двоичных разрядов, с которыми оперируются элементарные

ЦВМ.

Выходы формирователей записи 3 последо25 вательно с разрядными линиями записи 4 оперативного запоминающего устройства 5 элементарной ЦВМ 1 поступают на вертикальную систему шин б матриц 2: на первую шину первой матрицы М-1 поступает выЗО ход формирователя записи первого разряда

334566

1 !

I

I

I.

I

Составитель Е. Иванеева Редактор Т. Загребельная Корректор Л. Царькова

ЦНИИПИ Заказ 1153/3 Изд. № 493 Тираж 448 Подписное

Типография, пр. Сапунова, 2 первой ЦВМ (ЦВМ-1). на вторую шину М-1— выход формирователя записи первого разряда

ЦВМ-2 и так далее (т. е. на к-ую шину i-ой матрицы (M-i) поступает выход формирователя записи i-ro разряда к-ой элементарной

ЦВМ (Цвм-к).

Горизонтальные шины 7 матриц соединены последовательно с выходными шинами 8 ОЗУ элементарной ЦВМ 1, вход усилителя чтения первого разряда ЦВМ-l соединен с первой шиной М-1, вход усилителя чтения первого разряда ЦВМ-2 соединен со второй шиной

М-1 и т. д. (т. е. вход усилителя чтения -го разряда ЦВМ-к соединен с к-ой шиной М-i).

Стробирующие импульсы из управляющего устройства по системе шин 9 поступают на входы усилителей чтения 10 (один вход или шина на все усилители чтения одной элементарной LIBM). Другие входы усилителей чтения соединены с выходными шинами 8 ОЗУ.

Предлагаемая вычислительная система работает следующим образом.

При записи кодов в ОЗУ ЦВМ-к срабатывают формирователи записи тех разрядов, где записаны единицы, импульс тока этих формирователей перемагничивает сердечники к-ых столбцов соответствующих матриц (т. е. матриц тех разрядов, в которых записаны единицы) и на всех горизонтальных шинах этих матриц появляются импульсы напряжения.

При необходимости переписать информацию из ЦВМ-к в ЦВМ-1 на вход по системе шин 9

ЦВМ-i из управляющего устройства поступает сигнал во время записи кодов в ЦВМ-к, одновременно на другие входы с выходных шин 8 усилителей чтения 10 ЦВМ-i поступают сигналы с матриц устройства обмена информацией. Усилители чтения, на оба входа которых поступили сигналы, срабатывают и с их выходов информация записывается в выходной регистр ОЗУ ЦВМ-1.

При необходимости переписать информацию

5 из одной элементарной LIBM в несколько других стробирующий импульс из управляющего устройства одновременно подается на входы по системе шин 9 всех этих ЦВМ.

При нормальной работе, когда информация

1о из данной ЦВМ не переписывается в другие, стробирующие импульсы,из управляющего устройства не подаются. Во время считывания информации из ОЗУ при работе элементарной ЦВМ устройство обмена информацией

15 не работает, т. к. на него не поступает никаких сигналов.

Предмет изобретения

Однородная вычислительная система, содер20 жащая т цифровых вычислительных машин, выполненных на однородных матрицах с формирователями записи и усилителями считывания матрицы соединительного куба, отличающаяся тем, что, с целью увеличения

25 быстродействия,и упрощения системы, в ней соединительный куб содержит а матриц с

m т сердечниками с непрямоугольной петлей гистерезиса и две системы координатных шин, причем к-ая вертикальная шина i-й матрицы

3р соединительного куба подключена к формирователю записи i-ro разряда к-ой цифровой вычислительной машины, к-ая горизонтальная шина i-й матрицы подключена к первому входу усилителя считывания i-го разряда к-й

35 цифровой вычислительной машины, вторые входы всех усилителей считывания каждой вычислительной маш.ины подключены к управляющему входу вычислительной системы.

Однородная вычислительная система Однородная вычислительная система 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для определения состава и веса критических путей в орграфе без петель

Изобретение относится к вычислительной технике и может быть использовано для исследования параметров систем, описываемых графами

Изобретение относится к вычислительной технике и может быть использовано при моделировании посредством сетей Петри

Изобретение относится к вычислительной технике и может быть использовано при разработке автоматизированных систем управления различными процессами и большими системами

Изобретение относится к области электротехники, в частности к матричным коммутаторам, и может быть использовано в системах управления и наблюдения

Изобретение относится к области вычислительной техники и может быть использовано для построения коммутационных средств мультипроцессорных вычислительных и управляющих систем

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем

Изобретение относится к вычислительной технике и может быть использовано для оценки состояния объекта по нескольким параметрам при нечетком задании степени принадлежности возможных параметров заданному состоянию объекта

Изобретение относится к вычислительной технике и может быть использовано для оценки состояния объекта по нескольким параметрам при нечетком задании степени принадлежности возможных параметров заданному состоянию объекта
Наверх