Патент ссср 354583

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

М. Кл. Н 03k 23)08

Н 031< 29/ 00

Заявлено 3<0.1Ч.1 971 (№ 1654589i26-9) с присоединением заявки №

Приоритет

Опубликовано 09.Х.1972. Бюллетень № 30

Дата опубликования описания 9.XI.1972

Комитет пс селам изобретений и открытия при Совете тЛнинстраг

СССР

УДК 621.374.32 (08$.8) Автор изобретения

В. В. Опарин

Ленинградский институт авиационного приборостроения

Заявитель

ТРОИЧНЫЙ КОЛЬЦЕВОЙ ПЕРЕСЧЕТНЫЙ ЭЛЕМЕНТ

Изобретение относится к области импульсной техники и может быть использовано в радиоэлектрони ке, BIBTо матике и устройствах дискретной обработки. информации.

Известен т роичный кольцевой пересчетный элемент, содержащий три транзисторных ячейки, выход .каждой из которых связан со входами предыдущей и последующих ячеек.

Однако известный пересчетный элемент недостаточно стабилен и устойчив в работе, .кроме того отсутствует возможность реверси в ной работы, Цель изобретения — обеспечение реверсив ного счета и повышение устойчивости в ра(боте элемента.

Это достигается тем, что в эмиттерную цепь транзистора, каждой ячейки последовательно с ним включен дополнительный транзистор,,коллектор основного транзистора,каждой ячейки соединении через цепочки из параллельно включенных резистора и конденсатора с базой дополнительного (осно вного) транзистора предыдущей и с базой дополнительного (ооновного) транзисто ра предыдущей:и с базой основного (дополнительного) транзистора последующей ячеек, при этом о бъедин е н ные базовые цепи основных транзисторов IBcBx ячеек образуют су ммирующий (вычитающий) вход элемента, а объеди нен ные базовые цепи дополнительных тра нзисторо в всех ячеек вычитающий (суммирующий) вход элемента.

На чертеже, приведена при нципиальная схе|м а предл ага ем ого устройства.

Троичный кольце вой пересчет ный элемент состоит из терех транзисторных ячеек 1 — 8, замкнутых IB кольцо. В каждой из этих

10 ячеек имеются по следовательно включенные транзисторы основной 4 и дополнительный 5, причем эмиттеры тра нзисторов 5 соедине ны с общей точкой схемы, коллекторы транзисторов 5 — с эмиттерами соответ15 ствующих тра нзисторо(в 4. Базы транзисторов 4 соединены через цепочку из параллельно включе н ных резистора б и конденсатора 7 с выходо м предыдущей . ячейки, а базы транзисторов 5 через цепочку из па20 раллельно включенных резпстора 8 и конденсатора 9 O,Bûõoäoì последующей ячейки.

Запускающие импульсы подаются отдельно iHB базы всех основных транзисто25 poia 5 и отдельно на,базы, всех дополнительных тра нзисторо в 4. При этом один из этих входа в (в зависимости от .полярности запускающих,импульсов) — суммирующий, а другой — вычитающий. Построение цепей

30 запуска в предлагаемом устройстве может

354583

Составитель Н. Герасимова

Редактор А. Купрякова Техред Т. Курилко Корректор Т. Китаева

Заказ 3680/12 Изд. № 1489 Тираж 406 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, .Ж-35, Раушская наб., д. 4/5

Типография, и р. Сапунова, 2 быть различным, так как здесь возможно использова1ние большинства. вариантов, применяемых для,построения соответствующих цепей в изве стных троичных элементах или в импульсно-поте нциалыных триггерах. Поэто му вариант, показанный на чертеже, я вляется типовым, «о не единственно возможны,м.

Рас смотрение работы предлагаемого устройст ва удобно начать с момента, когда. троич ный элемент находится в состоянии 1.

Тогда оба: транзистора ячейки 2 открыты, а на выходе этой ячейки имеется нулевой потенциал. Вследствие этого транзистор 5 ячейки /,и тра нзистор 4 ячейки 8 заперты положительным смещением на базе, и на выходе ячеек 1 и 8 имеется отрицательный потенциал. Этот потенциал через резисторы б и 8 подается на базы обоих транзи сторов ячейки 2, поддержи|вая открытое состоя ние этих тра нзисторов. Отсюда следует, что рассмотренное и сходное состоя ние предлага емого устройства является устойчивым.

Отпирающий сипнал, поданный на базы транзисторов 4, является сигналои,прямого счета, а такой же сигнал, поданный на .базы транзисторов 5 — сигналом обратного счета. Вследствие полной симметрии схемы о на работает со верше н1но а|налогично и при любом другом ее исходном состоянии. Регенеративный процесс при изме пении состояния схемы происходи T так же, как и в изве стных троичных элементах или в обычном тр,иггере.

Предмет изобретения

Троичный кольце вой пересчетный элемент„ содержащий три транзисторных ячейки, 10 выход каждой из которых овязан со входом предыдущей и п оследующей ячеек, отличающийся тем, что, с целью обеспечения реверси в ного счета и повышения устойчивости в,работе элемента, в амиттерную це|пь трап.

15 зисто ра каждой ячейки последовательно с ни м включен до пол нительный транзистор, коллектор основного транзистора каждой ячейки соединен через цепочки из параллельно,включенных резистора и.,ко нденса20 тора с базой дополнительного (основного) тра нзистора п1редыду щей и с базой осно|вного (дополнительного) тра нзистора последующей ячеек, при этом объединенные базо|вые це пи основных транзисторов всех

25 ячеек образуют суммирующий (вычитающий) вход элемента, объединенные базовые цепи дополнительных транзисторов всех ячеек образуют вычита ющий (суммирующий) вход элеме|нта.

Патент ссср 354583 Патент ссср 354583 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

 // 363214
Наверх