Устройство для контроля схем цифровых вычислительных машин

 

О П И С А Н И Е 378852

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскнк

Социалистических

Реслублик

Зависимое от авт. свидетельства ¹

Заявлено 22.VI.1971 (№ 1667885/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 18ЛЧ.1973. Бюллетень № 19

Дата опубликования описания 25.ЧП.1973

М. Кл. G 061 11/00

G 061 15/46

Комитет ло делам изобретений и открытий лри Совете Министров

УДК 681 (326.74(088.8) Авторы изобретения А. И. Бубнов, В. Н. Грыжак, А. И. Болдырев и О. И. Кос

Заявитель Киевский завод электронных вычислительных и управляющих машин

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СХЕМ ЦИФРОВЫХ

ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Изобретение касается вычислительной техники.

Известно устройство для автоматического нахождения неисправностей в электронных схемах, содержащее регистр ввода, регистр инструкций, регистр командных усилителей, сравнивающее устройство.

Однако такое устройство не позволяет контролировать величины параметров логических элементов относительно заданных допусков.

Целью изобретения является расширение функциональных возможностей устройства.

Для этого предложенное устройство дополнительно содержит преобразователь, блок эталонов и компаратор-преобразователь, второй выход регистра задания соединен со входом преобразователя-коммутатора, выход которого соединен со входом анализируемой схемы, выход анализируемой схемы соединен со входом компаратора-преобразователя, второй вход которой соединен с выходом блока эталонов, а выход — со входом блока сравнения, второй вход преобразователя и третий вход компаратора-преобразователя соединены с соответствующими выходами блока управления.

На чертеже приведена блок-схема предложенного устройства.

Устройство содержит блок 1, регистр 2 задания, преобразователь 3, блок 4 сравнения, анализируемую схему 5, компаратор-преобразователь б, блок 7 управления, блок 8 индикации и блок 9 эталонов.

Блок ввода 1 предназначен для введения информации, необходимой для анализа схем.

5 Регистр 2 задания предназначен для хранения и выдачи на преобразователь 8 и блок 4 сравнения необходимой информации в дискретной форме для анализа схем.

Преобразователь 8 предназначен для преоб10 разования информации, поступающей с регистра 2 задания в дискретной форме и выдачи ее в виде сигналов в аналоговой форме на анализируемую схему, а также для коммутации входов анализируемого устройства.

15 Блок 4 сравнения предназначен для сравнения сигналов в дискретной форме, поступающих с компаратора-преобразователя (в результате анализа схемы) и регистра 2 задания, а также выдачи результата сравнения

20 в блок 7 управления и блок 8 индикации.

Компаратор-преобразователь б предназначен для анализа параметров сигналов в аналоговой форме, поступающих от схемы ЭЦВМ, путем сравнения их с эталонами верхних

25 и нижних пределов параметров, поступающих с блока 9 эталонов, а также преобразования сигналов аналоговой формы, поступающих в результате анализа схемы, в сигналы дискретной формы, выдаваемые в блок 4 срав30 нения. Блок 7 управления вырабатывает уп378852

15 г0 г5

60 равляющие сигналы и синхронизирует работу всего устройства в зависимости от сигналов, поступающих на него с блока 1 ввода и блока 4 сравнения. Блок 8 индикации предназначен для индикации результата сравнения.

Блок 9 эталонов предназначен для формирования верхних и нижних пределов параметров в аналоговой форме в соответствии с требованиями, предъявляемыми к параметрам анализируемой схемы 5, и выдачи их в блок компаратора-преобразователя 6.

Регистр 2 задания соединен с блоком 1 ввода, преобразователем 8 и блоком 4 сравнения, Блок 4 сравнения связан с блоком 8 индикации и компаратором-преобразователем 6.

Компаратор-преобразователь 6 своим входами подключен к контактам анализируемой схемы

6. Блок 7 управления связан с блоком 1 ввода, регистром 2 задания, преобразователем 8, блоком 4 сравнения, компаратором-преобразователем 6, блоком 8 индикации.

Это позволяет достигнуть логиче.;;ой гибкости, возможности контроля параметров логических схем по заданным пределам и ввести программируемый переход в режим самоконтроля.

Программа проверки схемы, в качестве носителя которой выбрана перфолента, начинается с кода «начало программы». Каждая программа состоит из подпрограмм по а+1 строке, где п — максимальное количество контактов анализируемой схемы.

Номер строки каждой подпрограммы соответствует номеру контакта анализируемо схемы, а информация, записанная в одной строке, соответствует коду того сигнала с определенными параметрами, который необходимо подать на один контакт либо получить с одного контакта анализируемой схемы. Незадействованные контакты кодируются кодом «выключено». В конце последней подпрограммы записывается код «конец проверки».

Информация одной подпрограммы считывается блоком 1 ввода с перфоленты в регистр

2 задания. В каждом разряде регистра 2 задания формируется кодовая информация, задающая сигнал с необходимыми параметрами по каждому контакту анализируемой схемы б.

Содержимое регистра 2 задания по команде из блока 7 управления, вырабатываемой по концу считывания подпрограммы, преобразуется в аналоговую форму и коммутируется на анализируемую схему 6 преобразователемкоммутатором 8 одновременно на все контакты. Эта же информация с регистра 2 задания поступает в блок 4 сравнения. Блок 7 управления осуществляет последовательный опрос анализируемой схемы 6 по всем контактам.

Сигнал от контакта в аналоговой форме поступает в компаратор-преобразователь 6 и анализируется по величине сравнения с эталонами верхнего и нижнего пределов анализируемого параметра. Результат анализа преобразуется в дискретную форму и по команде блока 7 управления подается на блок сравнения, где сраьнивается с сигналами, поступающими с регистра 2 задания. Результат сравнения подается в блок 7 управления и блок 8 индикации. Если анализируемая схема по данной подпрограмме работает нормально, то блок 7 управления вырабатывает сигнал для считывания следующей подпрограммы, и цикл работы повторяется.

По окончании всей программы проверки блок 7 управления вырабатывает сигнал о годности анализируемой схемы 5, который поступает в блок 8 индикации и высвечивает табло

«Годен».

В случае несоответствия логического функционирования либо заданных параметров проверяемой схемы 6 в соответствии с программой, блок 7 управления вырабатывает сигнал, ocTBHBBJlHBBIoIIlHH дальнейшую проверку схемы. Этот сигнал поступает в блок 8 индикации, который высвечивает табло «Брак», а также указывает адрес неисправности анализируемой схемы. Это позволяет включить в устройство самоконтроль, задаваемый специальной программой. При необходимости дальнейшая проверка анализируемой схемы осуществляется ручным запуском устройства.

П р ед м ет изобретения

Устройство для контроля хем цифровых вычислительных машин, содержащее анализируемую схему, блок ввода, выход которого соединен со входом регистра задания и блока управления, второй вход которого соединен с выходом блока сравнения, второй выход блока сравнения соединен со входом блока индикации, выходы блока управления соединены соответственно со входами регистра задания, блока ввода, блока сравнения и блока индикации, выход регистра задания соединен со вторым входом блока сравнения, отличающееся тем, что, с цель;о расширения функциональных возможностей, оно дополнительно содержит преобразователь, блок эталонов и компаратор-преобразователь, второй выход регистра задания соединен со входом преобразователя-коммутатора, выход которого соединен со входом анализируемой схемы, выход анализируемой схемы соединен со входом компаратора-преобразователя, второй вход которой соединен с выходом блока эталонов, а выход — со входом блока сравнения, второй вход преобразователя и третий вход компаратора-преобразователя соединены с соответствующими выходами блока управления.

378852

Редактор Е. Кравцова

Заказ 1986/4 Изд. Ке 438 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель И, Долгушева

Техред Л. Богданова

Корректоры: Е. Давыдкина и В. Петрова

Устройство для контроля схем цифровых вычислительных машин Устройство для контроля схем цифровых вычислительных машин Устройство для контроля схем цифровых вычислительных машин 

 

Наверх