15сесоюзная

 

381100

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Секта Советокив

Социалистическив

Республик

Зависимое от авт. свидетельства №

Заявлено 04.Х.1971 (№ 1702608/18-24) с присоединением заявки №

Прп ритет

Опубл икова но 15.Ч.1973. Бюллетень № 21

Дата опубликования описания 25.Х.1973

М, Кл. О 11с 29 00

Комитет по делам изобретений и открытий гри Совете Министров

СССР

УДК 681.327.17(088.8) Авторы изобретения М. Х. Степанян, В, С. Саркисян, С. М. Арабян и М. И. С

ИС СОЮЗ1,1 Ц

1jPßãHßO 1<.ggggqogg

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗАПОМИНАЮЩИХ МАТРИЦ

НА ТОНКИХ МАГНИТНЫХ ЦИЛИНДРИЧЕСКИХ ПЛЕНКАХ

Изобретение относится к запоминающим устройствам.

Известно устройство для контроля запомпнающ»х»а тонких магнитных цилиндрических пленках, содержащее блок формирователей разрядных токов, выход которого подключен к блоку коммутации разрядных обмоток матрицы, а вход — к блоку управления, блок формирователей числовых токов, один выход которого подключен к первому входу блока коммутации числовых входов матрицы, и усилитель воспроизведения.

Недостатком известного устройства является однотактная проверка запоминающих элементов матрицы, что снижает надежность работы устройства и точность контроля.

Описываемое устройство отличается от известного тем, что OHO содержит блок анализа результатов многотактной проверки запоминающих элементов матрицы, первый вход которого подключен к выходу усилителя воспроизведения, второй вход — к другому выходу блока формирователей числовых токов, установочный вход — к блоку управления, а выход — ко второму входу блока коммутации числовых входов матрицы.

Это позволяет повысить надежность устройства и точность контроля.

На фиг. 1 изобраукена блок-схема устройства для контроля запоминающих матриц на тонких магнитных цилиндрических пленках, а на фнг. 2 — вариант схемы блока анализа результатов многотактной проверки запоминающих элементов матрицы. б Устройство содержит блок управления 1, блок формирователей разрядных токов 2, блок формирователей числовых токов (3, блок коммутации числовых входов матрицы 4, проверяемую матрицу 5, блок коммутации раз10 рядных обмоток 6, 4.снлнтсль воспроизведения (УВ) 7 н блок 8 анализа рсзульгатов многотактной пповсркн запоминающих элементов матрицы.

При этом первый вход 9 блока 8 подключен

15 к выходу УВ 7, второй вход 10 — к од ому нз выходов блока формирователей числовых токов 8, установочный вход 11 — к блоку управления 1, а выход 12 — к одному нз входов 18 блока коммутации числовых входов матрицы

20 4, другой вход 14 которого подсосдпнен к блок 8.

Блок анализа результатов многотактной проверки запоминающих элементов матрицы содержит двоичные счетчики 15 и 16, выходы

25 которых подключены к схеме сравнения 17.

Выход последней подключен к одному нз входов 18 схемы «И» 19, другой вход 20 которой подключен к схеме задержки 21, а выход — к одновибратору 22. Выход одновнбратора 22

30 подключен к ключу на транзисторе 23, в кол381100 лекторную цепь, которого включена обмотка шагового искателя (ШИ) 24. Контакты 25

ШИ включены в цепи числовых входов матрицы 5. Выход одновибратора 22 подключен через дифференцирующую цепочку, состоящую из резистора 26 и конденсатора 27, к установочным входам 28 и 29 счетчиков 15 и 16 соответственно.

Счетный вход 30 счетчика 15 подключен к выходу УВ 7, а счетный вход 31 счетчика 16— к выходу схемы «И» 32, один из входов 33 которой подсоединен к блоку управления 1, а другой 34 — к трансформатору 35, подключенному к одному из выходов блока 3. На выходах блока 8 включены резисторы 36 — 38.

Устройство работает следующим образом.

После выборки адреса с запоминающей ячейки с каждым тактом обращения считывается импульс, который усиливается УВ 7, имеющим регулируемый порог срабатывания.

Усиленный и формированный сигнал с выхода УВ 7 поступает на счетный вход 80 счетчика 15. Одновременно со вторичной обмотки трансформатора 35, возбужденного током 1,„, поступает импульс на вход 34 схемы «И» 32.

На другой вход 38 этой схемы подается импульс от блока управлеиия 1. Таким образом, если дапный адрес выбран, то с выхода схемы

«И» 32 в такте «чтение» поступает импульс па вход 31 счетчика 16. Выход схемы сравнения

17 управляет потепциальиым входом 18 схемы

«И» (9. На другой вход 20 этой схемы блока управления поступает задержанный на время т схемой задержки 21 импульс. Если состояния счетчиков 15 и 16 одинаковы, что означает наличие считанного импульса па выходе

УВ 7 в каждом такте считывания, то на выходе схемы «И» 19 появляется импульс, запускающий одновибратор 22. Если же состояния счетчиков 15 и 16 не совпадают, что означает отсутствие импульсов на выходе УВ 7 в каком-либо такте чтения, то запуска одновибратора 22 не происходит. Отрицательный перепад с выхода одцовибратора 22 подается па базу транзистора 23. Трапзистор открывается, обмотка ШИ 24 обтекается током и происходит сдвиг ротора ШИ 24 па другую ламель.

Наличие одновибратора 22 позволяет устано10 вить необходимую частоту срабатывания ШИ

24. 11осле сдвига ротора ШИ 24 на новую ламель (адрес) происходит автоматическая установка в «О» счетчиков 15 и 16, после чего цикл проверки повторяется. Импульс установ15 ки в «0» вырабатывается на заднем фронте перепада на выходе одповибратора 22.

Предмет изобретения

20 Устройство для контроля запоминающих матриц на топких магнитных цилиндрических плевках, содержащее блок формирователей разрядных токов, выход которого подключен к блоку коммутации разрядных обмоток мат25 рицы, а вход — к блоку управлеяия, блок формирователей числовых токов, один выход которого подключен к первому входу блока коммутации числовых входов матрицы, усилитель воспроизведения, отличающееся тем, что, 30 с целью повышения надежности устройства и точности контроля, о»о содержит блок анализа результатов мпоготактной проверки запоминающих элементов матрицы, первый вход которого подключен к ияходу усилителя вос35 произведения, второй вход — к другому выходу блока формирователей числовых токов, установочный вход — к блоку управления, а выход — ко второму входу блока коммутации числовых входов матрицы.

381100 (B) Jli

П7 1 ол7

Р/77

Я 177 Я 2, )

- — 1

Составитель В. Рудаков

Тсхред Т. Ускова

Редактор Л. Утехина

Корректоры: Л. Корогод и А. Николаева

Типография, пр. Сапунова, 2

Заказ 2835/2 Изд. № 753 Тираж 576 Подписное

flHIII I1IN Комитета по делам изобретений и открытий при Совете Министров CCCP

Москва, К-35, Раушская наб., д. 4,5

15сесоюзная 15сесоюзная 15сесоюзная 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх