Частотно-импульсное множительно- делительное устройство

 

0 П И С A Н И Е ЗЕ25ОВ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1окзз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 10.1Х.1971 (№ 1695889/18-24) с присоединением заявки №

Приоритет

Опубликовано 27.VII.1973. Бюллетень № 32

Дата опубликования описания 18.XII.1973

М. Кл. 6 Обд 7/16

Гасударственный комитет

Совета Министров СССР аа делам изобретений и аткрытий

УДК 681.335.5(О 8.8) Авторы изобретения

E. А. Бывайков и А. Н. Латышев

Заявитель

ЧАСТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНОДЕЛ ИТ ЕЛЬ НО Е УСТРОЙСТВО

Изобретенате относится к области аналоговой вычислительной техники и может использоваться в моделирующих устройствах и измерительных устройствах с цифровым отсчетом.

Известно частотно-импульсное множительно-делительное устройство, содержащее два триггера и схему совпадения, образующие логическое триггерное кольцо, управляющее импульсно-потенциальной схемой совпадения.

Для расширения операционных возможностей и повышения уровня выходного сигнала в такое устройство включен дополнительный дешифратор состояний, что усложняет схему устройства.

Цель изобретения — упрощение частотноимпульсного множительно-делительного устройства при сохранении его операционных возможностей.

Это достигается изменением функциональных связей, в результате которого исключаются дешифратор состояний и схема совпадения.

Функциональная схема устройства показана на чертеже.

Она содержит триггеры 1 и 2, схемы 3 и 4 совпадения, источник б опорного напряжения.

Делимое в виде импульсной последовательности с частотой F> поступает на один из входов триггера 1. Соответствующий выход этого триггера подключен к одному из входов триггера 2, который своим выходом управляет работой выходной импульсно-потенциальной схемы 3 совпадения, на второй вход которой подается опорная частота источника 5

5 опорного напряжения.

Делитель в виде импульсной последовательности с частотой F< поступает на другой вход триггера 1, который соединен с одним из входов схемы 4 совпадения. Соответствующий

10 выход триггера 1 подключен к второму входу схемы 4 совпадения, выход которой соединен с вторым входом триггера 2.

Импульс из последовательности FI, поступивший на вход, опрокидывает триггер 1.

15 С выхода этого триггера подается запрещающий сигнал на схему 4 совпадения. Поступивший вслед за этим импульс из последовательности F2 возвращает в исходное состояние триггер 1, который опроиидывает трипер

20 2 и открывает схему 4 совпадения.

Триггер 2 своим выходным напряжением открывает схему 3 совпадения, и на ее выходе появляются импульсы из опорной последовательности.

25 Если F((0,5 Рз, то импульс из последовательности F2 проходит через схему 4 совпадения ат возвращает триггер 2 в исходное состояние. Триггер 2 своим выходным напряжением закрывает схему 3 совпадения, и на

30 выход устройства прекращается поступление

392508

Предмет изобретения

Составитель В. Быков

Корректоры: А. Николаева и Л. Корогод

Редактор И. Грузова

Техред Т. Курилко

Заказ 3380/12 Изд. № 1825 Тираж 647 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д, 4/5

Типография, пр. Сапунова, 2 импульсов опорной последовательности. Таким образом, выходной сигнал устройства представляет собой «вырезку» из опорной последовательности.

Средняя частота на выходе устройства определяется выражением

F вых: оп.

Если 0,5 Fg

С выхода триггера 1 поступает запрещающий потенциал на схему 4 совпадения. Приходящий далее импульс из последовательности F2 не проходит через схему 4 совпадения, а возвращает триггер 1 в исходное состояние.

Таким образом, на выход устройства будут поступать импульсы опорной последовательности до тех пор, пока между двумя импульсами из последовательности F> не пройдут два импульса из последовательности Fz.

В этом случае триггер 2 возвращается в исходное состояние и закрывает схему 3 совпадения. В крайнем случае, когда F;=F, на выход устройства постоянно проходят импульсы опорной последовательности.

Частотно-импульсное множптельно-целительное устройство, состоящее из двух триггс10 ров, двух схем совпадения, источника опорного напряжения, отличаюшееся тем, что, с целью упрощения, один из выходов первого триггера подключен ко входу второго триггера, второй выход первого триггера подключен

15 к одному из входов первой схемы совпадения, другой вход которой соединен с вторым входом первого триггера, выход первой схемы совпадения подключен к другому входу второго триггера, выход которого подключен к

20 входу второй схемы совпадения, другой вход которой соединен с источником опорного напряжения.

Частотно-импульсное множительно- делительное устройство Частотно-импульсное множительно- делительное устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может найти применение в аналоговых, цифроаналоговых, специализированных устройствах и вычислительных машинах

Изобретение относится к устройству для измерения расхода электроэнергии, содержащему по меньшей мере один преобразователь сигма-дельта, приспособленный для выдачи последовательности цифровых импульсов, цифровой счетчик для суммирования выходного сигнала преобразователя сигма-дельта и средство сигнализации для выдачи выходного сигнала при достижении суммарным сигналом заранее заданной величины

Изобретение относится к вычислительной технике и предназначено для использования в системах обработки и преобразования информации

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к электронике и может быть использовано при обработке аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в цифровых системах управления
Наверх