Изобретения

 

Союз СоветскМФ

Социапистических

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

М.Кл. С 06f 7/42

Заявлено 16.l l.1970 (№ 1403936/18-24) с присоединением заявки №вЂ”

Государственный комитет

Совета Министров СССР по делам изобретений и открытий

Приоритет—

УДК 621.374.32 (088.8) Опубликовано ЗО.Х1.1973. Бюллетень ¹ 48

Дата опубликования описания 29.Vlf.1974

Автор изобретения

В. В. Кривенков

Заявитель

ДВУХТАКТН ЫЙ ПОЛУСУММАТОР

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении различных арифметических и логических устройств цифровой техники.

Известны двухтактные полусумматоры на ферротранзисторных ячейках (ФТЯ) с обмотками базовой, коллекторной, записи и считывания, однако эти полусумматоры схематически сложны.

Цель изобретения — упрощение схемы двухтактного полусумматора на ФТЯ.

Цель достигается тем, что предлагаемый полусумматор содержит в каждой ФТЯ дополнительную базовую обмотку и выходную обмотку, а также общий дополнительный транзистор, причем дополнительная базовая обмотка каждой ФТЯ включена последовательно и встречно с базовой обмоткой другой ФТЯ, а выходные обмотки ФТЯ соединены последовательно и согласно и подключены к базе дополнительного транзистора и к источнику смещения.

Прнпцппиал иал схема предлагаемого полу сум матора пр ивсдсп а из черте>ке (в данном случае полусумматор содержит две ФТЯ).

Первая ФТЯ построена на транзисторе 1 и сердечнике 2 с базовой обмоткой 8, коллекторной обмоткой ./, обмотками 5 записи и б считывания. Вторая ФТЯ построена на транзи2 сторе 7 и сердечнике 8 с базовой обмоткой 9 коллекторной обмоткой 10, обмотками 11 записи и 12 считывания.

Связь между ФТЯ осуществляется с по5 мощью дополнительных базовых обмоток И и

14. Дополнительная базовая обмотка И включена встречно с базовой обмоткой 9, а дополнительная базовая обмотка l4 — встречно с базовой обмоткой 8. Кроме того, обе ФТЯ свя1О заны посредством последовательного соединения выходных обмоток 15 и Iб, включенных согласно основным базовым обмоткам и соединяющих базу дополнительного транзистора

17 с источником 18 смещения. Обмотка 15раз15 мещепа на сердечнике 2, обмотка lб — на сердечнике 8.

Коллекторы транзисторов 1 и 7 обеих ФТЯ через нагрузку 19, а коллектор дополнительного транзистора 17 через нагрузку 20 соединеzo ны с источником 21 импульсного коллекторного питания.

Работает предлагаемый полусумматор следующим образом.

Пусть Х и У вЂ” входные сигналы, S — зна25 чение суммы, Р— значение переноса. Каждый входной сигнал перемагничивает только один из сердечников. Пусть импульс Х поступает па обмотку 5, импульс У вЂ” на обмотку ll, импульс считывания — на обмотки б и 12. Вход„"о пые сигналы устанавливают сердечники 2 или

409223

8 в состояние «1», сигнал считывания — в состояние «О».

Устройство работает по двухтактной системе. По первому такту поступают входные сигналы Х и У, по второму — тактовые импульсы.

Пусть Х = 1, У = О. Тогда на пер вам такте сердечник 2 перемагнитится в состояние «1», на втором такте он переводится в состояние

«О». При этом транзистор 1 открывается, и на выходе имеется сигнал суммы $ = 1. Аналогичная работа будет и при Х = О, У = 1.

При Х = 1, У = 1 оба сердечника (2 и 8) перемагничиваются в состояние «1», на втором такте они переводятся в состоя нпе «О», при этом на дополнительных базовых обмотках

18 и 14 на водятся напряжения, полярность которых противоположна полярности,напряжений на основных базовых обмотках 8 и 9.

Таким образом, напряжения на обмотках 8, 14 и 9, 18 взаимно компенсируются, транзисторы 1 и 7 остаются запертыми, в итоге выходной сигнал суммы $ = О.

При Х = О, У - О на базах транзисторов 1 и 7 индукцируются напряжения помехи, вызванные непрямоугольностью петли гистерезиса, причем за счет встречного включения основных и дополнительных базовых обмоток (8 и 14, 9 и 18) эти напряжения взаимно компенсируются.

Сигнал переноса Р = ХУ вырабатывается дополнительным транзистором 17, база которого через последовательное соединение выходных обмоток 15 и 1б подключена к источнику запирающего базового смещения. Величину напряжения смещения Е,„выбирают на основании соотношения

2 е,Ä) — Л > f Е„,())е„! где е,„ — величина напряжения, индуцируемого в выходных обмотках при считывании, Л—

5 порог срабатыьания транзистора.

В результате транзистор 17 открывается только в том случае, если сумма индуцируемых в выходных обмотках напряжений превышает запирающее напряжение на величину, 10 достаточную для отпирания базы. Этот случай возможен лишь при одном сочетании входных сигналов: Х = — 1, У = 1, что и необходимо для реализации сигнала переноса Р = ХУ.

Коллекторное питание выбрано импульс15 ным для ликвидации ложных срабатываний транзисторов на первом такте.

Устройство допускает разновременный приход входных сигналов.

Предмет изобретен ия

Двухтактный полусумматор, содержащий две ферротранзисторные ячейки с обмотками базовой, коллекторной, записи и считывания, 26 отличающийся тем, что, с целью упрощения схемы, он содержит в каждой ферротранзисторной ячейке дополнительную базовую обмотку и выходную обмотку, а также общий дополнительный транзистор, причем дополни30 тельная базовая обмотка каждой ферротранзисторной ячейки включена последовательно и встречно с базовой обмоткой другой ферротранзисторной ячейки, а выходные обмотки ферротранзисторных ячеек соединены последо35 вательно и согласно и подключены к базе дополнительного транзистора и к источнику смещения,

Изобретения Изобретения 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи и обработки цифровой информации и т.п. Технический результат - повышение быстродействия устройств преобразования информации. Многозначный сумматор по модулю k содержит три токовых входов, три выходных транзисторов с объединенными базами, два источника напряжения смещения, три выходных транзисторов другого типа проводимости с объединенными базами, пять токовых зеркал, две шины источника питания. 4 ил.
Наверх