Патент ссср 417902

 

1 "@те ктно т б "XXHHHqeCgae котюка 1лс: л нбвд! с

4I7902

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВ1 ОР(.НОМУ СВКДИ7ЕЗЙ;" Тд .от

Союз Советских

Социалйстнчбских

Респу611кк

Зависимое от авт. свидетельства №

Заявлено 1О.V. 1972 (¹ 1782358. 26-9) М. Кл. Н 03k 13!20 с присоединением заявки №

Приоритет

Опубликовано 28.11.19 4. Бюллетень ¹ 8

Дата опубликования описания 2Л"П.1974

Гасударственный комитет

Саввтв Министров СССР аа делам изобретений и открытий

УДЫ 681.325(088.8) Автор изобретения

Ю. В. Ерилов

Заявитель

СЛ ЕДЯ ЩИ и П РЕОБ РАЗ О ВАТ ЕЛ Ь П ЕР И ОДА СЛ ЕДО ВАН ИЯ

ИМПУЛЬСОВ

Изобретение относится к области автоматики и вычислительной техники и может использоваться в системах обраооткн информации, в системах автоматического регулироВ2ния д;Iя запОмин2ния и ВоспроизВедения н2- 5 чального значения частоты различных частотных датчиков, в цифровых приборах для измерения еанфранизких частот и т. д.

Известен следящий преобразователь периода следования импульсов, содержащий 1о реверсивный счетчик и делитель частоты, подключенные к соответствующим входам схем совпадения, выходы которых соединены с входами собирающей схемы, источник опорной частоты. Однако в нем наблюдается значительная фазовая нестабильность частоты выходного (аналогового) сигнала, флуктуация выходной информации, .представленной в цифровой форме, относительно установившегося значени"., а также при использовании его в качестве перемножитепя входной частоты его конструкция усложняется, так как в его состав вводят дополнительное пересчет тиос устройство.

Цель1о изобретения являстсч повышспис то шости преобразования и расширения функциональных возможностей.

Для этого в предлагаемый преобразователь введены дополнительная схема совпадения и — триггер, один вход которого подключен к выходу собирающей схемы, а другой — к источ11ику ОисрIIOli 12cTGTы и Одному Входу доно lllliTcльиой схе,ibl совпадения, а выход

1рш гера .=Оедн11си с другим входом дополнительной схемы совпадения, выход которой подкл,счсн к вх ду делителя частоты, причем вь;хсд делител» частоты соединен с суммирующим входoì реверсив11сго счетчика.

1!и чертеже представлена блок-схема опись1взсмсгс преобразователя.

0li со,ер l IIT реверсивный счетчик 1, делитель 2 ча тоты, им;1ульсио-потенциальные схсмь1 3 совпадения (вентили), собирающую схему 4, / — c . триггер 5, доиолнительну1о схему G совпадеш1я и источник 7 опорной частоты.

Преобразователь имеет вход 8. Зна ение периода вход 101; 12стоты в параллельном коде снимается с группы выходных шпн 9, а анаЛОГОВЫО ВЫ.;ОД Ii le СИГНаЛЫ вЂ” С ГРУППЫ

1Н -1 1

В усгансвившс::1С-: ре>ки.;1е на суммирующий вход ревсрсив,cro счетчика 1 поступают импульсы с Выхода делителя 2 !2cTQThI, частота следования Г„.,..-, которых равна частоте входн1.: х им пу- ьсов,-, пос1упающих по входнс1; ш1гне 8 на .второй (Вычитающпй) вход реверспв1.. гс счет:ика 1. При этом на выходах шин 9 счетчика 1 и на первых Входах схе.. 3:,",|Io iâóioò,",оте11циальные сигналы, соо-.ве:ству сщие наксп1енному в счетчи4)7902 ке 1 коду У, а на выходах шин 10 делителя

2 и соответственно на вторых входах схем 3-— импульсные сигналы F„„,,; 2.",,;;; 4 Е .. у,. >,г

B!ty

Учитывая коэффициент деления делителя 2, значение частоты следования импульсов с выхода дополнительной схемы 6, которые поступают на вход делителя частоты 2;

Еяч = 2" . "н ых =- 2" . Fez, где F„„«„— значение частоты следования и мпульсов на входе делителя, n — количество двоичных разрядов делителя 2.

Импульсные сигналы с выходов схем 3 поступают на входы собирающей схемы 4, на выходе которой образуется импульсный сигнал, частоты следования импульсов которого

ы 2л где F„— частота следования импульсов на выходе собирающей схемы 4.

Каждым импульсом с выхода собирающей схемы 4 j — k триггер 5 опрокидывается и закрывает дополнительную схему 6.

Поступивший вслед за этим очередной импульс с выхода источника опорной частоты поступает на второй вход 1 — k — триггера 5 и возвращает этот триггер в первоначальное состояние. При этом вследствис задержки появления сигнала на выходе j — k три ггера,при поступлении на его вход сигнала происходит пропуск одного импульса с источника 7 опорной частоты дополнительной схемой 6. Таким образом, поступление на первый вход / — k триггера 5 с выхода собирающей схемы 4 импульсной последовательности Р„приводит к появлению на выходе дополнительной схемы

6 импульсной последовательности, частоты следования которой определяется выражением дч

Т дч — — F0 — Ж

2п где F, — частота следования импульсов с выхода источника опорной частоты.

2" +код N=Г, ° Т„„

1 где Т„,-=- — период следования входных

Г„... импульсов.

Следсватсчьно, значенис кода Х, накоплен5 ного в реверсивном счетчике 1, прямо пропорционально периоду следования входных импульсов, поэтому предложенное устройство может быть использовано в качестве следящего преобразователя «период код». Нали10 чие группы выходных шин 10 позволяет без усложнения устройства производить перемножение входного сигнала на постоянные коэффициенты 2, 4, 8... 2".

Поскольку сигнал F„„, па выходе делителя

15 2 представляет импульсную последовательность с высокой фазовой стабильностью, определяемой нестабильностью фазы источника опорной частоты и фазовой нестабильностью при прохождении этого сигнала через

20 делитель 2, информация, представленная в цифровом коде на выходе реверсивного счетчика 1, не флуктуирует относительно установившегося значения.

Предмет изобретения

Следящий преобразователь периода следования импульсов, содержащий реверсивный

30 счет чик и делитель частоты, подключенные к соответствующим входам схем совпадения, выходы которых соединены с входами собирающей схемы, источник опорной частоты, о тли ч а ющи и с я тем, что, с целью повыше35 ния точности преобразования и расширения функциональных возможностей, в него введены дополнительная схема совпадения и j — lг триггер, один вход которого подключен к выходу собирающей схемы, а другой — к ис40 точнику опорной частоты и одному входу дополнительной схемы совпадения, а выход триггера соединеп с другим входом дополнительной схемы совпадения, выход которой подключен к входу делителя частоты, причем

45 выход делителя частоты соединен с суммирующим входом реверсивного счетчика.

417902

Составитель А. Кузнецов

Техред Г. Васильева

Корректор Н. Торкнна

Редактор Т, Горячева

Типография, пр. Сапунова, 2

Заказ 1558/15 Изд. ¹ 1358 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4/5

Патент ссср 417902 Патент ссср 417902 Патент ссср 417902 

 

Похожие патенты:

В п // 408266

Изобретение относится к электрорадиоизмерительной технике и может быть использовано при построении цифровых измерителей отношений временных интервалов
Наверх