Устройство для умноженияпоследовательности импульсов напостоянные коэффициенты

 

О П И С А Н И Е <>4273>>

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 24.11.71 (21) 1717235/18-24 (51) Ч К |. 6 06f 7/39 с присоединением заявки— (32) Приоритет—

Опубликовано 05.05.74. Бюллетень ¹ 17

Государстаеннмй комитет

Сонета й1инистров CEGP по делам изобретений и открв|тий (53) УДК 681.325.5 (088.8) Дата опубликования описания 05.02.75 (72) Автор изобретения (71) Заявитель

Ш. М. Гейдаров

Нальчикский завод телемехаиической аппаратуры впт Б

|Оа,ц1 И1|Б 1о-, (54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ

ПОСЛ ЕДОВАТЕЛЪНОСТИ ИМПУЛЪСОВ НА

ПОСТОЯННЫЕ КОЭФФИЦИЕНТЫ

Изобретение относится к области вычислительной техники и может найти применение в системах централизованного контроля.

Известно устройство для умножения двоичных и двоично-десятичных кодов на постоянные коэффициенты, содержащее блок ввода коэффициентов, который состоит из делителя частоты на счетных триггерах, шифратора позиционного кода в прямой двоичный код и потенциально-импульсных вентилей. Для умножения последовательности импульсов на постоянные коэффициенты в известном устройстве шины постоянных коэффициентов подключены ко входу шифратора прямого кода, выход которого подключен к потенциальным входам потенциально-импульсных вентилей, а импульсные входы последних подключены к нулевым выходам триггера делителя частоты.

Максимальное число диодов шифратора прямого кода для задания одного постоянного коэффициента в известном устройстве равно числу разрядов делителя частоты, выполненного на счетных триггерах. Это усложняет шифратор, а следовательно, устройство в целом.

Цель изобретения заключается в уменьшении объема аппаратуры устройства умножения последовательности импульсов на постоянные коэффициенты.

Эта цель достигнута за счет того, что предложенное устройство дополнительно содержит шифратор дополнительного кода, входы которого соединены со второй схемой сборки, и инвертор. Выходы шифратора дополнительного кода подключены к потенциальным входам импульсно-потенциальных вентилей. Выход второй схемы сборки соединен с третьим входом первой схемы совпадения и через инвертор со вторым входом второй схемы совпадения.

Схема устройства представлена на чертеже.

Устройство содержит делитель частоты 1 на счетных триггерах 2, предназначенный для формирования из исходной импульсной последовательности набора последовательностей импульсов с убывающими по двоичному закону частотами следования. Инверсные выходы триггеров 2 делителя I подключены к импульсным входам потенциально-импульсных вентилей 8, потенциальные входы которых подсоединены к выходам шифратора 4 прямого кода и шифратора 5 дополнительного кода.

Шифратор 4 предназначен для преобразования поступающего по шинам б позиционного кода коэффициента в прямой двоичный код, а шифратор б — для преобразования позиционного кода коэффициента, поступающего по шинам 7 в дополнительный код.

427339

У,ы, =%К 2-, У,,„,,=У К .2-, Шины 7 соединены со входами схемы сборки 8, к выходу которой подключен инвертор 9.

Выходы схемы сборки 8 и инвертора 9 подключены соответственно ко входам схем совпадения 10 и 11, управляемых по другим входам триггера вычета 12.

Схемы совпадения 10 и 11 через схему сборки 18 подключены к выходу 14 устройства.

Установочный вход 15 триггера вычета 12 соединен с выходами вентилей 8, а сбросовый вход 16 — со входом 17 устройства и с одним из входов схемы совпадения 10.

Устройство работает следующим образом.

При поступлении позиционным кодом постоянного коэффициента по шинам б на выходе шифратора 4 появляется значение постоянного коэффициента прямым двоичным кодом, в соответствии с которым открываются соответствующие вентили 8. При этом на выходе схемы сборки 8 выходной сигнал отсутствует, вследствие чего запрещается прохождение импульсов через схемы совпадения

10, а выходным сигналом инвертора 9 разрешается прохождение импульсов через схему совпадения 11. B случае если по шине 17 на вход делителя частоты 1 поступает N последовательных импульсов, на выходе вентилей

8 появляется число импульсов, равное где К вЂ” постоянный коэффициент в пределах от 0 до 2;

Р— число разрядов делителя частоты 1.

Это число импульсов поступает на установочный вход 15 триггера вычета 12. Так как сбросовый вход 16 последнего подключен ко входу 17 делителя частоты 1, то триггер вычета .12 изменяет свое состояние NI(> 2-Р раз.

При этом на выходе схемы совпадения 11 появляется столько же импульсов, которые через сборку И поступают на выход 14 устройства.

Допустим, что постоянный коэффициент поступает позиционным кодом по шинам 7.

При этом на выходе шифратора 5 появляется значение этого коэффициента в дополнительном коде, в соответствии с которым отxpbIIBBIoòñÿ соответствующие вентили 8. В этом случае на входе схемы сборки 8 присутствует сигнал, который разрешает прохождение импульсов через схему совпадения 10, а через инвертор 9 запрещает прохождение импульсов через схему совпадения 11.

Если при этом по шине 17 на вход делителя частоты 1 поступает N последовательных импульсов, то на выходе вентилей 8 появляется число импульсов, равное где К =2" — К;;

К вЂ” постоянный коэффициент в пределах от 0 до 2Р.

Зо

Это число импульсов поступает на установочный вход 15 триггера вычета 12.

Так как сбросовый вход 16 последовательно подключен ко входу 17 делителя частоты

1, триггер вычета 12 изменяет свое состояние

N - К . 2- раз, тем самым запрещая прохождение такого же числа импульсов через схему совпадения 10 из импульсов, поступающих на ее вход по шине 17. Таким образом, на выходе схемы совпадения 10 появляется число импульсов, равное живых =Nsrix =Л вЂ” У. К ь . 2

Заменив К =2 — К, получим, что вых К2 2

Это число импульсов через схему сборки

И поступает на выход 14 устройства.

Для формирования какого-либо коэффициента двоичным кодом шина выбора этого коэффициента должна быть нагружена через развязывающие элементы на столько выходов шифратора, сколько единиц содержится в двоичной записи этого коэффициента. Поэтому, если значение коэффициента в прямом двоичном коде содержит большее число единиц, чем в дополнительном, шину задания этого коэффициента необходимо подключить к шифратору 5, и наоборот. Благодаря этому при большом числе задаваемых коэффициентов может быть существенно уменьшен объем шифраторов 4 и 5, что особенно важно при выполнении устройства на интегральных микросхемах.,Предмет изобретения

Устройство для умножения последовательности импульсов на постоянные коэффициенты, содержащее делитель частоты, выходы разрядов которого подключены к импульсным входам импульсно-потенциальных вентилей, шифратор прямого кода постоянных коэффициентов, выходы которого подключены к потенциальным входам импульсно-потенциальнььх вентилей, выходы которых объединены и подключены ко входу установки «1» управляющего триггера, выходы управляющего триггера подключены соответственно ко входам первой и второй схем совпадения, второй вход первой схемы совпадения подключен ко входу установки «О» управляющего триггера и ко входу делителя частоты, выходы схем совпадения через схему сборки подключены к выходной шине устройства, отличающееся тем, что, с целью упрощения устройства, оно дополнительно содержит шифратор дополнительного кода, входы которого соединены со второй схемой сборки, и инвертор; выходы шифратора дополнительного кода подключены к потенциальным входам импульсно-потенциальных вентилей; выход второй схемы сборки соединен с третьим входом первой схемы совпадения и через инвертор со вторым входом второй схемы совпадения.

427339

Составитель И. Долгу шева

Редактор Л. Утехина Техред А. Камышникова Корректор И. Симкина

Заказ 1718/563 Изд. № 825 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. «Патент»

Устройство для умноженияпоследовательности импульсов напостоянные коэффициенты Устройство для умноженияпоследовательности импульсов напостоянные коэффициенты Устройство для умноженияпоследовательности импульсов напостоянные коэффициенты 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к области вычислительной техники, предназначено для параллельного вычисления разрядными срезами m-мерных массивов данных и может быть использовано для решения задач, связанных с обработкой m-мерных массивов данных

Изобретение относится к области обработки информации и может быть использовано в вычислительной технике, системах коммуникации и защиты информации от несанкционированного доступа
Наверх