Устройство для временного сжатия входного сигнала

 

Ят.-=

aaTe8т7:и: .85

-((42 44

О и и с А (гт(г"е -

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К АВТ©РСКОМУ СВИДВТВЯЬСТВУ (61) Завп имое от а вт. свндетельства 253456 (22) Заявлено 12.10.77 (21) 1704643/26-9

:;51) (1.К,л. H 03k 5/159 с присоединением заявки Ле—

Государственный номнтет

Совета 1йнннстрав СССР

Il0 долам иэооретеннй н открытий (32) Прпорнтет— (53) УДК 622.374 (088.8) Опуб.;(нковано !5,05.74. Бюллетень М 18

Дата опубли(ования описания 04.02.75. (72) ABTopb( изобретения

В. А. Кокурин, IO. Л. Пиневская и В. П. Гликлих (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВРЕМЕННОГО СЖАТИЯ

ВХОДНОГО СИГНАЛА

Изобретение относится к области автоматики и вычислительной техлики и предназначено для анализа сигналов в реальном масштабе времени, согласования полосы сигнала с полосой пропускания анализирующей аппаратуры и так далее, Известное устройство по авт. св. ¹ 253456 имеет плохую температурную стабильность.

Цель изобретения — повышение температурной стабильности устройства.

Для этого в цепь обратной связи каждой магнитострикционной линии задержки дополнительно введен одноразрядный буферный регистр, управляющие входы которого подключены к выходу дополнительно введенного распределителя импульсов, вход которого подключен к выходу генератора тактовых импульсов.

На фиг. представлена блок-схема предлагаемого устройства; «а фиг. 2 — блок-схе»а распределителя (делителя частоты); на фиг. 3 — - дпатрах(ма работы распределителя; на фиг, 4 — блок-лема одного из каналов памяти, входящего в блок памяти; на фнг. 5— схема блока управления; на фиг. G — диаграмма работы буферного регистра.

Предлагаемое устройство состоит из преобразователя 1 аналог — код, выход которого соединен со входом блока 2 памяти, выполненного на магнитостр(икционных линиях задержки> в цепь обратнои связи которых включены одноразрядные буферные регистры т.

Выходы буферных регистров 8 соединены со входами преобразователей код — аналог 4. Управление преобразователем 1 аналог — код и буферными регистрами 8 осуществляется блоком б управления, на вход которого поступает частота со стабильного (например, кварцевого) генератора б тактовых импульсов, а выходы блока б управления соединены с преобразователем 1 аналог — код и блоком 2 памяти.

В блоке 5 управления имеется делитель частоты, которь(й формирует управляющие импульсы, обеспечивающие синхронную устойчивую работу многоканального устройства сжатия. Частота генератора б определяется частотой выборок на выходе блока 2 памяти и возможным уходом времени задержки линий с точки зрения обеспечения компенсации этого ухода буферным регистром. Для обеспечен(ия работы буферного регистра частота генератора б должна быть не менее, чем в 4 раза больше частоты сжатых выборок на выходе г(ишии задержки каждого из каналов. Таким образом, на делителе частоты в блоке 5 управления формируется не менее четырех сдвинутых одна относительно другой тактовых серий, частота импульсов каждой из которых равна номннальнои частоте выборок на выхо428544

65 де линий задержки. Такие серии могут- быть получены на кольцевом регистре сдвига, на вход которого подана частота генератора б (фиг. 2), где 7, 8, 9, 10 — разряды регистра сдвига; П, 12, 18, 14 — выходные шины распределителя (фиг. 2).

Каждый канал памяти (фиг. 4) многоканального устройства сжатия, входящего в состав блока 2 памяти и состоящего из электронного ключа 15, магнитострикционной линии задержки 1б и одноразрядного буферного регистра 3, который выполнен на триггерах 17, 18 и схемах совпадения 19, 20.

Преобразователь 1 аналог †к подключается к клемме 21. Клемма 22 записи и клемма 28 считывания соединяются с блоком 5 управления. 24 — выход на преобразователь 4 код — аналог; 11 — 14 — шины, соединяемые с соответствующими шинами распределителя.

Блок 5 управления состоит из электронного ключа 25, магнитострикционной линии задержки 2б, триггеров 27, 28, 29, 80 и схем совпадения 81 и 82.

Триггеры 27, 28 и схемы совпадения 81, 32 образуют буферный регистр, аналогичный буферному регистру 8, который компенсирует уход времени задержки при изменении температуры.

Клемма 88 записи и клемма 84 стирания соединяются с блоком 2 памяти.

Контактом 85 (фиг. 5) через ключ 25 в управляющло магвитострикционную линию задержки 2б записывается одиночный импульс, который циркулирует по цепи, проходя через буферный регистр и регистр сдвига, выполненный на триггерах 29, 80, являющийся дополнительным элементом задержки на один бит и обеспечивающий работу линии задержки 26 в режиме «память», когда линия задержки 2б по объему памяти аналогична линиям задержки 1б каждого из каналов блока памяти.

Снимаемые с триггера 80 управляющие сигналы «запись» и «стирание» обеспечивают считывание информации из преобразователя 1 аналог — код и занесение ее в магнитострикционные линии задержки блока 2 памяти через ключи, аналопичные ключу 15 на схеме (фиг. 4), и осуществляют запрет цепи регенерации магнитострикционной линии задер>кки 1б в момент занесения информации, чем достигается стирание старой информации.

Циркулирующие по линии задержки 2б импульсы, так же как и выборки входного сигнала в линиях задержки блока памяти, за счет нестабильности времени задержки линий флюктуирует во времени. Включение в цепь обратной связи одноразрядных буферных регистров позволяет стабилизировать временное положение циркулирующих выборок на выходе буферного регистра, несмотря на изменение времени задержки лициний задер>кки в процессе работы.

Выборка с выхода линии задержки (напри5

Зо

З5

55 мер, 1б, фиг. 4) записывает информацию в триггер 18, который выдает управляющий потенциал на вход схемы совпадения 20, на второй вход которой подана серия тактовых импульсов с шины 18. Таким образом, на выходе схемы совпаделия 20 появится импульс, причем в строго определенный такт серии fs шины 18 при наличии разрешающего потенциала на триггере 18. Так как на сброс триггера 18 подана тактовая серия f4 с шины 14, то в дальнейшем на выходе совпадения схемы 20 импульсов не будет до прихода следующей выборки с выхода линии задержки 1б. Импульс с выхода схемы совпадевия 20 устанавливает триггер 17 в состояние, разрешающее прохождение тактовой серии fI с шины П через схему совпадения 19, а так как триггер 17 сорасывается тактовой серией f» с шины 12, то на выходе схемы совпадения 19 всегда будет только один импульс в такт, соответствующий тактовой серии fI шины 11, на каждую приходящую выборку на вход одноразрядного буферного регистра 8 с выхода линии задержки 1б. Аналогично работают" буферные регистры в каждом из каналов многоканального устройства сжатия. Временная диаграмма, поясняющая работу буферного регистра, приведена на фиг. 6.

Из временной диаграммы и приведенного объяснения работы .буферного регистра видно, что возможный интервал изменения времени задержии линии от значения т ., в котором возможна компенсация этого ухода с помощью одноразрядного буферного регистра 8, управляемого частотами, сформированными на делителе частоты, лежит в пределах от заднего фронта импульса тактовой серии

f4 с шины 14 до переднего фронта импульса тактовой серии f3 с шины 18.

Из временной диаграммы видно, что этот интервал не симметричен относительно тактовой серии (1 с шины 11. Задавая частоту геператора большей чем в 4 раза частоты выборок сжатой реализации, можно расширить допустимый интервал и сделать его симметричным относительно тактовой серии fI Если учесть, что выборка на выходе линии задержки 1б имеет конечную длительность, а система цифровых элементов достаточное быстродействие, то допустимый предел изменения времени задержки линии задержки 16, компенсируемый с помощью одноразрядного буферного регистра 8, может быть еще увеличен и в пределе стремится к периоду следования выборок на выходе устройства сжатия.

Предмет изобретения

Устройство для временного сжатия входного сигнала по авт. св. № 253456, отличающееся тем, что, с целью повышения температурной стабильности устройства, в цепь обратной связи каждой магнитострикционной линии задержки дополнительно введен одноразрядный буферный регистр, управляющие вхо428844

12 ды которого подключены к выходу дополнительно введенного р аспределителя импульсов, вход которого подключен к выходу генератора а тактовых импульсов.

Устройство для временного сжатия входного сигнала Устройство для временного сжатия входного сигнала Устройство для временного сжатия входного сигнала 

 

Похожие патенты:
Наверх