Устройство для индикации
у фю ч
32559
<») 4
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистических
Республик
IC АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства— (22) Заявлено !3.12.72 (21),1858915118-24 с присоединением заявки №вЂ” (32) Приоритет—
Опубликозано 15.06.74. Бюллетс:гь ¹ 22, (ата опубликования описания 11.07.75 (51) 4(. Кл. 6 06k 15, 18
Государственный комитет
Совета Министров СССР (53) УДК 681.327.11 (088.8) по делам изобретений и открытий (72) Авторы изобретенная
Д. Д. Ровинский, В. В. Добролюбов, А. E. Ерохин и В. В. Лурье (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ
Изобретение относится к области электротехники. Устройство может быть использовано для контроля правильности прохождения сигналов малой длительности.
Известно устройство для индикации, содержащее ячейки памяти, выполненные на тиристорах, аноды которых через индикаторные лампы подключены к положительной шине питания, управляющие электроды через диод, резистор и согласующий трансформатор — к входным шинам, и блок гашения, выполненный на двух согласующих трансформаторах, тиристоре, резисторах, диодах и транзисторе. База последнего связана через резистор и первый согласующий трансформатор с отрицательной шиной питания, входными шинами и катодом тиристора, анод которого через демпфирующий элемент и последовательно соединенные резисторы и конденсатор связан с положительной шиной питания.
Эмиттер транзистора, катод тиристора и второй согласующий трансформатор подключены к отрицательной шине питания, управляющий электрод тиристора через диод, резистор и второй согласующий трансформатор к входным шинам. Однако такое устройство применимо для одновременной индикации не более одного сигнала на входе.
В целях расширения области применения в предлагаемое устройство введен ключ, выполненньш на резисторах, стабилитроне и транзисторе, коллектор которого подключен к катодам тиристоров ячеек памяти, база через первый резистор к положительной шине питания и к коллектору транзистора блока гашения, эмиттер — через стабилитрон к отрицательной шине питания, а через второй резистор к положительной шине питания.
На чертеже показана схема предлагаемого устройства.
Устройство содержит и ячеек памяти 1, выполненных на тиристорах 2, индикаторны.< лампах 8, подключенных к положительной шине 4 питания, диодах 5, резисторах б и
1 согласующих трансформаторах 7, к первичным обмоткам которых подключены входные шины 8. Блок 9 гашения выполнен на согласующих трансформаторах 10 и 11, первичные обмотки которых подключены к входным ши20 нам 12 и 18 соответственно, тиристоре 14, соединенном катодом с отрицательной шиной
15 питания, резисторах 1б — 19, диоде 20, выполняющем функцию демпфирующего элемента, диоде 21, конденсаторе 22 и транзис25 торе 23. Ключ 24 выполнен на резисторах 25 и 2б, стабилитроне 27 и транзисторе 28.
Сигналы поступают в ячейки памяти через входные шины 8 (в любой последовательности или одновременно) и через трансфорЗО маторы 7 и диоды 5 приходят на управляю432559 щие электроды тиристоров 2. Для улучшения помехоустойчивости ячеек памяти параллельно управляющему электроду и катоду тиристоров 2 подключены шунтирующпе резисторы 6. При этом тирпсторы 2, на управляющпе электроды которых пришел сигнал, включают индикаторные лампы 8.
Питание ячеек памяти осуществляется через электронный клгоч 24, Выполненный н3 транзисторе 28, в цепи базы которого резистор 25 ограничивает базовый ток, а эмиттер подкл1очсн к шинам 4 и 15 питания через цепочку смещения пз стаоплптрона 27 в диодном включении п резистора 26, причем стабилптрон 27 одновременно стабилизирует ток через эмиттер транзистора 28. Режим транзистора 28 выбран таким,;тэ в нормальном состоянии он открыт п находится в насыщении. Это обеспечивает стабильную раооту устройства.
При подаче на входнуго шину 12 команды < сброс» включается уггравлягощий транзистор 28 блока 9 гашения через трансформатор 10 и резистор 16. iB результате запирается транзистор 28 и исчезает напряжение на его коллекторе, вследствие чего обесточиr31oòñÿ катоды тиристоров 2 ячеек памяти и индикаторные лампы гаснут.
Длительность сигнала сброса на шине 12 дочжна превышать максимальное время выключения тиристоров 2.
Если необходимо произвести гашение тирпсторов 2 от сигнала меньшей длительности, То этот сигнал подается на входную шину 18.
Прн этом через трансформатор 11 и диод 21 сигнал поступает на уг1равля1ощий электрод тпристора 14, зашунтпрованного резистором
19 для повышения помехоустойчивости. Тирпстор 14 включается п через резистор 18 заряжает конденсатор 22, формпру Я сигнал длительности, превыш":þùåé время гашения тгпр,гсторов 2. Сформированный сигнал через трансформатор 10 запускает транзистор 28, выключая, как изложено выше, транзистор
28 и тиристоры 2. Как только конденсатор 22 зарядится, тиристор 14 выключается и конденсатор 22 разряжается через резистор 17.
Диод 20 осуществляет демпфирование обратных BblooocoB при выключении тпрпстора 14.
1О Предмет изобретения
Устройство для индикации, содержащее ячейки памяти, выполненные Н3 тпристора.;, àíî,hI которых через индикаторные лампы подкгпочены к положительной шине питания, управляющие электроды через диод, резистор 11 согласующий трансформатор — к входным шинам, блок гашения, выполненный на двух согласующих трансформаторах, тиристоре, резисторах, диодах п транзисторе, база которого связана через резистор п первый согласующий трансформатор с отрицательной
1пиной питания, входными шпнамп п катодом тпрпстора, анод которого через демпфирующий элемент и последовательно соединенныс резисторы п конденсатор связан с положительной шиной питания, эмиттер транзистора, катод тиристора и второй согласующий трансформатор подключены к отрицательной шине питания, управляющий электрод тирпстора через диод, резистор и второй согласующий трансформатор — к Входным шинам, От.2Нгаюи2ееся тем, что, с целью расширения области его применения, в него введен ключ, выполненньш на резисторах, стабилитроне и транзисторе, коллектор которого подключен к катодам тирпсторов ячеек памяти, б333— через первый резистор к положительной шпис питания и к коллектору транзистора блока
4О гашения, эмиттер — через стаоплптрон к отрицательной шине питания, а через второй резистор к положительной шине питания.
Составитель В. Добролюбов
Техред Г. Дворина
Редактср Т. 10рвикова
Корректор В. Гутман
Заказ 407/833 Изд. № 172д Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, K-35, Раушская наб., д. 4/5
Тип. Харьк. фил. пред. <: Патент»