Двухтактный регистр сдвига

 

,ii) 4766О2

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 29.06.73 (21) 1940487/18-24 с присоединением заявки ¹ (32) Приорите"

Опубликовано 05.07.75. Бюллетень M 25

Дата опубликования описания 15.04.76 (51) М. Кл. G 11с 19/00

Госуаарственнык комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.327(088.8) (72) Авторы изобретения

В. В. Санин, В. Д. Кузнецов и Е. Н. Николаенко (71) Заявитель (54) ДВУХТАКТНЪ|Й РЕГИСТР СДВИГА

Изобретение относится к области вычислительной техники и может быть использовано в радиотехнических устройствах, в частности в устройствах телеметрии, автоматики и

ЦВМ.

В известном двухтактном регистре сдвига, образованном последовательно соединенными триггерами с непосредственными связями, для передачи информации используется накопление заряда в транзисторах.

Известный регистр сдвига имеет малое быстродействие при требовании экономичности питания из-за большого времени восстановления транзисторов через большой нагрузочный резистор в промежутках между тактовыми импульсами; относительно узкий диапазон питающего напряжения и предъявляет жесткие требования к параметрам импульсов тактового напряжения.

Цель изобретения — обеспечить работу в широком частотном диапазоне при пониженном напряжении питания (1 в) и минимальном токе потребления.

Эта цель достигается за счет соединения двух соседних триггеров через управляющий транзистор, база и коллектор которого подключены к разным плечам двух соседних триггеров, эмиттер подключен к одному из двух источников тактовых импульсов, а на эмиттеры транзисторов, образующих каждый из триггеров, подано напряжение смещения.

Принципиальная электрическая схема одного разряда двухтактного регистра сдвига

5 приведена на чертеже.

Регистр содержит кремниевые транзисторы

1 — 4 типа и-р-и; управляющие кремниевые транзисторы 5, б типа тт-р-тт; коллекторные нагрузки 7 — 10; источник постоянного положи10 тельного напряжения 11, источник постоянного положительного напряжения смещения 12, информационный вход 13 разряда регистра сдвига и входы 14, 15 тактовых импульсов.

Устройство работает следующим образом.

15 Пусть в исходном состоянии транзисторы

1 и 4 открыты, а транзисторы 2 и 3 закрыты.

Под действием тактового импульса на входе

14 воздействию импульса соответствует перепад напряжения от уровня Е до нуля, управляющий транзистор 5 открывается и шунтирует базовые входы транзисторов 1, 4, вызывая переброс обоих триггеров. После переброса триггеров транзистор 5 оказывается закрытым, так как его базовый вход шунтируется открывшимся транзистором 2.

Описанный процесс возможен лишь при правильном выборе величины напряжения смещения источника 12. Напряжение смещения должно быть приблизительно равно поПредмет изобретения

Составитель В. Байков

Техред 3. Тараненко корректор Т. Фисенко

Редактор Л. Утехина

Заказ 1000 11 Изд. ¹ 74 Тираж 653 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по дел-,"t изобретений и о крытии

Москва, Ж-35, Ра инская наб., д, 4(5

Типография, пр. Сапунова, 2 ловине напряжения на открытом эмиттерном переходе используемых транзисторов и иметь одинаковый с этим переходом температурный коэффициент пс1пряжения.

Если в исходном состоянии открыт транзистор 2, а транзистор 1 закрыт, то действие тактового импульса на входе 14 не приводит к изменению состояний триггеров, так как управляющий транзистор 5 остается закрытым.

Таким образом, независимо от исходного состояния первого триггера тактовый импульс па входе 14 осуществляет его сброс в состояние, при котором транзистор 1 закрыт, а транзистор 2 открыт. При этом исходное состояние первого триггера переносится на второй триггер, предварительный сброс которого осуществляется тактовым импульсом на входе 15.

Работа схемы характеризуется следующими временными соотношениями:

"1 эап + 2 Отп Г б зап 4 Зап 1 3 Отп

ГДЕ тзап, тоти — ВРЕМЕНа ЗаПИРаНИЯ И ОТПИРания соответствующих транзисторов.

11сзпачнтельпые изменения схемы, связанные с введением управляющего транзистора и напряжения смещения на эмиттеры транзисторов в триггерах, дают возможность реа5 лизовать экономичный (десятки микроампер) двухтактный регистр сдвига, работающий в широком диапазоне частот (от долей герц до сотен килогерц) и низком напряжении питания (1 o) .

15 Двухтактный регистр сдвига, содержащий в каждом разряде два триггера на транзисторах, отличающийся тем, что, с целью упрощения регистра и уменьшения потребляемой мощности, он содержит в каждом разря20 де два управляющих транзистора, базы которых подключены к коллекторам вторых транзисторов соответствующих триггеров, коллекторы — к коллекторам первых транзисторов соответствующих триггеров, а эмиттеры

25 к шинам тактовых сигналов.

Двухтактный регистр сдвига Двухтактный регистр сдвига 

 

Наверх