Десятичный сумматор

 

О П И С А Н И Е (II) 4863I9

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Со1оз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 20.03.73 (21) 1895067/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 30.09.75. Бюллетень ¹ 36

Дата опубликования описания 05.01.76 (51) М. Кл. G 06f 7/385

Государственный комитет

Совета Министров СССР (53) УДК 681.325.54 (088.8) до делам изобретений и открытий (72) Авторы изобретения

Г. А. Иванов, В. И. Корнейчук, А. Г. Скорик и С. Е. Токовенко (71) Заявитель (54) ДЕСЯТИЧ НЪ|Й СУММАТОР

Изобретение относится к области вычислительной техники и может быть использовано в узлах обработки информации,:представленной в фазо-импульсной форме.

Известен десятичный сумматор, содержащий схему управления, первый выход которой соединен со входом источника синхроимпульсов, а второй и третий выходы — соответственно с первыми входами первой и второй групп схем совпадения. Вторые входы этих схем совпадения подключены соответственно к шинам первого и второго слагаемых, выходы ка кдой пары схем совпадения из первой и второй группы — к входам собирательных схем первой группы, выходы которых связаны с первыми входами схем преобразования фазо-импульсного кода в число-импульсный код. Вторые и третьи входы последних соединены соответственно с первым и вторым выходами источника синхроимпульсов, а выходы — с первыми входами собирательных схем всех разрядов, кроме младшего, и с первым и вторым входами собирательной схемы младшего разряда второй грунины собирательных схем, выходы которых связаны с входами пересчетных триггерных декад. Выходы последних подключены соответственно к ед1кничным входам триггеров фиксации переноса, Кроме того, известный десятичный сумматор содерзкит генератор фазовых констант.

Однако известные схемы имеют малое быстродействие и, кроме того, не позволяют производить параллельное сложение многоразрядных чисел.

В предложенном устройстве, с целью увеличения оыстродействпя, czlIIIII IIIble выходы триггеров фиксации переноса соединены с псрвымп входамп дополнительных схем совпадения, BTOpblc входы которых подклlочены к

1О соответствующим выходам генератора фазоBbIx констант, третьи входы — к до полннтельному выходу схемы управления, а выходы дополнительных схем совпадения в каждом разряде подсоединены к нулевым входам соответствующих триггеров фиксации переноса и к вторым входам соответствующих собирательныx cxåì второй группы последующих разрядов, кроме старшего разряда.

На чертеже представлена функциональная

20 схема устройства.

Устройство включает в себя схем1: 1 управления, выход 2 которой соединен с источником 3 сннхропмпульсов, à выходы 4 и 5 схемы управления — с,первыми входами первой 6

25 и второй 7 групп схем совпадения. Вторые входы этих схем совпадения связаны с шинами 8 и 9 первого и второго слагаемых, выходы каж 1oII пары схем совпадения из первой и второй групп — с входамп собирательных

30 схем 10 первой группы, выходы которы; сое486319

30

-10

-15

65 динены с первыми входамн схем 11 преобразования фазо-импульсного кода в число-импульсный. Вторые и третьи входы схем 11

1преобразования подключены к выходам 12 и

13 источника синпроимпульсов, а выходы этих схем — к первым входам собирательных схем

14 всех разрядов, кроме младшего, и к первому и второму входам схемы 14 младшего разряда второй группы собирательных схем, выходы которых соединены с входами сооТветствующих пересчетных 1триггерных декад

15. Выходы 1б триггсрных декад подсоединены к единичным входам триггеров !7 (риксации сип1алов переноса, единичные выходы триггеров 17, а тапке выходы генератора 18 фазовых констант — к входам схем 19 совпадения, третьи входы которых связаны с выходом 20 схемы управления, Выходы схем совпадения соединены с нулевыми входами соответству1ощих триггеров и с вторыми входами соответствующих собирательных схем последующих разрядов.

Цикл работы предлагаемого сумматора включает три такта, равные, например, периоду следования опорных фазовь1х сигналов.

В течение первого из них на выходе 4 схемы 1 управления на схемы б совпадения подастся разрешающий потенциал, в результате фазоимпульсные сигналы первого слагаемого с шип 8 через собирательные схемы 10 поступают на входы схем 11 преобразования фазо-импульсного кода в число-импульсный. С выхода 12 источника синхроимпульсов поступают тактовые сипхроимпульсы, а с выхода 13 сигналы с частотой, в десять раз меньшей, совпадают во времени с опорной фазовой последовательностью. На выходе схем 11 преобразования формируются пачки импульсов, число которых соответствует значениям разрядов первого слагаемого. Эти пачки через собирательные схемы 14 пода1отся на входы пересчетных триггеров декад 15 и подсчитываются последними.

В течение второго такта разрешающий потенциал формируется на выходе 5 схемы 1 управления, в результате на входы преобразователей через схемы 10 и 7 поступают сигналы с шин 9 второго слагаемого, а на входы пересчетных триггерных декад 15 — соответствующие разрядам второго слагаемого пачки импульсов.

При суммировании двух чисел па выходах каждой из пересчетных триггерных декад 15 может быть сформирован только один импульс переноса, совпадающий с десятым сигналом во входных пачках. Указанный сигнал устанавливает соответствующий триггер 17 в единичное состояние.

После снятия разрешающего потенциала с выхода 5 схемы 1 управления, с выхода 20 последней разрешающий потенциал поступает на входы схем 19 совпадения. Поскольку с выхода триггера 17 фиксации переноса подается разрешающий потенциал (есть единица переноса), то импульс, совпадающий с сигналом 1га выходе генератора констант, проходит на глод схемы 19, возвращает в нулезо состо11ние триггер 1 / н ностуг1ает 1! и вход пере счетных триггерных декад 15 старшего разряда через собиратсльну1о схему 14.

Если при суммировании в младшем разряде сумматора оказывается единица переноса, а в остальных разрядах — девятки, то при аоявлении разрешающего потенциала на выходе

20 схемы управления сигнал с выхода схемы

19 совпадения первого разря;1а переключает декаду 15 старшего- разряда в нулевое состояние. Сигнал переноса при этом формируется па в1яходе второй перссчетной триггерной декады и переключает соответствующий триггер

17 в единичное состояние. С приходом следующей фазовой константы сигнал с выхода схемы 19 второго разряда возвращает триггер в исходное состояние и,поступает на вход следующего разряда.

Как видно, поступление счетных импульсов и единиц переноса строго разделено во времени. Это исключает ошибки при параллельном сложении и обеспечивает высокое быстродействие схемы, определяемое максимальной частотой следования синхронизирующих и опорных фазовых сигналов.

Предмет изобретения

Десятичный сумматор, содержащий схему управления, первый выход которой соединен с входом источника синхроимпульсов, а второй и третий выходы — соответственно с первыми входами первой и второй групп схем совпадения, вторые входы которых подключены соответственно к шинам первого и второго слагаемых, причем выходы каждой пары схем совпадения из первой и второй группы соединены — с входами собирательных схем первой группы, выходы которых связаны с первыми входами схем преобразования фазо-импульсного кода в число-импульсный код, вторые и третьи входы которых соединены соответственно с первым и вторым выходами источника синхроимпульсов, а выходы — с первыми входами собирательных схем всех разрядов, кроме младшего, и с первым и вторым входами собирательной схемы младшего разряда второй группы собирательных схем, выходы которых соединены с входами пересчетных триггерных декад, выходы которых подключены соответственно к единичным входам триггеров фиксации переноса, и генератор фазовых констант, о т л и ч а 1о щ и и ся тем, что, с целью увеличения быстродействия, единичные выходы триггеров фиксации переноса соединены с первыми входами дополнительных схем совпадения, вторые входы которых подкл1очепы к соответствующим выходам генератора фазовых констант, третьи входы — к до полнительному выходу схемы управления, а выходы дополнительных схем совпадения в ка кдом разряде |подключены к нулевым вхо486319 собирательных схем второй группы последующих разрядов, кроме старшего разряда;

Составитель H. Милославская

Техред М. Семенов

Редактор И. Грузова

Корректор Н. Аук

Заказ 320876 Изд. Кз 1832

ЦНИИПИ Государственного комитета по делам изобретений и

Москва, )К-35, Раушская

Типография, пр. Сапунова, 2 дам соответствующих триггеров фиксации переноса и к вторым входам соответствуюших

Тираж 679 Подписное

Совета Министров СССР открытий наб., д. 4, 5

Десятичный сумматор Десятичный сумматор Десятичный сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к вычислительной технике и преимущественно может найти применение при автоматизированном составлении расписаний работы детерминированных систем конвейерного типа, широко используемых в настоящее время на производстве, транспорте, учебном процессе, военной области, науке, например статистическом моделировании (по методу Монте-Карло), и в других областях, где технологические процессы представляют собой конвейерные системы

Изобретение относится к области вычислительной техники и техники передачи дискретной информации

Изобретение относится к области вычислительной техники и техники передачи дискретной информации
Наверх