Способ цикловой синхронизацмм при двоичном сверточном кодировании

 

ОПЫ

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик (") 511717

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 27. 05. 74 (21) 20285 24/09 с присоединением заявки №вЂ” (23) Приоритет—

Z (51) М. Кл.Н 04L 7/08

Государственный комитет

Совета Министров СССР по делам иэооретений и открытий (43) Опубликовано25,04.76,Бюллетень №15 (53) УДК621.394.622 (088.8) (45) Дата опубликования описания29 pg 76 (72) Авторы изобретения

А. М. Бонч-Бруевич и О. Д. Скопинцев (71) ЗаивитЕль Московский ордена Трудового Красного Знамени электротехнический институт связи (54) СПОСОБ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ

ПРИ ДВОИЧНОМ СВЕ РТОЧНОМ КОДИРОВАНИИ

Изобретение относится к технике связи и может быть использовано для обеспечения синхронной работы коммутирующего и декоммутирующего элементов систем передачи дискретной информации, в которых используется двоичное сверточное кодирование без введения специального синхронизируюшегося сигнала.

Известен способ цикловой синхронизации при двоичном сверточном кодировании, заключаюшийся в формировании синдрома, на основании которого формируется управляюший сигнал для разделения принимаемой последовательности символов на информационную и проверочную, Однако известный способ требует много времени на вхождение системы связи в режим синхронной работы и характеризуется усложненной процедурой формирования управляюшего воздействия и неоднозначностью при вынесении решения о необходимости изменения режима работы декоммутирующего элемента.

Целью изобретения является сокрашение времени вхождения в синхронизм.

Для этого перед формированием синдрома произвольно разделяют принятую последовательность символов на информационную и проверочную, определяют на заданном интервале количество единичных символов синдрома, сравнивают его с пороговым значением числа единичных символов и при повышении порогового значения числа единичных символов изменяют порядок разделения ин10 формационной и проверочной последовательностей символов на противоположньш.

На чертеже приведена структурная электрическая схема устройства, при помоши которого может быть реализован предло15 женный способ при скорости передачи информации, равной 0,5.

Устройство содержит кодируюший блок 1, коммутатор 2, канал связи 3, декоммутируюший блок 4, блок для обнаружения ошибок

5, пороговый счетчик 6 и блок тактовой синхронизации 7, причем пороговый счет чик 6, блок для обнаружения ошибок 5 и декоммутируюший блок 4 образуют декодируюшее устройство 8.

51171

Устройство работает следующим образом.

На передающем конце кодирующий блок

1 преобразует последовательность информационных символов 1 (3 ) где Д— оператор тактовой задержки в проверочную последовательность символов Т (Д)

I (Д) 5 (Д), (где G (Д) — порождающий полином сверточного кода).

Коммутатор 2 объединяет последователь- 10 ности символов $ (Д) и Т (Д) в общую последовательность символов F (Д), которая, проходя через канал связи 3, вносящего шумовые последовательности символов

N ()3 ) и М (3 ), разделяется

1 на две последовательности символов

Е (Д) = Х (Д) 4 N (Д) и Р (Д)

1 т(д) G (д) + м (a) (+ — операция суммирования по модулю два).

Если декоммутирующий блок 4 декодирующего устройства 8 работает синхронно с коммутатором 2, то блок для обнаружения ошибок 5 формирует синдром Я (Д), с образуя проверочную последовательность символов по принятой последовательности символов Е (Д) с последующим суммированием ее по модулю два с последовательностью символов Р(Д),,т. е.

4. а при несинхронной работе декоммутирующего блока 4 в образовании символов синдрома Я (Д)1 кроме шумовых н участвуют> еще символы информационнон последовательности. I (Q).

В системах передачи дискретной информации, как правило, вероятность появления единичного шумового символа значительно отличается от вероятности появления единичного информационного символа, обычно равной 0,5. Это приводит к тому, что число единичных символов, взятых из ограниченной серии символом синдрома

S (Д), будет различно для синхронного и несинхронного режимов работы декоммутирующего блока 4, что в свою очередь можно использовать для оценки режима его работы.

Для этого импульсы синдрома 8 (Д) поступают на пороговый счетчик 6, сигнал с выхода которого управляет режимом работы декоммутирующего блока 4, а импульсы с блока тактовой синхронизации 7 подаются на пороговый счетчик 6, определяющий время анализа для вынесения решения о режиме работы декоммутирующего блока 4.

Формула изобретения

Способ цикловой синхронизации при двоичном сверточном кодировании, заключающийся с 1 2

Если декоммутирующий блок 4 работает З5 несинхронно с коммутатором 2, то блок для обнаружения ошибок 5 формирует синдром (Д), преобразуя принятую последован тельность символов Р (Д) с последующим

40 сложением по модулю два с последовательностью Е (Д), т. е. (»= (>)G(>)l(a)+ lCZ)- C,Ð)È,(l), (Ю. Ю

Из соотношений (1) и (2) видно, что

45 при синхронной работе декоммутирующего блока 4 символы синдрома ; (Д) будут с образованы только символами шумовых последовательностей ) ) (ll) и M (Д), 50 в формировании синдрома, на основе которого формируется управляющий сигнал для разделения принимаемой последовательности символов на информационную и проверочную, отличающийся тем,что,сцелью сокращения времени вхождения в синхронизм, перед формированием синдрома произвольно разделяют принятую последовательность символов на информационную и проверочную, определяют на заданном интервале количество единичных символов синдрома, сравнивают его с пороговым значением числа единичных символов и при превышении порогового значения числа единичных символов изменяют порядок разделения принятой последовательности символов на противоположный, 511717

СоставитеаьГ Иоуттова

Редактор<.3нньковский Te ред A.!(àìûøíèêoBà корректор E.Ðoæêoâà

Заказ 6 / у Я Изд. № Я! Тираж 864

Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открмтнн

Москва, 113035, Раушская наб., 4 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Способ цикловой синхронизацмм при двоичном сверточном кодировании Способ цикловой синхронизацмм при двоичном сверточном кодировании Способ цикловой синхронизацмм при двоичном сверточном кодировании 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх