Блок управления для запоминающего устройства

 

="М (щ 5728@

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 22,04.76 (21) 2353219/24 (51) N. Кa. G 11C 7/02 с присоединением заявки №

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (23) Приоритет

Опубликовано 15.09.77. Бюллстснь ¹ 34

Дата опубликов",ïèÿ описания !4.09.77 (53) УДК 681.327,6 (088.8) (72) Авторы изобретения

Л. М. Амлинский, A. Ф. Иоффе и В, A. Старовойтов (71) Заявитель (54) БЛОК УПРАВЛЕНИЯ ДЛЯ ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА

Изобретение относится к области вычислительной техники, в частности, к запоминающим устройствам типа 2,5Д на фсрритовых сердечниках.

Известны блоки управления для запоминающего устройства, содержащие адресный регистр, адресно-разрядный регистр, регистр записи и хронизатор fl, 2).

Наиболее близким к данному изобретению является устройство, рассмотренное в работе (2). Недостаток этого устройства заключается в невысокой надежности ввиду возможности возникновения 6 — помехи большой амплитуды и длительности.

Целью изобретения является повышение надежности работы запоминающего устройства путем снижения уровня б — помех.

Поставленная цель достигается тем, что в блок управления для запоминающего устройства, содержащий узел синхронизации, вход которого соединен с шиной обращения, а выходы — с регистрами записи, адресным и адресно-разрядным, кодовые шины адреса и приема числа, введены коммутаторы кодовых шин адреса и приема числа, коммутаторы адреса восстановления, счетчик обращений и счетчик адреса восстановления, выходы которого через коммутатор адреса восстановления подключены к адресно-разрядному регистру, причем вход счетчика обращений соединен с шиной обращения,а выход — со входами управления счетчика адреса восстановления и коммутаторов, а кодовые шины адреса и приема числа подключены к информационным входам соответствующих регистров через коммутаторы соответственно адреса и приема числа.

На чертеже представлена блок-схема предлагаемого устройства.

Устройство содержит узел 1 синхронизации, регистр записи 2, адресный 3 и адресно-разрядный 4 регистры с соответствующими дешифраторами, коммутатор 5 приема числа, коммутатор 6 кодовых шин адреса и коммутатор 7 адреса восстановления накопителя, счетчик 8 ооращепия, счетчик 9 адреса восстановления. Выход переполнения счетчика 8 обращений подключен к входам блокировки коммутаторов 6 и 5, к входу узла 1 синхрони20 зации, к входу разблокировки коммутатора 7 и к счетному входу счетчика 9. Кодовый выход счетчика 9 связан с кодовым входом коммутатора 7. Выходы коммутатора 7 подключены к адресно-разрядному регистру 4, Вход

25 синхроимпульсов по шине 10 обращений поди.ночев к входу счетчика 8 и к входу узла 1 синхронизации. Коммутаторы 6, 7 включены между регистрами 3, 4 и соответствующими им кодовыми шинами приема числа 11 и ад30 реса 12.

572846

Регистры записи 2, адресный 3 и адресноразрядный регистры 4 предназначены для промежуточного хранения числа и его адреса. Коммутаторы кодовых шин адреса 6 и числа 5 предназначены для блокировки поступления кода в ЗУ по кодовым шинам числа 11 и адреса 12.

Коммутатор 7 адреса восстановления предназначен для разрешения передачи кода адреса восстановления с кодовых выходов счетчика 9.

Счетчик обращений предназначен для подсчета количества обращений к ЗУ. Максимальный коэффициент пересчета — коэффициент заполнения определяется максимальным значением б — помехи, накопленной за

У циклов обращений.

Счетчик адреса восстановления предназначен для периодического изменения адреса восстанавливаемой адресно-разрядной координаты. Максимальный коэффициент пересчета счетчика 9 равен количеству адресноразрядных координат в одном разряде ЗУ.

Устройство работает следующим образом.

На вход узла синхронизации и на счетный вход счетчика обращений поступает синхроимпульс обращения. Поступление синхроимпульса на счетный вход счетчика 8 увеличивает заполнение счетчика на единицу.

Если при этом счетчик 8 не переполняется, т. е. количество синхроимпульсов не превышает коэффициент заполнения (Nmaz), то с выхода переполнения счетчика 8 поступает сигнал на входы коммутаторов 5, 6, разрешающий поступление информации с кодовых шин числа 11 и адреса 12. Одновременно сигнал с выхода переполнения счетчика 8 поступает на вход коммутатора 7 и вход узла синхронизации, в которых, соответственно, запрещает прохождение кода с выходов счетчика адреса восстановления в адресно-разрядный регистр 4 и выработку строба восстановления для накопителя. В этом случае ЗУ выполняет команды, поступившие с машины.

Если при поступлении синхроимпульса счетчик 8 переполняется, то сигнал переполнения запрещает поступление информации с кодовых шин числа 11 и адреса 12 ЗУ. Одновременно сигнал переполнения, поступая на счетный вход счетчика адреса восстановления, изменяет состояние счетчика 9 на единицу и разрешает прохождение кода с выхода данного счетчика на адресно-разрядный регистр

5 через коммутатор 7. Разрешается также выработка синхроимпульса узлом синхронизации и происходит восстановление коорди10 наты, адрес которой указывает счетчик адреса. Таким образом, производится последовательное разрушение «тяжелого кода» по всем адресно-разрядным координатам накопителя и не допускается увеличения б — помех боль15 ше допустимых в любой адресно-разрядной координате накопителя.

Формула изобретения

Блок управления для запоминающего устройства, содержащий узел синхронизации, вход которого соединен с шиной обращения, а выходы — с регистрами записи, адресным и

25 адресно-разрядным, кодовые шины адреса и приема числа, отличающийся тем, что, с целью повышения надежности блока, он содержит коммутаторы кодовых шин адреса и приема числа, коммутаторы адреса восста30 новления, счетчик обращений и счетчик адреса восстановления, выходы которого через коммутатор адреса восстановления подключены к адресно-разрядному регистру, причем вход счетчика обращений соединен с шиной

35 обращения, а выход — со входами управления счетчика адреса восстановления и коммутаторов, а кодовые шины адреса и приема числа подключены к информационным входам соответствующих регистров через коммута40 торы соответственно адреса и приема числа.

Источники информации, принятые во внимание при экспертизе

1. Бардиж В. В. Магнитные элементы ЦВМ

«Энергия», 1974.

45 2. Запоминающие устройства современных

ЭЦВМ, Сб. ст. Перевод с английского под ред. A. Крупского, «Мир», 1967, с. 58 — 63.

572846

Составитель Г. Мамджян

Редактор Н. Каменская Техред И. Михайлова

Корректор Н. Аук

Подписное

Типография, пр. Сапунова, 2

Заказ 1987/10 Изд. № 748 Тираж 738

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4,5

Блок управления для запоминающего устройства Блок управления для запоминающего устройства Блок управления для запоминающего устройства 

 

Похожие патенты:
Наверх