Многовходовый логический элемент и

 

(!ц 5933l5

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К ЛВтОРСКОМЬ СВИДИтИЛЬСтВЬ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 31.07.75 (21) 2160270/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано 15.02.78. Бюллетень № 6 (45) Дата опубликования описания 10.03.78 (51) М. Кл. Н ОЗК 19/22

Государственный комитет

Совета Министров СССР во делам изобретений

Ф н открытий (53) УДК 621.373.8 (088.8) (72) Авторы изобретения

Д. Д. Ровинский и В. В. Добролюбов (71) Заявитель (54) МН01ОВХОДОЙЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ И

Изобретение относится к области импульсной техники, Известен логический элемент И, содержащий несколько входных логических элементов

И, логические элементы НЕ и ИЛИ, входы и выходы которых соединены соответственно между собой (1).

Недостатком такого логического элемента является его сложность.

Наиболее близким по технической сущности к данному изобретению является логический элемент, содержащий N-входовые логические элементы И, состоящие из транзисторного усилителя с источником опорного напряжения и диодов, подключенных к базе транзистора, и М-входовой логический элемент И, состоящий из транзисторного двухкаскадного усилителя, база первого транзистора которого соединена через диоды с выходами транзисторных усилителей упомянутых N-входовых логических элементов И (2).

Такой логический элемент не может работать при временном сдвиге входных сигналов.

Целью изобретения является реализация логической операции И при временном сдвиге входных сигналов.

Поставленная цель достигается тем, что в каждый N-входовый логический элемент И введены N ячеек памяти, состоящих из тиристора и блока управления им, выполненного из импульсного трансформатора, первичная обмотка которого соединена с источником сигнала, а вторичная через диод подключена к управляющему электроду тиристора, анод ко5 торого соединен с анодом соответствующего диода N-входового логического элемента И, На чертеже приведена схема логического элемента.

Элемент содержит логические элементы И

10 1 — 3, каждый из которых состоит из ячеек

4 — 6 памяти, диодов 7 — 9 и ключевого усилителя на транзисторе 10 с источником опорного напряжения из стабилитронов 11, 12 и резисторами 13 — 15, каждая ячейка памяти содер15 жит тиристор 1б и блок 17 управления им, состоящий из трансформатора 18, диода 19 и резистора 20.

В состав логического элемента входит Мвходовый логический элемент И 21, выполнен20 ный на транзисторах 22, 23, резисторах 24 — 28 и диодах 29 — 31, в качестве источников напряжения в нем использованы стабилитроны 32—

34. Входные сигналы подают на входы 35 — 37, выходной сигнал снимается с выхода 38.

25 Принцип работы элемента заключается в следующем.

При появлении сигнала на одном из входов, например 35, через соответствующий блок 17 управления тиристором включается соответстЗ0 вующий тиристор 1б, подзапирая диод 7. Од593315 нако транзистор 10 не срабатывает, так как база его шунтирована через диоды 8, 9, по которым протекают токи, шунтирующие транзистор 10, подзапираемый эмиттерным смещением от цепочки из резистора 15 и стабилитронов 11, 12. По аналогичной причине не срабатывают и транзисторы 22 и 23. Поступающие затем сигналы на остальные N — 1 входы соответственно через ячейки 5; 6 включают соответствующие тиристоры, и токи, протекающие вследствие открытия тир исторов, подзапирают соответствующие диоды 8, 9. При поступлении сигналов на все N входов устройство даже со сдвигом относительно друг друга во времени откроется транзистор 10 за счет тока от источника питания через резистор 13, включенный в цепи его базы, и за счет коллекторного тока через резистор 14 запрется соответственно диод 29, При поступлении

N>(M сигналов на все входы устройства подзапрутся все М диоды 29 — 31 и за счет тока через резистор 24 включится транзистор 22, сигнал которого через резистор 27 включит транзистор 23, коллектор которого подключен к выходу устройства. Ток через транзистор 22 ограничивается резистором 25, стоящим в его коллекторной цепи.

Для возврата в исходное состояние достаточно выключить тиристоры 16, что выполняется известными методами, например шунтированием его питания, «обрывом» шины источ,ника питания и т, д.

Максимальное значение М = 16. При его увеличении снижается стабильность работы схемы из-за нелинейности входных характеристик транзисторов. По этой причине N= 16.

Таким образом, элемент может иметь одновременно 16)(16=256 входов.

Формула изобретения

Многовходовый логический элемент И, содержащий N-входовые логические элементы И, состоящие из транзисторного усилителя с

10 источником опорного напряжения и диодов, подключенных к базе транзистора, и M-входовый логический элемент И, состоящий из транзисторного двухкаскадного усилителя, база первого транзистора которого соединена через

15 диоды с входами транзисторных усилителей упомянутых N-входовых логических элементов И, отличающийся тем, что, с целью реализации логической операции И при временном сдвиге входных сигналов, в каждый

20 N-входовый логический элемент И введены N ячеек памяти, состоящих из тиристора и блока управления им, выполненного из импульсного трансформатора, первичная обмотка которого соединена с источником сигнала, а вторичная

25 через диод подключена к управляющему электроду тиристора, анод которого соединен с анодом соответствующего диода N-входового логического элемента И.

Источники информации, 30 принятые во внимание при экспертизе

1. Патент США Мо 3783254, кл. 235 — 152, 1974.

2. Авторское свидетельство СССР X 365716, кл. Н 03К 19/22, 1970.

Редактор Н. Каменская

Составитель T. Артюх

Техред Н. Рыбкина

Корректор Л. Брахнина

Заказ 700/11 Изд. ¹ 242 Тираж 1080 Подписное

ИПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Многовходовый логический элемент и Многовходовый логический элемент и Многовходовый логический элемент и 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх