Устройство мажоритарного декодирования

 

Ф у .е < he ll. (тtr ус

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

Союз Советски

Социалистических

Республик (11) 623258

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свнд-ву г (22) Заявлено27.07.76 (21) 2388794/18-09 (51) М. Кл. с присоединением заявки № (23) Приоритет (43) Опубликовано 05.09.78.бюллетень № 88 (45) Дата опубликования описания 23. 03, 1а .

H 04 1 1/10

Государственный комитет

Совета Иинистроа СССР по делам изобретений и открытий (53) УДК 621.394 (088. 8) A. М. Ситников и Г. И. Зингаревич (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО МАЖОРИТАРНОГО ДЕКОДИРОВАНИЯ

Изобретение относится к технике связи и может использоваться в устройствах для передачи цифровой информации.

Известно устройство мажоритарного декодирования, содержащее блок управления, выходы которого соответственно подключены к первым вхо ьам буферного блока с обратными связями, блока ячеек памяти и выходного блока (!).

Однако такое устройство не обеспечивает достагочной точности декодирования.

Цель изобретения — повышение точности декодирования.

3„ lÿ этого в усгройство мажоритарного декодирования, содержащее блок управления, выходы которого соответственно подк1юч Hbl к первым входам буферного блока с обратными связями, блока ячеек памяти и выходного блока, введены блок дешифраторов и дополнительный блок ячеек памяти, причем выходы буферного блока с обратными связями через последовательно соеди блок ячеек памяти, блок дешифраторов и доцолш1тельнь и блок я еек памяти подключены ко вторым входам блока ячеек памяти и выходного блока, при этом дополнительные выло ы блока управления подкл1очены к другим входам олока дешифраторов и.дополнительного блока ячеек памяти.

На чертеже изображена структурная электрическая схема предложенного устроиства.

Устройство мажоритарного декодирования содержит блок 1 управления. выходы которого соответственно подключены к первым входам буферного блока 2 с обратными связями, блока 3 ячеек памяти и выходного блока 4, а также блок 5 дешифраторов и дополнительный блок 6 ячеек памяти, причем выходы буферного блока 2 с обратными связями через последовательно соединенные блок 3 ячеек памяти, блок 5 дешифраторов и дополнительный блок б ячеек памяти подключены ко вторым входам блока 3 ячеек памяти и выходного блока 4, при этом дополнительные выходы б loка 1 управления подключены к другим входам блока 5 дешифраторов и дополнительного блока,б ячеек памяти.

Устройство работает следующим образом.

Первоначально по команде блока 1 управления. из буферного блока 2 символы б23258

3 принятой колограм мы 110.1»ются в Ilepi)3 к) ячейку 7 блока 3 ячеек памяти. Далее символы колограммы из пcðâой ячеики (Ileредаются в слелую)3(у!О 8; а в буфериоч блоке 2 с помощью обрати«и связи из принятой колограммы образуются (п!кличес ки сдвинутые на столько разрялов, чтобы и» один и тот жс элемент 9 lipiixo;JItлись гс символы исходной кол«граммы. которые Вх«лят в олну и ту же Koll)р«лы!ую проверку лля определения соответствующего символа кодограммы.

Символы таким образом циклически слвинутых кодограмм ио к«мянле с блока ) управления подаются иа вх«,(ы элементов 9 первой ячейки 7, гле пр(исхолит Нх суммирОВание по мОдулю лая. К(1 ж lI>iи из по;Iччаемых таким образом результатов к«нтрольных проверок послеловятельно Ilo команде из блока 1 управления иерече(цается из прелыдущей ячейки 7 в послелу!ощую 8

После получения результатов всех контрольных проверок с помо)цыо олока лен)ифраторов 5 ооразуется сумма результатов контрольных проверок одновремеli! Io для всех символов иринятои кодограччы.

С подачей им;)улься ня блок 5 ле!пифряторов на элементах 9 лонолнительного о,!ока б ячеек памяти образу)отея резу;)ы яты логического умножения символов, зяи!1 cIIIных в элементах 9 блока 8 ячеек ло!н)лнительного блока 6 ячеек и иолучеииыи p(зультат переписывается в первую ячеику 7.

Результат последнего с южения 110 чолулю лва, прелставляющий собои млялшии (нулевой) разряд су м мы результатов 1(OHтрольных проверок, переписывается в первую ячейку 7, а во всех последующих ячейках 8 оказываются записанными полученные результаты операш!й логическо(-0 у;Ii!ожения, прелстявля)ощие conoiI число e (uниц слелуюи Io cò»ðiHåãî рязряла образуемой суммы.

Далее лля опрелсления сг!слу)оп(его (первого) разряля этой суммы в анял«гичнои последовательности осуществляются те )ке операции над результатами операции логического умножения, Олучеиными и» ирелылущем этапе, при эточ результат иослелнегo сложения по молулю два переписывается в ячейку 8.

-1

Такие операции и! )в(.(ятся ло тех и р.

I I« !(ii 11Е Поз C>I ИГС)1 !«, i ЬКО « (II II P(XЗ>, И>тiiT, 10 Г И >i e C K O I У (XI 130 iK e l l i i и, Ko TO P bi H I I I I Pe. jсгавляет собой старший разряд суммы результатов контрольных проверок. Этот послелний результат ост" åòñÿ записанным в дополнительный блок 6 ячеек памяти(никуда не переписывается), а во всех прелшествующих ячейках 7, 8 оказываются соответственно записанными последующие p»3pH3bl

10 C jMAII,I по мере H Y y6bIBBHHH

Для выбранного порога декодирования записанные в блок 3 ячеек памяти разряцы суммы результатов контрольных проверок, соответствующие единицам в двоичном прелставлении ка)кдого из чисел равных или больших порога, но меньших или p»f)III>lx общему числу контрольных проверок. по к«г

)I н ия х м нОж(1 к) г ся и складыва)отея и выходном «локс 4.

В результате последнего сложения на чентах 9 выходного блока 4 оказываются записанными символы кодогряммы с направленными ошибками, информациои!гяя часть которой выдается корреспонденту.

Фо)и!ула изобретения

Устройство мажоритарного лекодирования, содержащее блок х правления, выхо tbi которого cooTBeTcTBeHIIo Iio+K110HPIII I к пер30 вым входам буф pH010 блока с обратиычи связями, олока ячеек памяти и BblxoJHoão блока, отли (аюи(ееея тем, что, с целью повышения точности леколирования, BBezeиы олок дешифра.горов и дополнительный блок ячеек памяти, причем выходы буферного блока с обратными связями через послело!3)гсльно соединенные блок ячеек памяти, îëîк Лешифраторов и лополнительный блок ячеек памяти подключены ко вторым вх«ляч блока ячеек памяти и выходного

40 ол«кя, при этом лополнительныс выходы бл«ка управления подключены к другим входач блока лешифраторов и дополнителы!ого б,н)К(! Я С(K П с! МЯТИ.

Источники информации, принятые во вничаиие при экспертизе:

45 1. Авторское свилетельство СССР

М -12!010, кл. G Об V ) ll)2,1972.

623258

Составитель Т. Маркина

Редактор Г. Марковская Техред О. Луговая !(орректор E. Папи

3 а на з 4929/49 Тираж 805 !одписнос

iiHHHiiH Государственного комитета Совета Министров ССС! по делам изобретений и открытий! 3035, Москва, Ж-35, Раугнская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Устройство мажоритарного декодирования Устройство мажоритарного декодирования Устройство мажоритарного декодирования 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)
Наверх