Устройство сдвига цифровой информации

 

Союз Советских

Социалистических

Республик

О П И С А Н И Е ()656107

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 24.10.77 (21) 25397 с присоединением заявки ¹â€” (23) Приоритет—

Опубликовано 05.04.79. Бюлл № 553ЯД вЂ”вЂ”

45/18-24 "-"-.

I (51 ;,) М Кл 2

1 ., 4, G 11 С 19/00

\,",„..5

Государственный камктет

СССР по делам нзооретеннй н открытнй стень ¹ 13 (53) УДК628.327..6 (088.8) Дата опубликования описания 05.04.79 (72) Автор изобретения

В. И. Редченко, A. А. Изсргин и И. И. Корниенко (71) Заявитель (54) УСТРОИСТВО СДВИГА ЦИФРОВОИ ИНФОРМАЦИИ

Изобретение относится к вычислительной технике и может найти применение в различного типа счетно-решающих устройствах, системах и приборах автоматического контроля, регулирования, а так>ке в других системах, осуществляющих преобразование дискретной информации.

По основному авт. свид. № 553683 известно устройство, содер>кащее две группы регистров, состоящих из последовательно

1О включенных триггеров, входы каждого из которых соединены с выходом предыдущего триггера через вентили, вторые входы которых соответственно соединены с первой и второй шинами синхроимпульсов, первые входы вентилей первых триггеров обеих 15 групп регистров — с прямым и инверсным выходами триггера с раздельными входами, а счетный вход счетного триггера через элемент ИЛИ подключен ко входам триггера с раздельными входами, причем выходы это20 го триггера соединены с первыми входами элемента И, вторые входы которых подключены к счетному входу счетного триггера, а выходы — к шинам синхроимпульсов. Кроме того, устройство содержит два выходных элемента ИЛИ и по два элемента И на каждый регистр. Первые входы каждой пары элементов И подключены к первой и второй шинам синхроимпульсов соответственно, вторые их входы — к единичному и нулевому выходам триггера госледнего разряда каждого регистра, а выходы — к первым и вторым входам первого и.второго элсментов

ИЛИ соответственно. Выходы первого и второго элементов ИЛИ подключены соответственно к единичной и нулевой выходным шинам.

Однако такое устройство нс может автоматически переходить от режима записи к режиму считывания преобразованного кода. Оно не работоспособно при одновременном приходе сигналов записи И считывания, а также не может автоматически управлять количеством поступивших разрядов, и любая помеха на входе устройства в режиме записи или считывания воспринимается как основной сигнал, полностью искажающий преобразуемую устройством информацию

Это снижает надежность и ограничивает функциональные возможности устройства.

656107

1 1сль|О !!зоОретения я в !яетск !!Овыв!еllllc надежности устройства сдвига цифровой информации.

Поставленная цель достигается тем, что предложенное устройство сдвига цифровой информации содержит инвертор, счетчик адресов, блок разрешения считывания, счетчик слов, регистр слов, два элемента И и две группы элементов И, первые входы которых подключены к выходу инвертор». вход которого соединен с выходом счетчика слов и первым входом первого элемента И, выход которого подключен к дополнительному входу элемента ИЛИ, а второй вход первого элемента И подключен к выходу блока разрешения считывания. Первый вход блока разрешения считывания и вход сдвига регистра слов соединены с шиной считывания устройства. Выход регистра слов подсоединен ко второму входу блока разрешения считывания, а выход элемента ИЛИ подключен ко входу счетчика адресов и первому входу второго элемента И, второй вход которого подключен к выходу счетчика адресов. Выход второго элемента И подключен ко входу счетчика слов, разрядные выходы которого подключены к информационным входам регистра слов через элементы И первой группы, вторые входы которых подключены ко входу «запись». Выходы элементов

И второй группы подключены ко входам триггера с раздельными входами, а вторые входы — к соответствующим информаци- ЗО онным входам устройства.

На фиг. 1 и фиг. 2 приведена функциональная схема устройства.

Устройство содержит два регистра сдвига, состоящие из разрядных групп 1, каждая из которых содержит последовательно включенные триггеры 2, входы каждого из которых соединены с выходом предыдущего триггера через вентили 3. Вторые входы вентилей 3 поочередно подключены к первой 4о шине 4 синхроимпульсов (СИ1) и второй шине 5 синхроимпульсов (СИ2) . Первые входы вентилей 3 первых триггеров 2 первых разрядных групп регистров соединены с прямым и инверсным выходами триггера 6 с раздельными входами. Устройство содержит также триггер 7 со счетным входом, счетный вход которого соединен со входами триггера 6 через элемент ИЛИ 8, а выходы— с первыми входами элементов И 9, вторые входы которых подключены к счетному вхо- 50 ду триггера 7, а выходы — к шинам синхроимпульсов 4 и 5 соответственно. Шина 4 соединена с первыми входами единичного

10 и нулевого 11 элементов И выделения импульсов выходного кода первого регистра сдвига, а шина 5 — с первыми входами еди55 ничного 12 и нулевого 13 элементов И выделения импульсов выходного кода второго регистра сдвига. Вторые входы этих элементов соответственно соединены с единичным и нулевым выходами триггеров 2 последних разрядов групп регистров, а выходы элементов И 12, 10 и элементы 11, 13 через соответствующие выходные элементы ИЛИ

14, 15 подключены к выходным шинам 16 (выход «1») и 17 (выход «О») соответственно.

Вход триггера 7 соединен с шиной выходных сопровожда!ощих импульсов 18.

В устройство введены, также счетчик адресов, 19, соединенный через первый элемент

И 20 со входом счетчика 21, разрядные выходы которого подключены через элементы И первой группы 22 к информационным входам регистра 23 слов, вход сдвига которого подключен к первому входу блока 24 разрешения считывания и шине 25 считывания. Выход регистра 23 слов соединен со вторым входом блока 24 разрешения считывания, выход которого подключен через второй элемент И 26 к дополнительному входу элемента ИЛИ 8. Выход счетчика 21 соединен со вторым входом второго элемента И 26 и через инвертор 27 подключен к объединенным входам элементов И второй группы 28, 29, вторые входы которых соответственно соединены с информационными входами устройства (вход «О» и вход «I»). Вторые входы элементов И первой группы объединены и соединены со входом 30 «запись» устройства.

Устройство работает следующим образом.

В начальный момент времени все элементы схемы находятся в исходном состоянии. На выходе счетчика слов присутствует нулевой уровень, который через инвертор разрешает прохождение информации через элементы И второй группы, т. е. при подаче входной информации на вход устройства первый синхроимпульс СИ1 переписывает информацию на первый триггер 2 (правого) регистра сдвига. При поступлении второго значения входной информации она переписывается далее на триггеры 2 (левого) регистра сдвига вторым сиHõðîèìпульсом

СИ2, который одновременно продвигает по элементам первого регистра предыдущую информацию. Следуюший синхроимпульс СИ1 переписывает входную информацию в следующий разряд первого регистра, а следуюший за СИ1 синхроимпульс СИ2 записывает в разряды второго регистра следуюший разряд информации и продвигает информацию в разрядах первого регистра. Благодаря перекрестному соединению входов СИ1 и СИ2 и каждого из разрядов первого и второго регистров сдвига информация аналогично сдвигается в следуюшие ряды так, чтобы нечетные ее значения находились в первом регистре, .а четные — во втором.

Сдвиг информации производится аналогично вводу. При записи парафазного кода в качестве синхроимпульсов используется

6561

Форщла изобретения

5 входной код. Для этого собранныс элементом И,ЛИ 8 входные сигналы поступают на вход триггера 7, который срабатывает по их заднему фронту, а выходные элементы И 9 формируют на шинах 4, 5 сигналы для сдви- 5

ra и ввода входных сигналов в регистр.

Входные сигналы могут иметь при повышенных требованиях к быстродействию малую длительность, т. е. до появления синхроимпульсов СИ1 и СИ2. Для исключения этого во входных триггерах 6 производится про10 межуточное запоминание входной информации.

Одновременно счетчик адресов 19 ведет счет сигналов входной информации, и при достижении заданного значения последний 15 импульс каждой «пачки», проходя через первый элемент И, прибавляется к содержимому счетчика 21. При заполнении этого счетчика на первый вход второго элемента И 26 подается разрешающий сигнал, после чего схе20 ма переходит в режим считывания.

Переход от режима записи информации в режим считывания сопрово>кдается переходными процессами, определяющимися переключением с одного режима на другой.

В этом случае на шине 25 считывания появ- 25 ляются ненормированные сигналы помехи, которые поступают на вход регистра 23 слов, который, запоминая их, по сигналу «Запись» на входе 30 принимает по информационным входам содержимое счетчика 21 через первую группу элементов И 22 и затем опреде30 ленное количество импульсов (аи,) считывания по шине 25, которое определяется следующим выражением ними = p — псл =Ирс.ч.c, где пс.п — число сигналов помехи; 35

Лтр — число разрядов регистра 23;

А рс.чс — число разрядов счетчика 21 числа слов.

Одновременно с достижением заданного значения на счетчике 21 на его выходе вырабатывается единичный уровень, который че40 рез инвертор 27 закрывает элементы И 28, 29, а блок 24 разрешения считывания после анализа заданного значения счетчика 21 разрешает через второй вход элемента И 26 и дополнительный вход элемента ИЛИ 8 45 прохождение сигналов считывания.

Для обеспечения выдачи хранимой в регистрах информации в последовательном парафазном коде и других операций импульс считывания в зависимости от состояния триггеров 2 последних разрядных групп при помощи элементов И 10 и 11 выделения импульсов выходного последовательного кода через элементы ИЛИ 14 и 15 формирует на выходах устройства импульс выходного кода. Следующий импульс считывания аналогично через элементы И 12 и 13 выделения импульсов последовательного кода и соответствующий элемент ИЛИ 14 и 15 сформирует на выходе устройства второй импульс последовательного кода, соответствующий по своему значению второму импульсу кода, записанному в устройстве в предыдущем цикле ввода информации.

В дальнейшем устройство работает аналогично.

Предложенное устройство работоспособно при одновременном приходе сигналов записи и считывания, а наличие регистра количества слов с элементами И и блока разрешения считывания исключает искажение преобразуемой информации, что повышает надежность работы устройства.

Устройство сдвига цифровой информации по авт. свид. ЛЬ 553683, отличающееся тем, что, с целью повышения надежности устройства, оно содержит инвертор, счетчик адресов, блок разрешения считывания, счетчик слов, регистр слов, два элемента И и две группы элементов И, первые входы которых подключены к выходу инвертора, вход которого соединен с выходом счетчика слов и первым входом первого элемента И, выход которого подключен к дополнительному входу элемента ИЛИ, а второй вход первого элемента И подключен к выходу блока разрешения считывания; первый вход блока разрешения считывания и вход сдвига регистра слов соединены с шиной считывания; выход регистра слов подсоединен ко второму входу блока разрешения считывания, а выход элемента ИЛИ подключен ко входу счетчика адресов и первому входу второго элемента И, второй вход которого подключен к выходу счетчика адресов; выход второго элемента И подключен ко входу счетчика слов, разрядные выходы которого подключены к информационным входам регистра слов через элементы И первой группы, вторые входы которых подключены ко входу «запись», выходы элементов И второй группы подключены ко входам триггера с раздельными входами, а вторые входы элементов И второй группы соединены с соответствующими информационными входами устройства.

656!07 .г) г. 2) иг.2)

Фиг. 1

Фиг. 2

Составитель (O. Ро:н нталь

Редактор Л. Утехина Тсхрсд О. Луговая Корректор Е. Дичинская

Заказ 1535/42 Тираж 680 Подписное

Ш-(И И ПИ Государствснного комитета СССР

tl0 делам H306pEтений и открыл ий

I I 3035, Москва, Ж-35, Рву виска я наб., д. 4/5

Филиал Г(ПП «Патент», г. Ужгород, ул. Проектная, 4

Устройство сдвига цифровой информации Устройство сдвига цифровой информации Устройство сдвига цифровой информации Устройство сдвига цифровой информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх