Дешифратор

 

Союз Советскик

Соцнвлкстическмк

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 1209.77 . (21) 2525188/18-21 (51)М. Кл. с присоединением заявки Й9

Н 03 К 17/00

С 06 Р 5/02 (23) Г)риоритет—

Государственный комитет

СССР по делам изобретений и открытий

Опубликовано 230880 Бюллетень М 31

Дата опубликования описания 230880 (53) УДК 621. 382 (088. 8) (72) Авторы изобретения

Э.О. Вольфовский, И.И. Трофимов и В.Ф. Малеев (71 ) 3a яв и тел ь (5 4 ) ДЕШИФРАТОР

Изобретение относится к автомати ке и вычислительной технике и может быть использовано в цифровых устройствах различного назначения, например в электронных коммутаторах, в программных устройствах, в преобразователях и т.д.

Известен дешифратор, содержащий сигнальные шины, которйе непосредственно соединены с резисторами, а через основные диоды — с соответствующими выходами счетчика, причем другие выводы резисторов соединены друг с другом и с шиной питания, а каждая из шин соединена через вспомо-15 гательные диоды со входом выходного клапана (1) .

Однако такое устройство отличается невысокой надежностью и ограни- 20 ченными функциональными возможностями.

Известен дешифратор, содержащий вертикальные шины, подключенные к соответствующим выходам счетчика и через основные диоды г- к сигнальным шинам, каждая из которых соединена с первым выводом соответствующего резистора,вторые выводы каждого из которых объединены,и элемент задержки, 30 подключенный между входами дешифратора и счетчика (2) .

Однако такое устройство не отличается высокой надежностью и потребляет значительную мощность.

Цель изобретения — повышение надежнос ти и снижение потребляемой мощнос ти .

Это достигается тем, что в дешифратор, содержащий в ертик альные шины, подключенные к соответствующим выходам счетчика и через основные диоды — к сигнальным шинам, каждая из которых соединена с первым выводом соответствующего резистора, вторые выводы каждого из которых объединены, и элемент задержки, подключенный между входами дешифратора и счетчика, дополнительно введены входной и выходные формирователи импульсов и компенсирующие диоды, причем вход входного формирователя подключен к входу дешифратора, первый выход входного формирователя соединен с шиной питания., а второй выходсо вторыми выводами упомянутых резисторов, параллельно каждому из вторых включен встречно основным диодам компенсирующий диод,а сигнальные шины через выходные формирователи под758515 ключены к соотв е тс тв ующим выходаМ цешиф ра тора, На чертеже дана функциональная схема дешифратора.

Устройство содержит сигнальные шины 1-3, резисторы 4, основные диоды 5, счетчик б, компенсирующие диоды 7, входной формирователь 8 импульсов, выходные формирователи 9 импульсон, элемент 10 задержки, вход

11 дешифратора, шину 12 питания, выходы 13-16 счетчика 6, выходы 17 дешифратора.

В исходном состоянии счетчик б находится в состоянии 0, при этом подготонлена сигнальная шина 1, соединенная с выходами 13, 15.счетчика б (соединение основных диодов 5 показано для случая выполнения счетчика

6 на полупроводниковых элементах с р-п-р-проводимостью), а сигнальные шины 2, 3 не подготовлены. Отрица- 20 тельным лотенцкалом ныходон 13, 15 счетчижа б основные диоды 5 сигнальной шины 1 удерживаются в закрытом состоянии, а компенсирующий дкод 7 сигнальной шины 1 — н о ткрытом состоянии, при э том через него протекают обратные токи основных диодов 5 этой сигнальной шкны. На сигнальной шине 2 н закрытом состоянии находится одкн основной диод 5, соединенный с .выходом 15 счетчика б.

Обратный ток этого диода проходит через основной диод 5, соединенный с выходом 14 счетчика б, а также через компенсирующий диод 7 этой сигнальной шины, через выходную обмотку входного формирователя 8 импульсон к через шину 12 питания.

С поступлением импульса на вход

11 дешкфратора на выходе входного формирователя 8 импульсов формируется отрицательный импульс, который за. пирает компенсирующке диоды 7 на всех сигнальных шинах 1-3 и проходит на вход ныходнorо формирователя 9 импульсов, соединенного с подготовленной сигнальной шиной 1, а с выхода выходного формирователя 9 импульсов — на соответствующий выход 17 дешифратора, Через элемент 10 задержки входной импульс поступает на вход счетчика 6 к изменяет его состояние на 1, Отрицательным потенциалом с выходов 14, 15 счетчика б подготавливается сигнальная шина 2 дешифратора, при этом основной диод 5, соединенный с выходом 14 счетчика б, переходит в закрытое состояние. Обратные токи основных диодов 5, соединенных с сигнальной шиной 2, также шунтируются компенсирующим диодом 7 сигналь-. ной шины 2, Тем самым исключается фор-60 миронание .импульса помехи на резисторе 4 в момент подготовки сигнальной шины 2, Таким образом, в предлагаемом дешифраторе за счет введения компенсиру-d5 ющих диодов 7, соединенных параллельно резисторам 4, осуществляется шунтиров ан ие об ра тных ток он ос н ов ных диодов 5 и исключается формирование помех в момент подготовки сигнальных шин 1-3 дешифратора. Дешифратор сохраняет работоспособность и в случае, если один. или несколько основных диодов 5 имеют завышенные обратные токи. В связи с этим сигнальные шины

1-3 дешифратора непосредственно соединяются со входами выходных формирователей 9 импульсов, что упрощает дешифратор и расширяет его функциональные возможности при любом количестве разрядон счетчика б.

Эа счет того, что опрос сигнальных шин 1-3 дешифратора осуществляется импульсом, сдвинутым во времени отно сительно импульса на входе счетчика 6, формирование импульса на сигнальных шинах 1-3 дешифратора осуществляется после переходных процессов в счетчике б. Тем самым осуществляется стробирование выходов дешифратора без внеденкя дополнительных элементов И на

его выходе, что повышает надежность дешифратора.

Дешифратор может быть использован и для формирования потенциальных сигналон, В этом случае общая точка резисторов 4 и компенсирующих диодов 7 соединяется с шиной питания.

Формула изобретения

Дешифратор, содержащий вертикальные шины, подключенные к соответствующим выходам счетчика и через основные диоды — к сигнальным шинам, каждая кз которых соединена с первым выводом соответствующего резистора, вторые выводы каждого из которых объединены, и элемен т задержки, подключенный между входами дешифратора и счетчика, о т л к ч а ю шийся тем, что, с целью повышения надежности и снижения потребляемой мощности, дополнительно введены входной и выходные формирователи импульсов и компенсирующие диоды, причем в ход входного формирователя подключен к входу дешифратора, первый выход входного формирователя соединен с шиной питания, а второй выход — со вторыми выводами упомянутых резисторов, параллельно каждому из которых включен встречно основным диодам компенсирующий диод, а сигнальные шины через выходные формирователи подключены к соответствующим выходам дешифратора.

Источники информации, принятые но внимание при экспертизе

1. Клейн М. и др, Цифровая техника для вычислений и управления, - М„Иностранная лит ч>атура, 1960, с, 250,-фиг.12.6

2. Зимин В,А. Электронные вычислительные машины. - М, Машиностроение, 1971, с.б96, рис.101 (прототип) .

С ос тави тель Л. Багян

Редак тор М, Рогова Техред Н. Ковалева

Корректор И.Муска

Заказ 5653/50 Тираж 935 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 р Москва, Ж-35 р Раушская наб,, д. 4/5

Филиал ППП!, Патент, г.ужгород, ул. Проектная, 4

Дешифратор Дешифратор Дешифратор 

 

Похожие патенты:
Наверх