Электронный искатель-счетчик многоканальный

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< и 758517 (61) Дополнительное к авт. сеид-ву (22) Заявлено 0208.74 (21) 2051578/18-21 с присоединением заявки HP (23) Приоритет

Опубликовано 230880. Бюллетень 1чо 3)

Дата опубликования описания 230880 (51)М. Кл.з

Н 03 К 17/04! осударственный комитет

СССР но делам изобретений и открытий (53) УДК 681.142.

° 324 (088 ° 8) (72) Автор изобретения

Н. И. Витиск а

Таганрогский радиотехнический институт им.В.Ц.Калмыкова (71) Заявитель (54 ) ЭЛЕКТРОННЫЙ ИСКАТЕЛЬ вЂ” СЧЕТЧИК

МНОГОКАНАЛЬНЫЙ

Изобретение относится к вычислительной технике и может быть использовано для построения параллельнопоследователь ных комм jj TB UHoH HblY. u суммирующих устройств в универсальных и специализированных вычислительных системах и структурах высокой производительности.

Наиболее близким техническим решением к данному изобретению является электронный искатель-счетчик многоканальный, содержащий ключ,элемент ИЛИ, элемент НЕ, коммутационные блоки, каждый из которых состоит из элемента И, двух триггеров, трех ключей и элемента задержки (1).

Недостатком данного искателя-счетчика многоканального является низкое быстродействие при формировании значений суммы приращений.

Целью изобретения является повышение быстродействия при формировании суммы приращений.

Поставленная цель достигается тем,q5 что в электронный искатель-счетчик многоканальный, содержащий ключ, управляющий вход которого соединен с выходом элемнета НЕ, вход которого подключен к первой входной шине управления, выход ключа соединен с информационной выходной шиной устройства, а сигнальный вход ключа соединен с выходом элемента ИЛИ, входы которого подключены к информационным выходным шинам двух коммутационных блоков, каждый из которых состоит из первого элемента И, первый вход которого соединен с информационной входной шиной и с сигнальным входом первого ключа, второй вход первого элемента И соединен с первой входной шиlook управления, третий вход — с информационной выходчой шиной устройства, а выход первого элемента И— с единичным входом первого триггера, нулевой вход которого соединен со второй входной шиной управления, прямой выход первого триггера соединен с управляющим входом первого ключа, выход которого соединен с единичным входом в торого триггера, нулевой вход которого подключен к выходу элемента задержки, прямой выход второго триггера подключен к управляющему входу второго ключа, выход которого соединен с информационной выходной шиной

Коммутационного блока, инверсный вы758517 ход второго триггера подключен к управляющему входу третьего ключа, сигнальные входы второго и третьего ключей первого коммутационного блока со единены с третьей входной шиной управления, а второго — с выходом третьего ключа первого коммутационного блока; четвертую, пятую и шестую шины управления, в каждый из коммутационных блоков дополнительно введены четыре элемента И и два элемента ИЛИ, причем входы первого элемента ИЛИ соединены с выходом второго ключа и выходами второго и третьего элементов И, выход первого элемента ИЛИ первого коммутационного блока соединен с первыми входами второго и четвертого элементов 4 второго коммутационного блока, выход первого элемента ИЛИ в торого коммутационного блока соединен с первой выходной шиной управления, второй вход второго элемента и подключен к 20 инверсному выходу второго триггера и к первому входу пятого элемента И, третий вход второго элемента И вЂ” к первому входу третьего элемента И и к четвертой .входной шине управления, 25 выход первого элемента ИЛИ соединен с входом элемента задержки, второй вход третьего элемента И подключен к прямому высоду второго триггера и к второму входу четвертого элемента

И, выход которого подключен к первому входу второго элемента ИЛИ, вто- . рой вход которого подключен к выходу пятого элемента И, выход второго элемента HJIH первого коммутационного блока подключен ко второму входу пятого элемента И и к третьему входу третьего. элемента И второго коммутационного блока, выход второго элемента HJIH второго коммутационного блока подключен ко второй выходной шине управления, первые входы второго и четвертого элементов И первого коммутационного блока подключены к пятой входной шине управления, второй вход пятого элемента И и третий вход тре- 45 тьего элемента И первого коммутационного блока подключены к шестой входной шине управления, выход третьего ключа второго коммутационного блока подключен к третьей выходной шине 5О управления.

На чертеже представлена принципиальная электрическая схема электронного искателя-счетчика многоканального, выполненная согласно данному изобретению.

Электронный искатель-счетчик многоканальный содержит элемент HE-i, элемент ИЛИ 2, ключ 3, коммутационные блоки 4, 5, каждый из которых состоит из элементов И 6-10,, элементов 60

ИЛИ 11-12, ключей 13-15, элемента задержки 1б,. триггеров 17, 18„ входную информационную шину 19, выходную инФормационную шину 20; шины управления. — шину сборки 21, шину сброса б5

22, шину разрешения суммирования 23, шину формирования единичного значения суммы приращений 24, выходную шину формирования единичного значения суммы приращений 25, шину формирования нулевого значения сумми приращений

26, выходную шину формирования нулевого значения суммы приращений 27, шину считывания приращений 28, выходную шину считывания приращений 29 и выходную информационную шину устройства 30.

Электронный искатель-счетчик многоканальный может быть расширен за счет последовательного подключения и-коммутационных блоков.

Работает электронный искатель-счетчик многоканальный следующим образом.

В первом такте производится сброс в нулевое состояние триггеров 17 и 18 каждого коммутационнбго блока 4, 5.

Для- этого на шину 22 сброса и шину 28 считывания приращений подаются единичные сигналы. Первый иэ них непосредственно поступает на нулевые входы триггеров 17 и устанавливает их в нулевое состояние, второй же поступает на объединенные сигнальные входы ключей 14 и 15 коммутационного блока 4, Если в триггере 18 коммутационного блока 4 была записана единица, то откРыт ключ

14, через который сигнал поступает на элемент ИЛИ 11, С выхода данного элемента сигнал пройдет через элемент задержки 16 на нулевой вход триггера 18 ° С этого момента произойдет сброс триггера 18 коммутационного блока 4 в нулевое состояние. После сброса триггера 18 в нулевое состояние откроется ключ 15, а ключ 14 окажется закрытым; С выхода ключа 15 сигнал поступает на объединенные сигнальные входы ключей

14 и 15 следующего коммутационного блока 5. Процесс повторяется, пока триггеры 17 и 18 всех коммутационных блоков не установятся в нулевое состояние и на выходной шине считывания приращений 29 не появится импульс.

Во втором такте осуществляется запись единиц в триггеры 17 выбранных коммутационных блоков.

Выборка производится путем подачи единичных сигналов на входные информационные шины 19 соответствующих коммутационных блоков 4, 5 и шину сборки 21 .. В результате на выходе элемента И б выбранного коммутационного блока появится сйгнал,устанas — .. ливающий триггер 17 в единичное состояние.

В третьем такте информационные сигналы, поступающие на входные.информационные шины 19 коммутационных блоков 4, будут записаны в триггер

8 только выбранных коммутационных блоков 4, Это объясняется тем, что в данных коммутационных блоках 4 7

758517.триггерах 17 записаны единицы и поэтому открыты ключи 13. Через открытые ключи 13 единичные сигначы с информационных входов 19 будут записаны в триггеры 18 выбранных комму таци он ных блоков 4, 5

В четвертом такте формируется сумма приращений,.записанных в соответствующих триггерах 18 коммутационных блоков 4. Для этого на шину разрешения суммирования 23 подается разрешающий потенциал, На входную шину формирования нулевого значения суммы приращений 26 и входную шину считывания приращений 28 подаются импульсы, длительность которых не должна превышать время задержки элемента задержки 16. Количество этих импульсов будет зависеть от информации, записанной в триггерах. 1 8 коммутационных блоков 4, и равнЬ (1+

+ gag К), где К вЂ” число единичных при-Ю ращейий, хранящихся в триггерах. 18 коммутационных блоков 4.

Предположим что в единичном состоянии находятся триггеры 18 первого и последнего коммутационных блоков

4, 5. Тогда в коммутационном блоке

4 сигнал с шины 28 считывания приращений пройдет через открытый ключ 14 и через элемент ИЛИ 11 поступит на вход элемента И 8 второго коммута-. 3p ционного блока 5. Через элемент И 8 и элемент ИЛИ 11 сигнал поступит на вход элемента И 8 следующего коммутационного блока. Аналогично сигнал будет проходить во всех коммутационных блоках, причем последнего. В последнем коммутационном блоке сигнал через элемент И 9 и элемент ИЛИ

12 поступает на входную шину формирования нулевого значения суммы приращений 27. Появление единичного сигнала на этом выходе будет говорить о формировании нуля в младшем разряде суммы, В момент появления сигнала на выходе элемента задержки 16 коммутационного блока 4 произойдет сброс триггера 18 в нулевое состояние и на этом закончится выполнение первого шага суммирования единичных приращений.

На втором шаге суммирования единичных приращений вновь, как и в первом шаге, подаются сигналы на шину 28 считывания приращений и на шину 26 формирования нулевых значений суммы приращений коммутационного блока 4. Те- 55 перь в коммутационном блоке 4 данные сигналы появятся на выходе ключа 15 и на выходе элемента ИЛИ 12, пройдя при этом через элемент И 10. Аналогично данные сигналы пройдут и через 60 остальные коькутационные блоки 4, 5, кроме последнего. В последнем коммутационном блоке будет открыт ключ 14, так как на управляющем входе присутствует единичный сигнал с единичного 65 выхода три r гера 18 . Поэтому сигнал пройдет в последнем коммутационном блоке через открытый ключ 14, элемент

ИЛИ ll на выход 25 формирования единичного значения суммы приращений, Таким образом, второй разряд суммы будет равен единице. Когда появится сигнал на выходе элемента задержки

16 последнего коммутационного блока 4, произойдет сброс триггера 18 в нулевое состояние ° С этого момента закончится выполнение второго шага, а появление сигнала на выходе 29 считывания приращений последнего коммутационного блока будет указывать об окончании выполнения суммирования.

Данное устройство позволяет также считывать на выходную информационную шину 30 только единичные приращения, которые хранятся в триггерах

18 коммутационных блоков. Для этого на входную шину считывания приращений 28 подается сигнал, длительность которого равна времени задержки на элементе задержки 16 одного коммутационного блока 4. Данный сигнал в коммутационном блоке пройдет через открытый ключ 14 и поступит через элемент ИЛИ 2, открытый ключ 3 на информационный выход 30. Одновременно с этим этот же сигнал пройдет через элемент ИЛИ 11 и элемент задержки 16 на нулевой вход триггера 18 кс.лмутацион— ного блока 4 и перебросит его в нулевое состояние. С этого момента закроется ключ 14 и сигнал на информационном выходе 30 станет нулевым, т,е. закончится считывание первого единичного приращения. При подаче второго сигнала на шину 28 считывания приращений в коммутационном блоке 4 будет открыт ключ 15 и поэтому сигнал с него сразу же поступит на входы ключей 14 и 15 и поэтому сигнал с него сразу же посту-пит на входы ключей 14 и 15 коммутаци—

oHHoIo блока. Аналогичным образом сигнал пройдет через остальные коммутационные блоки, кроме последнего. В последнем коммутационном блоке произойдет считывание единичноro приращения так же, как и в коммутационном блоке 4, В момент появления единичного сигнала на выходе 29 считывания приращений прекращается подача сигналов на шину 28 считывания приращений и тем самым заканчивается считывание.

Формула изобретения

Электронный искатель-счетчик многоканальный, содержащий ключ, управляющий вход которого соединен с выходом элемента НЕ, вход которого подключен к первой входной шине управления, выход ключа соединен с информационной выходной шйной устройства, а сигнальный вход ключа соединен с выходом элемента

ИЛИ, входы которого подключены к ин758517

Формационным выходным шинам двух коммутационных блоков, каждый из которых состоит из первого, элемента И, первый вход которого соединен с информационной входной шиной и с сигнальным входом первого ключа, второй вход 5 первого элемента И соединен с первой входной шиной управления, третий вход — с информационной выходной шиной устройства, а выход первого элемента И вЂ” с единичным входом первого триггера, нулевой вход которого соединен со второй входной шиной управления, прямой выход первого триггера .соединен с уцравляющим входом первого ключа, выход которого со- единен с единичным входом второго триггера, нулевой вход которого подключен к выходу элемента задержки, прямой выход второго триггера подключен к управляющему входу второго ключа, выход которого соединен с ин- 2О формационной выходной шиной коммутационного блока, инверсный выход второго триггера подключен к управляющему входу третьего ключа, сигнальные входы второго и третьего ключей первого коммутационного блока соединены с третьей входной шиной управления, а второго — с выходом третьего ключа первого коммутационного блока, четвертую, пятую и шестую входные 30 шины управления, о т л и ч а ю щ и и с я тем, что, с целью повышения быстродействия формирования судану приращений, в каждый из коммутационных блоков дополнительно введены че- 35 тыре элемента И и два элемента ИЛИ, причем входы первого элемента ИЛИ соединены с выходом второго ключа и выходами второго и третьего элементов

И, выход первого элемента ИЛИ пер- gg вого коммутационного блока соединен с первыми входами второго и четвертого элементов И второго коммутационного блока, выход первого элемента

ИЛИ второго коммутационного блока соединен с первой выходной шиной управления, второй вход второго элемента И подключен к инверсному выходу второго триггера и к первому входу пятого элемен та И, третий вход в торого элемента И вЂ” к первому входу третьего элемента И и к четвертой входной шине управления, выход первого элемента ИЛИ соединен с входом элемента задержки, второй вход третьего элемента И подключен к прямому выходу второго триггера и к второму входу четвертого элемента И, выход которого подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу пятого элемента И, выход второго элемента ИЛИ перного коммутационного блока подключен ко второму входу пятого элемента И и к третьему входу третьего элемента И второго коммутационного блока, выход второго элемента ИЛИ второго коммутационного блока подключен ко второй выходной шине управления, первые входы второго и четвертого элементов И первого коммутационного блока подключены к пятой входной шине управления, второй вход пятого элемента И и третий вход третьего элемента И первого коммутационного блока подключены к шестой входной шине управления, выход третьего ключа второго коммутационного блока подключен к третьей выхбдной шине управления, Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 499665, кл. Н 03 К 17/04, 1974 (прототип) .

758517

21 22 2Э

С ос тавит ель В . Выгов ск ий

Редактор В,Фельдман Техред М. Петко

Корректор И.Муска

Филиал ППП Патент, г.ужгород, ул.Проектная, 4

Заказ 5653/50 Тираж 995 Подписное

ЦНИИПИ Государственного комитета .СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Электронный искатель-счетчик многоканальный Электронный искатель-счетчик многоканальный Электронный искатель-счетчик многоканальный Электронный искатель-счетчик многоканальный Электронный искатель-счетчик многоканальный 

 

Похожие патенты:

Изобретение относится к электротехнике и может быть использовано в контактно-транзисторных системах зажигания транспортных средств и предназначено для изготовления в интегральном исполнении

Изобретение относится к вычислительной технике

Изобретение относится к преобразовательной технике и может найти применение в автономных системах электроснабжения, в частности во вторичных источниках питания с бестрансформаторным выходом

Изобретение относится к технике электросвязи и может быть использовано для разработки электронных и волоконно-оптических автоматических телефонных станций

Изобретение относится к вычислительной технике и может быть использовано для построения параллельных коммутационных устройств в универсальных системах и структурах высокой производительности
Наверх