Устройство для контроля фазирования факсимильного аппарата

 

е) /чд чван тат ент н» тек в.:; -реокм(йоО."М7т(- :, Й М 1.. А.

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ р >764148

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. сеид-ву; В 624380. (22) Заявлено 040478 (21) 2612851/18-09 с присоединением заявки HP— (23) Приоритет—

Опубликовано 1 09.80 Бюллетень 149 34

Дата опубликования описания 150980 (51)М. Кл.

Н 04 и 1/36

Государственный комитет

СССР по делам изобретений и открытий (53) УДК 621. 397 (088. 8) (72) Авторы изобретени я

М.Н. Сапунков и t0.И. Загашев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗИРОВАНИЯ ФАКСИМИЛЬНОГО

АППАРАТА

Изобретение относится к передаче изображений по каналам связи и можеъ. использоваться в системах передачи факсимильных изображений.

По основному авт.св.Р 624380, известно устройство для контроля фазирования факсимильного аппарата, содержащее формирователь длительности импульсов тест-сигнала синхронной частоты и формирователь длительности фазовых импульсов приемника,.соединенные через первый элемент И с входом элемента ИЛИ, на остальные входы которого включены формирователи фазового положения импульсов, первые входы которых соединены с датчиками-преобразователями сигналов, а вторые входы с выходом формирователя длитель ности фазовых импульсов приемника,выход элемента ИЛИ соединен с формирователем уровня пакетов импульсов тестсигнала, выход которого соединен с вторым элементом И,к второму входу которого подключен источник видеосигнала.

Однако точность контроля фазирова- .

25 ния известного устройства невысока.

Цель изобретения — повышение точности контроля фазирования.

Для этого в устройство для контролМ фазирования факсимильного аппарата,со-з0 держащее формирователь длительностимпульсов тест сигнала синхронной тоты и формирователь длительности зовых импульсов приемника,соедине ные через первый элемент И с входом элемента ИЛИ, на остальные входы которого включены формирователи фазового положения импульсов, первые входы которых соединены с датчиками-преобразователями сигналов,а вторые входы— с выходом формирователя длительности фазовых импульсов приемника, выход элемента ИЛИ соединен с формирователем уровня пакета импульсов тест-сигнала, выход которого соединен со вторым элементом И, к второму входу которого подключен источник видеосигнала, введены и блоков построчной фиксации и запоминания контролируемого параметра, информационный вход каждого из которых соединен с выходом соответствующего датчика-преобразователяля сигналов, а вход считывания соединен с выходом соответствующего формирователя фазового положения импульсов, при этом вход стирания соединен с выходом формирователя длительности.фазовых импульсов приемника,а выход каждого из блоков построчной фиксации и запоминания контролируемого

764148 параметра соединен с соответствующим дополнительным входом элемента ИЛИ, IlpH .этом блок построчной фиксации и запоминания контролируемого параметра содержит первый пороговый элемент, второй пороговый элемент, входы которых соединены между собой и являются информационнйм входом блока построчной фиксации и запоминания контролируемого параметра, а выходы соединены с соответствующими входами элемента ИЛИ, выход которого соединен с информационным входом элемента памяти, вход сброса которого соединен с выходом формирователя импульсов сброса, вход которого является входом стирания блока построчной фиксации и запоминания контролируемого параметра, причем выход элемента памяти соединен с первым входом сов считывания, вход Формирователя импульсов считывания и выход элемента И являются соответственно входом считывания и выходом блока построчHoil фиксации и запоминания контролируемого параметра.

На фиг. 1 представлена структурная электрическая схема предложенного устройства; на фиг. 2 — то же, блока построчной фиксации и запоминания контролируемого параметра.

Предложенное устройство содержит формирователь 1 длительности импульсов тест-сигнала синхронной частоты, формирователь 2 длительности фазовых импульсов приемника, первый элемент

И 3, формирователь 4 уровня пакетов импульсов тест-сигнала, второй элемент И 5, источник видеосигнала 6, датчики-преобразователи 7 сигналов, Формирователи 8 фазового положения импульсов, элемент ИЛИ 9 и блоки 10 построчной фиксации и запоминания контролируемого параметра, при этом блок 10 построчной фиксации и запоминания контролируемого параметра содержит первый и второй пороговые

40 элементы 11, 12, элемент ИЛИ 13, элемент памяти 14, формирователь 15 импульсов сброса, формирователь 16 импульсов считывания, элемент И 17. О

Устройство для контроля фаэирования фиксимильного аппарата работает следующим образом.

Если контролируемые сигналы не изменяют асвоих параметров, на выходе соответствующих датчиков-преобразователей 7 образуется постоянное напряжение, которое подается на формирователи 8. На выходах формирователей 8 образуются импульсы, фаэовое положение которых равномерно распределено по отношению к первому импульсу синхронной частоты, выделяемому Формирователем 2 и первым элементом И 3.

Импульсы с Формирователей 8 поступают íà и входов элемента ИЛИ 9, а элемента И, второй вход которого соединен с выходом формирователя импуль- Щ на его и+1 вход поступает импульс тест-сигнала синхронной частоты. На дополнительные входы элемента ИЛИ 9 сигналы не поступают, поскольку первый и второй пороговые элементы 11, 12 не срабатывают и сигналов для фиксации и запоминания не вырабатывают.

На выходе элемента ИЛИ 9 образуется последовательность импульсов.

Если хотя бы у одного из сигналов определенного участка тракта синхронизации изменится контролируемый параметр, причем длительность изменения больше длительности развертки строки, то изменится напряжение соответствующего датчика-преобразователя 7 и изменится фазовое положение импульса, вырабатываемого соответствующим формирователем 8. При построчной записи эти фазовые изменения проявятся в виде искривления или дрожания соответствующей линии тест-сигнала. При этом также сра6отает первый и второй пороговый элемент 11, 12 соответствующего блока.

Когда хотя бы у одного из сигналов определенного участка тракта синхронизации изменится контролируемый параметр, причем длительность изменения меньше длительности развертки строки, и произошло это изменение между двумя фазовыми импульсами, изменится напряжение на выходе соответствующего .датчика-преобразователя 7.

При изменении напряжения в промежутке между двумя фазовыми импульсами в ту или другую сторону, срабатывает первый пороговый элемент 11 или второй пороговый элемент 12 блока 10, сигналы которых через элемент ИЛИ 13 воздействуют на элемент памяти 14, на выходе которого образуется сигнал, поступающий на вход элемента И 17.

При поступлении импульса фазирования формирователь 8 вырабатывает импульс контроля, который, не изменяя своего фазового положения, поступает на соответствующий вход элемента ИЛИ 9 и на вход формирователя 16. С выхода формирователя 16 импульс считывания.поступает на второй вход элемента И

17 и осуществляется считывание информации об изменении параметра контролируемого сигнала. Эта информация в ви-. де импульса с выхода элемента И 17 поступает на соответствующий дополнительный вход элемента ИЛИ 9 и вместе с импульсом тест-сигнала и импульсами от формирователей 8 с выхода элемента ИЛИ 9 поступает на вход формирователя 4 и далее через второй элемент И 5 вместе с видеосигналом от его источника следует на записывающее устройство. Гаким образом, независимо от соотношения длительностей возникшего изменения и развертки строки, а также

764148 времени возникновения, оно будет эаФиксировано на фотопленке.

Формула изобретения

1. Устройство для контроля фаэирования факсимильного аппарата по авт. св ° 9624380,о т л и ч а ю щ е ес я тем, что, с целью повышения точности контроля фаэирования, введены и блоков построчной фиксации и запоминания контролируемого параметра, информационный вход каждого из которых соединен с выходом соответствующего датчика-преобразователя сигналов, а вход считывания соединен с выходом соответствующего формирователя фазового положения импульсов, прн этом вход стирания соединен с выходом формирователя длительности фазовых импульсов приемника, а выход каждого нэ блоков построчной фиксации и запоминания контролируемого параметра соединен с соответствующим дополнительным входом элемента ИЛИ.

2. Устройство для контроля фаэирования факсимильного аппарата, о т л ич а ю щ е е с я тем, что блок построчной фиксации н запоминания контролируемого параметра содержит первый пороговый элемент, второй пороговый элемент, входы которых соединены меж ду собой и являются информационным входом блока пострбчной фиксации и запоминания контролируемого параметра, а выходы соединены с соответствующими входами элемента ИЛИ, выход которого соединен с информационным входом элемента памяти, вход сброса которого соединен с выходом формирователя импульсов сброса, вход которого является входом стирания блока построчной фиксации и запомина15 ния контролируемого параметра, причем выход элемента памяти соединен с первым входом элемента И, второй вход которого соединен с выходом формирователя импульсов считывания, вход

2Q формирователя импульсов считывания и выход элемента И являются ооответственно входом считывания и выходом блока построчной фиксации и запоминания контролируемого параметра.

7б4148

Составитель Е.Любимова

Редактор Н.Каменская Техред M. Рейвес Корректор М демчик

"МФма1,"М ° Ым

Эаказ 6304/51 Тираж 729 Подписное

ИНИКПИ Росударственного комитета СССР по делам изобретений и открытий

413035, Москва, Ж-35, Раущская наб., д. 4/5

ыМ»авййюМЫмююю "йю а

Фил»йал ППП "Патент", г.. Ужгород, ул. Проектная,4

Устройство для контроля фазирования факсимильного аппарата Устройство для контроля фазирования факсимильного аппарата Устройство для контроля фазирования факсимильного аппарата Устройство для контроля фазирования факсимильного аппарата 

 

Похожие патенты:

Изобретение относится к электросвязи и является дополнительным к устройству по авт.св

Изобретение относится к технике передачи изображени24
Наверх