Устройство для индикации

 

<п>824291

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик (61) Дополнительное к авт. свид-ву (5i)M. Кл.

G 09 G 3/04 (22)Заявлено 28.05.79 (21) 2770687/18-24 . с присоединением заявки тй— (23) Приоритет

9ауаврстаенный комитет

СССР аа делам изабратеннй н открытий

Опубликовано 23. 04. 81 . Бюллетень М 15

Дата опубликования описания !0,05,81 (53) УДК 681, . 324 (088.8) (72) Авторы изобретения

В,И.Баскин и В,В.Баскина (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ

Изобретение относится к автоматике и вычислительной технике и может, быть использовано для визуального представления информации.

Известны устройства для цифровой индикации, работающие по принципу динамической индикации, содержащие источники информации, цифровые инди" каторные лампы, анодные формирователи, коммутатор, блок управления, пете ресчетную декаду и дешифратор (1) .

Недостатком этих устройств является зависимость скважности импульсов подсвета индикаторов от состояний источников информации.

Наиболее близким к предлагаемому по технической сущности является устройство для цифровой индикации, содержащее цифровые индикаторные лампы, аноды которых соединены с выходами анодных формирователей, одноименные катоды объединены и подключены к выходам дешифратора, входы инфор,мации которого подключены к соответствующим выходам буферного запоминающего блока; пересчетную триггерную декаду, выходы которой подключены к соответствующим входам буферного запоминающего блока, счетный вход — к управляемому выходу блока управления, у которого второй выход синхроимпульсов подключен ко входам источников информации; разрядные ключи, входы которых соединены с выходами соответствующих источников информации, а выходы объединены и подключены ко входу остановки пересчета блока управления; коммутатор, у которого вход объединен со входом записи инФормации буферного запоминающего . устройства, каждый выход соединен с входами соответствующих анодных формирователей и управляющими входами последующих разрядных ключей, а последний выход коммутатора — с управляющим входом первого разрядного ключа.

3 Я

В этом устройстве введенный двухтактный формирователь импульсов преобразует один импульс опорной последовательности в импульс управления буферным запоминающим блоком и коммутатором (смена информации и адре са), следующий импульс — в импульс сброса триггерной декады и пересчета в нее импульсов блока управления (подготовка и запись информации для подсвета следующей индикаторной лампы) ° Один такт подсвета происходит за два такта импульсов опорной последовательности, т. е. за 20 импульсов генератора в блоке управления f2), Целью изобретения является повышение качества изображения за счет увеличения яркости свечения индикаторных ламп.

Поставленная цель достигается тем, что в устройстве исключен двухтактный- формирователь и введен элемент задержки, вход которого подключен к выходу делителя частоты, а выход — ко входу сброса пересчетной триггерной декады. На элемент И подключается не прямой, а инверсный выход генератора. Цепь входов коммутатора и записи информации блока буферной памяти подключается к выходу делителя частоты.

При этом смена информации в блоке буферной памяти и адреса в коммутаторе, а также сброс пересчетнои триггерной декады осуществляется в течение импульса опорной последовательности, с делителя частоты, а запись информации для подсвета следующего индикатора в пересчетную триггерную декаду — в течение паузы между указанными импульсами.

На фиг. 1 показана структурная схема устройства; на фиг. 2 — временные диаграммы его работы.

Предлагаемое устройство содержит индицируемые источники 1 — z информации, выполненные на фазоимпульсных многоустойчивых элементах, к вы.ходу которых подключены разрядные ключи 2 < — 2 1, управляемые коммутатором 3. Каждый выход коммутатора 3 соединен .с управляющим входом последующего разрядного ключа, а последний выход — с управляющим входом первого ключа 2 . Выходы разрядных ключей объединены и подключены к Я24291 4 входу триггера 4 для остановки пересчета.

Выход элемента 5 задержки подключен ко входу сброса пересчетной дека5 ды 6, выходы которого соединены с информационными входами блока 7 буферной памяти. Выходы последнего через дешифратор 8 связаны с объединенными цифровыми катодами индикаторных ламп 9 — 9, аноды которых через анодные ключй 10 — 10!! соеди иены .с соответствующими выходами коммутатора 3, У генератора !1 синхроимпульсов прямой выход подключен ко

15 ВКОдам источникОВ 1 — и кО ВКОду делителя 12 частоты, а инверсный выход — к первому входу элемента 13

И, второй вход которого соединен с выходом триггера 4, а выход — со счетным входом пересчетной декады

6.

Делитель 12 частоты вырабатывает управляющую опорную последовательность импульсов, находящихся в фазе с импульсами цифры "0" от источников 1 1 — 1 информации, Выход делителя 12 частоты подключен к счетному . входу коммутатора 3, к 5 -входу триггера 4 для разрешения пересчета, 30 ко входу элемента 5 задержки дпя сброса пересчетной декады 6, ко Входу записи блока 7 буферной памяти для смены информации в нем методом вытеснения.

35 На эпюрах а. — с (фиг. 2) показаны временные диаграммы в наиболее характерных точках. На эпюре а показаны импульсы прямого выхода генератора ll, на эпюре б — импульсы опорной последовательности, сформированные делителем 12 частоты, на эпюре Ь вЂ” импульсы на выходе элемента 5 задержки. На эпюре г. показаны ,импульсы на R-входе триггера 4, на эпюре д — импульсы на вы!ходе триггера 4, на эпюре à — серии импульсов на входе пересчетной декады 6.

Устройство работает следующим образом.

В момент t появляется импульс опорной последовательности на выходе делителя !2, по переднему фронту которого коммутатор 3 переключается в третье (последнее) положение, блок

7 буферной памяти осуществляет прием информации из пересчетн< и дека- ды 6, а на динамический !э --вход триггера 4 опорный импульс воздействует

82429! положительным фронтом. В момент t>, определяемый задержкой на элементе

5, происходит сброс в "нуль" переучетной декады 6. При этом открывается первый разрядный ключ 7< и на потенциальном R;âõîäå триггера 4 начинается ожидание импульса с фазой цифры "7", записанной в источнике 1 информации. Элемент 13 И открыт в течение времени t — t>, за которое 10 на счетный вход пересчетной декады

6 пройдет семь импульсов, сформированных в паузах синхроимпульсов генератора 11. Далее до момен.а прихода следующего опорного импульса устройство не меняет своего состояния: на третьей индикаторной лампе

9 в течение времени t —,1проис3 ходит подсвет информации, записанной по переднему фронту опорного импуль- 20 са а информация, предназначенная для подсвета первой индикаторной лампы 9, подготовлена в пересчетной декаде 6. В момент tg коммутатор 3 переключается в первое положение, благодаря чему возбуждается первый анодный ключ 10 ; одновременно стробируются входы блока 7 и воздействием на Я -вход триггера 4 последний переключается в единичное состо- З0 яние. Кроме того, открывается. разрядный ключ 22, который подает на Н;вход триггера 4 импульс с фазой цифры "О" записанной в источнике 12 информаций.

Воздействие этого импульса на триг-. 3S

rep 4 происходит в течение всей его длительности, поэтому триггер вновь

II 1l возвращается в состояние нуль, благодаря чему пересчетная декада 6 остается в сброшенном состоянии. После третьего опорного импульса на индикаторной лампе 92 подсвечивается цифра "О", а в пересчетную декаду 6 иэ источника 1 переписывается цифЭ ра "1" и так далее.

Таким образом, один такт подсвета индикаторной лампы происходит за . один такт опорных импульсов, т. е. за IO синхроимпульсов генератора.

Следовательно, частота подсвета ин50 дикаторных ламп увеличена вдвое при сохранении скважности импульсов подсвета. В результате яркость свечения увеличивается, т. е. качество изображения повышается, Формула изобретения

Устройство для индикации, содержащее цифровые индикаторные лампы, аноды которых соединены с выходами анодных ключей, входы которых соединены с выходами коммутатора, выходы которого соединены с одними входам . разрядных ключей, другие входы которых соединены с источниками информации, входы которых соединены с прямым выходом генератора синхроимпульсов, соединенного с делителем часто- ты, выходы разрядных ключей соединены с к-входом RS-триггера, выход которого соединен с первым входом элемента И, выход которого соединен со счетчым входом пересчетной декады, выходы которой соединены с информационными входами блока буферной памяти, выходы которого соединены со входами дешифратора, выходЬ которого соединены с одноименными катодами цифровых индикаторных ламп, о т л и ч а ю щ е е с я тем, что, с целью повышения качества изображения за счет увеличения яркости свечения цифровых индикаторных ламп, в устройство введен элемент задержки, вход которого соединен с выходом де- лителя частоты, а выход — со входом сброса пересчетной декады, инверсный выход генератора синхроимпульсов соединен со вторым входом элемента И, а выход делителя частоты соединен со входом записи блока буферной памяти и входом коммутатора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

11 - 399858, кл. G 06 F 3/14, 197!.

2. Авторское свидетельство СССР

11 549820, кл. G 06 К 15/18, 1975 i,ïðîтотип).

824291

Составитель В, Васкин

Редактор Т.Киселева Техред И.Табакович Корректор Г.Назарова

Заказ 2132, 75 Тираж 484 Подписное

ВНИИПИ Государственного комитета СССР по данам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная,

Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации Устройство для индикации 

 

Похожие патенты:

Изобретение относится к средствам отображения цифровой информации

Изобретение относится к области техники отображения цифровой информации

Изобретение относится к автоматике и может быть использовано в устройствах отображения информации

Изобретение относится к устройствам отображения информации
Наверх