Усилитель считывания с регенерациейна мдп-транзисторах

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ < 1830575

Союз Советских

Социалистических

Реслублик

=-Ф

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 2 0879 (21) 2814236/18-24 (51) pA. Ka.

G 11 С 11/34 с присоединением заявки йо (23) Приоритет—

Государственный комитет

СССР яо делам изобретений и открытий

Опубликовано 15п581.Бюллетень 1!о 18 (53) УДК 681. 327 (088 ° 8) Дата опубликования описания 1 50 5.81 (72) Авторы и зобретвни я

С.А.Еремин, A И.Стоянов, В.С.Хо нов и ! . ! .„ .

Т!" .::

В.A.Ñóõîðóêîâ

; (71) Заявитель (54) УСИЛИТЕЛЬ СЧИТЫВАНИЯ С РЕГEHEPAIJHEA

HA МДП-ТРАНЗИСТОРАХ

15

25

Изобретение относится к запоминающим устройствам и может применяться в МПД-оперативных запоминающих устройствах на-однотранзисторных ячейках памяти для усиления сигналов при считывании и восстановлении информации.

Известен усилитель,, который состоит из триггера с тактируемыми нагруэочными транзисторами и транзистором, соединяющими плечи триггера в режиме предварительного заряда P j.

Недостатком этого усилителя является большая статическая мощность в режиме восстановления информации в ячейках памяти накопителя.

Наиболее близким техническим решением к изобретению является усилитель считывания с регенерацией, состоявший ga триггера, образованного переключающими транзйсторами и нагрузочными .транзисторами, подключаемого к шине нулевого потенциала с помощью транзисторов нулевого потенциала, регенеративных транзисторов и транзисторов для предварительного заряда истока переключающих транзисторов до уровня опорного напряжения (2 ).

В этом усилителе открытое плечо триггера в момент регенерации потреб-. ° ляет статическую мощность, что ограничивает использование такого усилителя в оперативных запоминающих устройст-. вах большой информационной емкости.

Цель изобретения - уменьшение мощ-. ности, потребляемой усилителем при регенерации.

Поставленная цель достигается тем что в усилитель считывания с регенерацией на МПД-транзисторах, содержащий переключающие транзисторы, истоки которых соединены со стоками ключевых транзисторов и с истоками транзистора предварительного заряда, сток которого подключен к шине опорного напряжения, затворы и стоки переключающих транзисторов соединены с истоками передающих транзисторов, стоки которых объединены с истоками регенеративных транзисторов и являются разрядными входами усилителя, истоки ключевых транзисторов подключены к шине нулевого потенциала, а затворы ключевых передающих и регенеративных транзисторов и транзисторов предварительного заряда являются одними иэ входов тактовых сигналов усилителя, введены конденсато830575 ры, одни выводы которых подключены соответственно к стокам регенера тивных транзисторов, а другие объединены и являются другим входом тактовых сигналов усилителя.

На фиг. 1 изображен усилитель считывания с регенерацией на МДПтранзисторах; на фиг. 2 — времен,ные диаграммы работы усилителя.

Б усилителе переключающие транзисторы 1 и 2 образуют триггер, при этом затвор транзистора 1 соединен со стоком транзистора 2, а затвор транзистора 2 — со стоком транзистора 1. Истоки транзисторов 1 и 2 объединены со стоками ключевых транзистороВ 3 и 4 и с истоком транзистора

5 предварительного заряда. К стокам транзисторов- 1 и 2 подключены также истоки передающих транзисторов 6 и

7, стоки которых подключены к разряд;:ым В:«.;лам 8 и 9 усилителя со- 20

ОTВ .:.:: ст винно, к которым также присоед . не им H cTQ.

Усилитель считывания с регенерацией работает следующим образом, В цикле предварительного заряда на входе 13 фОрмируется Высокий уро- 4 вень напряжения, разрядные входы 8 и

9 и истоки транзисторов 1 и 2 заряжаются до уровня опорного напряжения.

По окончании ць <ла предварительно-, Го заряда усилитель переходит в ре><им считывания. При этом на разрядном входе, подключенном к выбранной ячейке накопителя, формируется положительное или отрицательное приращение в зависимости от вида считываемой с ячейки информации, в то время как на невыбранном разрядном входе сохраняется уровень напряжения, равный опорному. Это приращение вызывает разбаланс плеч триггера, и после включения транзисторов 3 и 4 60 триггер начинает устанавливаться в требуемое состояние ° Окончательная установка триггера и регенерация информации происходит после подачи так». товых сигналов на входы 18 и 21. 65

При подаче сигнала на вход 18 в цикле считывания транзисторы 10 и

11 открываются,и с приходом тактового импульса на вход 21 происходит подзаряд разрядного входа, находящегося под высоким уровнем нагряжения. Зри этом приращение напряжения й0 „ на разрядчом входе определяется ейкостным.делителем, образованным конденса-. тором 19 или 20 и паразитной емкостью разрядного входа, а также напряжением логической "1" тактового сигнала, подаваемого на вход 18. Таким образом, регенерируемый уровень напряжения логической "1" в выбранной ячей1<е равен 0оп+ А0рлу roe "оп - опорный уровень найряжения, а0 д- приращение напряжения на разрядном входе после подачи импульса на вход 21.

Предлагаемый усилитель не потребляет статической мощности, так как открытое плечо триггера снимает приращение напряжения ь0р в этом плече с помощью шины нулевого потенциала.

Приращение напряжения а0РЬ может быть существенно повышено за счет подачи тактового сигнала на вход 18 с амплитудой, большей напряжения питания ЕП. Это вполне достижимо при использовании сов еменных схемотехнических методов.

Таким образом, описанный усилитель потребляет лишь динамическую мощность, что исключает его перегрузки в процессе работы, Формула изобретения

Усилитель считывания с регенерацией на ИЦП-транзисторах, содержащий переключающие транзисторы, истоки которых соединены со стоками ключевых транзисторов и с истоками транзистора предварительного заряда, сток которого подключен к шине опорного напряжения, затворы и истоки переключающих транзисторов соединены с истоками передающих транзисторов, стоки которых объединены с истоками регенеративных транзисторов и являются разрядными входами усилителя, истоки ключевых транзисторов соединены с шиной нулевого потенциала, а затворы ключевых передающих и регенеративных транзисторов и транзисторов предварительного заряда являются одними из входов тактовых сигналов усилите1 ,ля, отличающийся тем, что, с целью уменьшения мощности, потребляемой усилителем, он содержит конденсаторы, одни выводы которых подключены соответственно к стокам регенеративных транзисторов, а другие объединены и являются другим входом тактовых сигналов усилителя.

Источники информации, принятые во внимание при экспертизе

1, Электроника, Р 19, 1973, с.48.

2. ЭЕЕБ Qnternat iona 1 SSC Соп1е-. гепсе, 1978, р.148 (прототип) ..

830575

Составитель В. Рудаков

Редактор М. Циткина Техред H. Граб

Корректор О. Билак

Подписное.

Филиал ППП "Патент", r Ужгород, ул. Проектная, 4

Заказ 3507/65 Тираж 645

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж 35, Раушская наб., д. 4/5

Усилитель считывания с регенерациейна мдп-транзисторах Усилитель считывания с регенерациейна мдп-транзисторах Усилитель считывания с регенерациейна мдп-транзисторах 

 

Похожие патенты:

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к области электронных устройств и может быть использовано в системах считывания информации с банковских карт с магнитной полосой с ручным и автоматическим транспортированием карт, а также карт с магнитной полосой другого назначения и детекторов валют, содержащих магнитные нити

Изобретение относится к устройствам для записи или считывания информации в цифровых запоминающих устройствах, а именно к усилителям считывания с одним входом и двумя выходами
Наверх