Адресный регистр

 

ОП ИСАНИИ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических республик (и > 832726 (61) Дополнительное к авт. свид-ву(22) Заявлено 04.07.79 (2l ) 2790916/18-21 с присоединением заявки М— (23) Приоритето†(53)М. Кд.

Н 03 К 21/00

Ваударатааалый каюнтат

CCCP лв делаю ssodperewll в OTNyalNI (53) УДК 621.373. .44 (088.8) Опубликовано:- 23.05.81 ° Бюллетень М 19

Дата опубликования описания 28.05.81 (72) Авторы изобретения

М. Л. Тарасов и В. 10. Вайн р

1 г

l (71) Заявитель (54) АДРЕСНЫЙ РЕГИСТР

Изобретение относится к полупро-водниковой электронике, электронной и вычислительной технике и может использоваться при построении запоминающих устройств на КМОП-транзисторах.

Известен адресный регистр, содержащий входной ключ, тактируемый РЯ.. триггер, цепи восстановления исходного состояния и источник опорного напряжения 1 1 ).

Недостатком данного устройства является сложность конструкции, связанная с необходимостью использования генератора опорного напряжения.

Цель изобретения — упрощение конструкции и повьппение надежности работы.

Поставленная цель достигается тем, что в устройство, содержащее входной ключевой МОП-транзистор, триггер на КМОП-транзисторах, установочный

МОП-транзистор, включенный между одним входом триггера и общей шиной, 2 введены инвертор и тактируемый элемент ИЛИ-НЕ на КМОП-транзисторах, причем вход инвертора подключен к ши.не сигналов выбора, а выход — к тактовому входу тактируемого элемента

ИЛИ-НЕ, один вход которого подключен к прямому,.второй - к инверсному выходу триггера, а выход — к затвору входного ключевого МОП-транзистора.

На чертеже приведена принципиальная электрическая схема адресного регистра на КМОП-транзисторах.

Адресный .регистр на КМОП-транзисторах содержит входной ключ на транзисторе l, тактируемый .М-триггер 2 на транзисторах 3-7, цепь восстановления исходного состояния на транзисторе 8, синхронизирующее устройство, состоящее из последовательно соединенных инвертора 9 на транзисторах

)О и ll и тактируемого элемента 12 ИЛИНЕ на транзисторах 13-16, вход !

7 сигнала адреса (совместимый с ТТЛ), вход сигнала выбора 18 (КМОП-уровня), 832726

55 прямой 19 и инверсный 20 выходы сигнала адреса.

Вход 17 сигнала адреса через тран зистор 1 входного ключа подключен к правому плечу (выход 19) R5-тригге-.; ра, являющемуся прямым выходом сигнала адреса, и первому входу тактируемого элемента KIN-HE (затвор транзистора 13), второй вход которого (затвор транзистора 14) соединен с левым 1а плечом (выход 20) триггера, являющимся инверсным выходом сигнала адреса. Затвор транзистора 1 входного ключа подключен к выходу 21 тактируемого элемента KIN-HE, соединенному со

15 стоками транзисторов 13-15, причем исток р-.канального транзистора 1

1с подключен к источнику питания U+>, а истоки и-канальных транзисторов

13 и 14 соединены со.стоком и-каналь20 наго транзистора 16, исток которого подключен к общему выводу. Вход инвертора 9 затворы транзисторов 3 (RS-триггера) и 8 (цепи восстановления) подключены к входу сигнала вы" бора, а выход 21 инвертора соединен с тактовым входом элемента ИЛИ-НЕ затворами транзисторов 15-16.

Адресный регистр работает следующим образом.

В исходном состоянии входной ключ на транзисторе 1 открыт, так как сигнал выбора имеет высокий. уровень, следовательно, на выходе инвертора 9 низкий уровень, транзистор 15 открыт и напряжение на выходе тактируемого элемента ИЛИ-НЕ (выход 21) равно нап ряжению источника питания.

Напряжение на выходе 22 RS-триггера 2 и прямом выходе инвертора 9 рав но напряжению на входе 17 сигнала ад40 реса. Транзистор 8 цепи восстановления открыт, и напряжение на левом пле че 88-триггера, являющемся инверсным выходом 20 сигнала адреса равно 0 В.

При подаче низкого уровня на вход 45

18 сигнала выбора микросхемы закрывается транзистор 8 цепи восстановления и открывается транзистор 3 RS" триггера. При этом выход 22 RS-тригГера через открытый транзистор 3 под- 5О ключается к источнику питания. При прохождении сигнала выбора через инвертор 9 закрывается транзистор 15 и открывается транзистор 16.

Если на вход 18 сигнала выбора подан сигнал высокого уровня, открытый транзистор 4 ограничивает заряд паразитной емкости (выход 20), а паД раэитная емкость в адресе 19 заряжается через открытый транзистор 5„„ до напряжения источника питания U

Одновременна с появлением сигнала высокого уровня на прямом выходе 19 ° сигнала адреса открывается транзистор

13, и на выходе 21 тактируемого элемента ИЛИ-HE устанавливается напряжение 0 В, в результате чего выходной ключ закрывается« и адресный регистр отключается по входу 17 адреса.

Если в исходном состоянии на вход

17 подан сигнал адреса низкого уровня, при подаче на вход 18 сигнала выбора низкого уровня напряжение на выходе 19 удерживается на низком уровне через открытый входной ключ на транзисторе 1, а на выходе 20

« t через открытый транзистор 6 устанавливается напряжение, равное напряжению источника питания U . Одновременно с появлением сигнала высокого уровня на инверсном выходе сигнала адреса. 20 открывается транзистор 14, и на выходе 21 тактируемого элемента

ИЛИ-НЕ устанавливается напряжение

О В, в результате чего входной ключ закрывается, и адресный регистр отключается по входу 17 адреса.

Изобретение обеспечивает упрощение конструкции адресного регистра и схемы памяти в целом, так как позволяет уменьшить число сигналов, необходимых: для работы адресного регистра, а следовательно, число шин металлизации и площадь кристалла памяти, Формула изобретения

Адресный регистр, соцержащий входной ключевой ИОП-транзистор и триггер на КИОП-транзисторах, установочный КОП-транзистор, включенный между одним входом триггера и общей шиной, о т л и ч а ю щ и йс я тем, что, с целью упрощения устройства и повышения надежности, в него дополнительно введены инвер-. тор и тактируемый элемент ИЛИ-HE на KNOII-транзисторах, причем вход инвертора подключен к шине сигналов выбора, выход - к тактовому входу тактируемого элемента ИЛИ-НЕ, один вход которого подключен к прямому, второй — к инверсному и ыходу триггера, а выход — к затвору входного ключевого NGII-транзистора.

Источники информации« принятые во внимание при экспертизе

"Электроника", 1978, У 14, с. 38 1,прототип1.

832726

Составитель А, Тимофеев

Редактор Г. Кацалап Техред Н,Ковалева Корректор M. Коста

Закаэ 348) 53 Тираж 988 Подписное

ЖНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, !К-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Адресный регистр Адресный регистр Адресный регистр 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх