Устройство для приема самосинхронизирую-щейся дискретной информации

 

Союз Советскнх

Соцнапнстнческнх

Уеснублнк

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6 l ) Дополнительное к авт. свид-ву (22) Заявлено 040679 (21) 2776869/18-09 (51) М.. Кл. с присоединеиием заявки И9 (23) Приоритет—

Н 04 L 17/16

Государственный кеентет

СССР во даваав нзвбретеннй

i открмтнй

Опубликовано 070681. Бюллетень HB 21

Дата опубликования описания 100681 (-Ж У4К 621. 39 4 . .662(088.8) (72) Авторы изобретения

P.È. Юргенсон, И.И. Гридякин, A.Â. Бор и Н.A. Тхишев

),...,,, )

)),.

Ленинградский ордена Ленина электротехнический институт им. В.И. Ульянова (Ленина)

- М ««.(73) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА САМОСИНХРОНИЗИРУЮЩЕИСЯ

ДИСКРЕТНОЙ ИНФОРМАЦИИ

Изобретение отнбсится к средствам связи и может использоваться в кана:лах связи в составе аппаратуры пе-. редачи данных.

Известно устройство для приема самосинхрониэирующейся дискретной информации, содержащее блок коммутации, регистр сдвига, селектор синхросигнала, накопитель, блок обработки сигналов и приемник, вход которого соединен с входом блока об-. работки сигналов, выход приемника подключен к входу, накопителя, выходы регистра сдвига соединены с соответствующими входами блока коммута- 15 ции (1 ).

Однако известное устройство .не позволяет эффективно использовать пропускную способность используемого канала связи, поскольку оно предполагает разделительную передачу синхронизирующей кодовой комбинации .и информационной.

Цель изобретения- — повышение объема принимаемой информации;

Для этого в устройство для приема самосинхронизирующейся дискретной .информации, содержащее блок коммута ции, регистр сдвига, селектор синхросигнала, накопитель, блок обработки сигналов и приемник, вход которого соединен с входом блока обработки сигналов, выход приемника подключен к входу накопителя, выходы регистра сдвйга соединены с соответствующими входами блока коммутации, введены элемент памяти и декодер,входы которого соединены с соответствующими выходами блока коммутации, вход регистра сдвига соединен с выходом элемента памяти, входы котороrо соединены с соответствующими выходами блока обработки сигналов, выходы накопителя соединены с соответствующими входами селектора синхросигнала, выход которого подключеч к управляющему входу блока коммутации.

На фиг. 1 представлена структурная электрическая схема предложенного устройства, на фиг. 2 — эпюры напряжения, поясняющие работу устройства.

Устройство содержит блок 1 обработки сигналов, состоящий из селекторов положительной и отрицательной посылки, приемник 2, содержащий блок выделения значащих характеристических моментов восстановления сигнала и формирователь импульсов заданной длительности, накопитель 3, регистр 4

836814

4 сдвига, блок 5 коммутации, селектор 6 синхросигнала, элемент 7 памяти и декодер 8.

Устройство для приема самосинхронизирующейся дискретной информации работает следующим образом.

Самосинхронизирующаяся импульсная троичная последовательность )Zi) (фиг. 2), сформированная на передатчике из двоичной последовательности

)Ai) по следующему закону: Zk

Xk - Yk Xk Ak Xk - 1, Yk

Ak " Yk - 1, где k 1, и соответствует порядковому номеру значащего характеристического момента мо,дуляции передаваемого сигнала; по ступает на входы 9 приемника 2 и блока 1 обработки сигналов. В приемнике 2 происходит выделение фронтов приходящего сигнала и формирование сигналов. На выходе приемника 2 формируются импульсы заданной длительности, которые подаются на вход 10 накопителя 3. При окончании записи рабочей кодовой комбинации в накопи-. ,тель 3, селектор 6 синхросигнала ее фиксирует и выдает на вход 14 блока

5 коммутации сигнал разрешения выдачи информации, записанной в регистре 4 сдвига.

Блок 1 выделяет в принимаемой последовательности положительные и отрицательные посылки. На выходе 12 блока 1 импульс появляется при наличии положительной посылки в самосинхронизирукщейся последовательности, .а на выходе 13 блока 1 — при наличии отрицательной посылки. Сигналы с выходов 12 и 13 поступают соответственно на S u R входы элемента 7 памяти, выполненного на R-S-триггере.

С выхода 14 элемента 7 памяти двоичная информационная последовательность поступает на вход регистра 4 сдвига.

По сигналу с выхода 11 селектора 6 синхросигнала эта информационная последовательность через блок 5 комму,тации поступает в декодер 8, выполнен

Ь ный на регистре с параллельной записью, где преобразуется в знак сообщения.

Предложенное устройство, входящее в состав аппаратуры передачи данных при передаче коротких сообщений позволяет обеспечить более высокую скорость по сравнению .с прототипом. Выигрыш, в зависимости от длины сообщения, изменяется в пределах от 10100%.

Формула изобретения

Устройство для приема самосинхронизирующейся дискретной информации, содержащее блок коммутации, регистр сдвига, селектор синхросигнала, накопИтель, блок обработки сигналов и

20 приемник, вход которого соединен с входом блока обработки сигналов, выход приемника подключен к выходу накопителя, выходы регистра сдвига соединены с соответствующими входами блока коммутации, о т л и ч а ю щ е ес я тем, что, с целью повышения объема принимаемой информации, введены элемент памяти и декодер, входы которого соединены с соответствующищ ми выходами блока коммутации, вход регистра сдвига соединен с выходом элемента памяти, входы которого соединены с соответствующими выходами блока обработки сигналов, выходы накопителя соединены с соответствующими входами селектора синхросигнала, выход которого подключен к управляющему входу блока коммутации.

40 Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 543183, кл. Н 04 L 7/08, 1973 (прототип).

Устройство для приема самосинхронизирую-щейся дискретной информации Устройство для приема самосинхронизирую-щейся дискретной информации Устройство для приема самосинхронизирую-щейся дискретной информации 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к технике приема дискретной информации и может быть использовано в системах связи, передачи данных и ввода-вывода информации
Наверх