Цифровое усредняющее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОУСК©МУ СВИ ЕТИЛЬСТВУ

Союз Сееетскик

Социалистических

Республик

{61) Дополнительное к авт. свид-ey— (22) Заявлено ОЫ079 (21) 2828875/18-24 (51)М, Кл,з

G 06 F 15/36 с присоединением заявки М—

Государственный комитет

СССР по делам изобретений н открытий (23) ПриоритетОпубликсеано 3006,81. Бюллетень Ко 24

Дата опубликования описания 300681 (53) УДК 681.3 (088. 8) (72) Автор изобретения

В. A. Цыганов (71) Заявитель (54) ЦИФРОВОЕ УСРЕДНЯЮЩЕЕ УСТРОЙСТВО

Изобретение относится к Средстващ цифровой вычислительной техники и может быть использовано для цифрового определения логарифма среднего арифметического значения последовательности величин, поступающих в логарифмическом виде.

Известен логарифмический измеритель средних значений, содержащий блоки усреднения, логарифмирования f 1), Известное устройство имеет низкую точность оценки среднего значения.

Наиболее близким по техническому решению к предлагаемому изобретению является цифровое усредняющее устройство, содержащее сумматор, первый выход которого подключен к первому входу блока памяти, первый выход которого соединен с первым входом сумматора, триггер знака и счетчик замеров, вход которого является первым входом устройства (2), К недостаткам устройства следует отнести невозможность определения логарифма среднего арифметического значения и сложность.

Цель изобретения — расширение функцибнальных значений, за счет определения логарифма среднего зна-" чения и упрощение устройства.

Поставленная цель достигается тем, что в цифровое усредняющее устройство введены блок логарифми- . рования и блок антилогарифмирования, при этом выход счетчика замеров подключен к первому входу блока логарифмирования, второй вход котоО рого соединен с выходом блока антилогарифмирования, вход которого подключен к первому выходу сумматора, второй вход сумматора объединей со вторым входом блока памяти

15 и соединен с выходом блока логариф- . мирования, третий вход сумматора объединен с третьим входом блока памяти и подключен ко второму выходу блока памяти, третий выход которого

2О соединен с четвертым входом сумматора, пятый вход которого подключен к четвертому выходу блока памяти и является выходом устройства, второй выход сумматора соединен со входом триггера знака, выход которого подключен к четвертому входу блока памяти, пятый вход которого является вторым. входом устройства.

На чертеже представлена блок-схе

ЗО ма устройства.

842836 в сумматор 4 вводятся значения или од, A„,èëè Eog A„„a Eog (п — 1) .

С вйхода сумматора 4 значенйе логарифма среднего арифметического велнчин заносится в блок 1 памяти.

Значительное упрощение устройства в сочетании с высокой точностью определения логарифма среднего арифметического величин, поступающих на вход устройства в логарифмическом виде, обеспечивает высокие метрологические характеристики устройства.

Формула изобретения

Цифровое усредняющее устройство, содержащее сумматор, первый выход которого подключен к первому входу блока памяти, первый выход которого соединен с первым входом сумматора, триггер знака и счетчик. замеров, вход которого является первым входом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет определения логарифма среднего значения и упрощения устройства, в него введены блок логарифмирования и блок антилогарифмирования, при этом выход счетчика замеров подключен к первому входу блока логарифмирования, второй вход которого соединен с выходом блока антилогарифмирования, вход которого подключен к первому выходу сумматора, второй вход сумматора объединен со вторым входом блока памяти и соединен с выходом блока логарифмирования, третий вход сумматора объединен с третьим входом блока памяти и подключен ко второму выходу блока памяти, третий выход которого соединен с четвертым входом сумматора, пятый. вход которого подключен к четвертому выходу блока памяти и является выходом устройства, второй выход сумматора соединен со входом триггера знака, выход которого подключен к четвертому входу блока памяти, пятый вход которого является вторым входом устройства.

Источники информации, принятые во внимание при экспертизе

1. Патент ФРГ М 2349252, кл. G 01 R 15/10, 1974.

2, Авторское свидетельство СССР

9 466512, кл. С 06 Г 15/36.

Устройство содержит блок 1 памяти, счетчик 2 замеров, блок 3 логарифмирования, сумматор 4, блок 5 антилогарифмирования и триггер 6 знака.

Устройство реализует следующую зависимость

EogA>«о, A„, E,og>(n — 1)Ц вЂ” Еog< n +

Q oog< од A„< + 6 op< (n — 1) при Eo A„) Eog AÄf Eog< (п — 1) при fogy A„(Eog< A + E og (n — 1)р где E, og< A — логарифмы среднего арифметического значения и величин;

E og A„ — логарифм п-ой вели- 15 чины.

При этом условие Kog А„7г Eog A„,+

+ fog (n — 1) запоминается тригге2. ром знака и используется как управляющее воздествие в блоке памяти, Щ а величина стоящая под знаком anti берется по модулю и вводится в блок антилогарифмирования в естественном отрицательном виде.

Устройство работает следующим образом.

Со входом устройства в блок 1 памяти заносится код og< AÄ, а в счетчик 2 замеров импульсом запуска и-ого цикла обработки записывается код числа и. Значение Sag (n — 1), занесенное в блок 1 памяти во время и-1 цикла обработки, переписывается в блоке 1 памяти со второго выхода

< по третьему входу. Код числа п

35 со счетчика 2 замеров заносится в блок 3 логарифмирования, с выхода которого значение Eog< n заносится по второму входу в блок 1 памяти.

Значения &од А,йод1 Ап<,Вод,1(п-l) с первого, четвертого и третьего 40 выходов блока 1 памяти поступают в сумматор„4, который выполняет операцию Epg An- Eog>A„ -,.hogg (и-1) .

Знак суммы с выхода знакового разряда сумматора 4 заносится в триг-. 4 гер 6 знака, а величина суммы в . естественно отрицательной. форме поступает в блок 5 антилогарифмирования. Результат антилогарифмирования заносится в блок 3 логарифмирования, суммируя его при этом с 1.

Из значений вычисленного логарифма в сумматоре 4 вычитается значение. .Фоат т . В зависимости от состояния триггера 6 знака из блока 1 памяти . од

842836

Составитель Л. Григорьян-,Чтенц

Редактор А. Власенко. Техред Ж,Кастелевич Корректор/М. Шароши

Заказ 5104/62

Тираж 745 Подпис ное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. ужгород, ул. Проектйая, 4

Цифровое усредняющее устройство Цифровое усредняющее устройство Цифровое усредняющее устройство 

 

Похожие патенты:

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных
Наверх