Устройство задержки аналоговыхсигналов

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ВТВЛЬСТВУ

Союз Советскик

Социапистических

Республик

<ц849424

Ф

Э ф

-,Ф (6t) Дополнительное к авт. свмд-ву— (22) Заявлено 0407,79 (21) 2792365/18-21 (51)М. К„

Н 03 Н 7/30 с присоединением заявки Но

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет

Опубликовано 23,07,81, Бюллетень Н9 27

Дата опубликования описания 230781 (53) УДК 621. 374 ° 5 (088. 8) Г. И. Дружин

l).:

j g =, " :с" // . " " ""(.".;;::, /

i -:" igДд;:;Институт космофизических исследований 2-аэуаирмии

Якутский филиал Сибирского отделения АН СССР = -=-"-4 (72) Автор изобретения (7! ) Заявитель (5 4 ) УСТРОЙСТВО ЗАДЕРЖКИ АНАЛОГОВЫХ СИГНАЛОВ

Изобретение относится к импульсной технике и может использоваться в радиотехнических устройствах, в которых требуется задержка аналоговых сигналов, например в радиоприемных устройствах диапазона очень низ. ких и крайне низких частот.

Известны линии задержки сигналов с двухфазным питанием на ИДП-тран.зисторах с последовательным переносом заряда, содержащие входной амплитудный квантователь с запоминающим конденсатором, n каскадов задержки, каждый из которых состоит иэ транзистора и конденсатора, включенного между стоком и затвором транзистора, и выходной истоковый повторитель с нагрузочным транзистором (1) .

Однако такие линии задержки основаны на использовании противофаэных источников тактовых импульсов, что усложняет устройство. Кроме того, в выходном сигнале присутствует несущая тактовая частота.

Известно также устройство задерж-.. ки аналоговых сигналов, содержащее и последовательно соединенных звеньев, состоящих из разделительного конденсатора на входе, резистивного делителя питающего напряжения, средняя точка которого подключена к разделительному конден-.— са. тору и к входу транзисторного усилителя с коллекторной и эмиттерной нагрузками, и времязадающей цепочки, состоящей иэ последовательно соединенных между коллектором. и эмиттером конденсатором и резистором (2).

Однако укаэанное устройство задержки имеет недостаточную точность иэ-за сильно искаженной импульсной переходной характеристики.

Цель изобретения — повышение надежности.

Для достижения указанной цели в устройство задержки аналоговых сигналов, содержащее и последовательно соединенных звеньев, каждое иэ которых содержит разделительный конденсатор; подключенный ко входу узла, состоящего из транзисторного: усилителя с коллекторной и змиттерной нагрузками, вход которого соединен со средней точкой реэистивного делителя питающего напряжения и sxoдом узла задержки, и времяэадающей последовательной RC-цепи, включенной между коллектором и эмиттером транзисторного усилителя, в каждое звено напРяжения на выходе дифференцируюцепочки представлена на фиг. 2 в.

Сигналы с выходов узла задержки и дифференцирующей цепочки складыва21 ются на суммирующих резисторах 11

Как видно иэ фиг. 2 г, сигнал х и на выходе суммирующих резисторов ослабляется и имеет относительно ,большое время нарастания и спада фронтов. Для устранения указанных недостатков вводится корректирующий усилитель на транзисторе 12. Корректирующей цепочкой, состоящей из конденсатора 15 и резистора 16 осуществляется регулировка фронтов на15 растания и спада импульса.На фиг 2д показано изменение напряжения на выходе корректирующего усилителя, являющегося выходом звена задержки, где ь — время задержки импульсного сигнала.

2О Использование эмиттерного повторителя с дифференцирующей цепочкой, суммирующих резисторов, корректирующего усилителя с корректирующей цепочкой выгодно отличает предлагаед мое устройство от известного, так как позволяет за счет значительного улучшения импульсной переходной характеристики повысить надежность устройства.

Применение предлагаемого устройства задержки аналоговых сигналов в исследовании спектральных и статических характеристик тонкой структуры резонансных излучений магнитосферы в радиодиапазоне позволяет более точно измерять интенсивность естественного радиоизлучения верхней атмосферы.

Формула изобретения задержки введены первый суммирующ, и резистор на выходе узла задержхи, последовательно соединенные эмиттерний повторитель, дифференцирующая резистивно-емкостная цепочка и второй суммирующий резистор, вход эмиттерного повторителя соединен с входом транзисторного усилителя, а другой выход второго суммирующего. резистора соединен с вторым выводом первого суммирующего резистора, и корректирующий усилитель на транзистора с коллекторной нагрузкой, база транзистора соединена с общей точкой суммирующих резисторов, между эмиттером и общей шиной включен резистор обратной связи, к которому параллельно включена корректирующая цепочка, состоящая из последовательно соединенных конденсатора и резистора.

На фиг. 1 представлена принципиальная электрическая схема устройства; на фиг. 2 — временные диаграммы, поясняющие его работу. устройство задержки содержит и последовательно соединенных звеньев

1-1=1 †каждое из которых содержит разделительный конденсатор 2, узел задержки 3, состоящий из делителя питающего напряжения на резисторах

4 и 5, транзисторный усилитель 6 с нагрузками 7 и 8, времяэадающей RCцепи на конденсаторе 9 и резистора

10. В состав каждого звена задержки входят суммирующий резистор 11, корректирующий усилитель на транзисторе

12 с резистором 13 в коллекторной цепи, резистор обратной связи 14, корректирующая цепочка на конденсаторе 15 и резисторе 16, эмиттерный повторитель на транзисторе 17 и резисторе 18, дифференцирующая цепочка 4Р конденсатора 19 и резистор 20, второй суммирующий резистор 21.

На фиг. 2а показан сигнал на входе устройства задержки аналоговых сигналов; на фиг. 2 б и в показаны изменения напряжения на выходе узла задержки и на выходе дифференцирующей цепочки; на фиг. 2 r и д показаны изменения напряжения на выходе суммирующих резисторов 11 и 12 и на $O выходе звена задержки 1-1.

Устройство работает следующим образом.

Выходной сигнал, показанный на фиг. 2 а, через, разделительный конденсатор 2 поступает на входы на транзисторном усилителе. 6 и эмиттерного повторителя на транзисторе 17. На фиг. 2 б видно, что форма импульса на выходе узла задержки 3 сильно искажена. Для устранения искажения пе- 60 реднего и заднего фронтов импульса вводится через эмиттерный повторитель, служащий для согласования, дифференцирующая цепочка, выделяющая передний и задний фронты импульса. Форма 65

Устройство задержки аналоговых сигналов, содержащее и последовательно соединенных звеньев, каждое из которых содержит разделительный конденсатор, подключенный ко входу узла задержки, состоящего из транзисторного усилителя с коллекторной и эмиттерной нагрузками, вход которого соединен со средней точкой резистивного делителя питающего напряжения и входом узла задержки, и времязадающей последовательной RC-цепи, включенной между коллектором и эмиттером транзисторного усилителя, о тл и ч а ю щ е е с ятем, что, с целью повышения надежности, в каждое звено задержки введены первый суммирующий резистор на выходе узла задержки, последовательно соединенные эмиттерный повторитель, дифференцирующая резистивно-емкостная цепочка и второй суммирующий резистор, вход эмиттерного повторителя соединен с входом транзисторного усилителя, а другой вывод второго суммирующего

849424 резистора соединен с вторым выводом первого суммирующего резистора, и корректирующий усилитель на транзисторе с коллекторной нагрузкой, база транзистора соединена с общей точкой суммирующих резисторов, между. эмиттером и общей шиной включен резистор обратной связи, к которому параллельно включена корректирующая цепочка, состоящая иэ последовательно соединенных конденсатора и резистора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР ,Р 472441, кл. Н 03 И 7/30, 1975.

2. Приборы и техника. эксперимента.

1974, 9 6, с. 137-138 (прототип).

849424

U п,s

Фиг 2

Составитель А. Тимофеев

Техред З,фанта Корректор Н. Швыдкая

РедактОр A. Шандор

Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 6114/74

Филиал ППП "Патент", r. Ужгород, Ул. Проектная, 4

Устройство задержки аналоговыхсигналов Устройство задержки аналоговыхсигналов Устройство задержки аналоговыхсигналов Устройство задержки аналоговыхсигналов 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к импульсной технике и может быть использовано в устройствах преобразования частоты при сохранении уровня исходного сигнала

Изобретение относится к радиотехнике

Изобретение относится к импульсной тех ике

Изобретение относится к автоматике и вычислительной технике и может быть использовано для получения аналоговых функций с помощью ПЗУ

Изобретение относится к импульсной технике и может быть использовано для фазовой автоподстройки генерируемой частоты относительно эталонной частоты в измерительных, приемных и и передающих устройствах

Изобретение относится к области цифровой техники и может быть использовано для формирования широтно-импульсной последовательности с заданной скважностью с высокой точностью и не зависящей от изменения частоты информационного сигнала. В основу изобретения поставлена задача получения широтно-импульсной последовательности с заданной скважностью с высокой точностью при изменении частоты информационного сигнала. Сравнение предлагаемого изобретения с уже известными способами и прототипом показывает, что заявляемый способ проявляет новые технические свойства, заключающиеся в получении широтно-импульсной последовательности с заданной скважностью, причем значение скважности остается неизменной при изменении частоты информационного сигнала. Такой способ позволяет задавать скважность широтно-импульсной последовательности с более высокой точностью. Использование индикатора позволяет однозначно контролировать частоту и заданное значение скважности широтно-импульсной последовательности. Устройство для формирования широтно-импульсной последовательности с изменяемой частотой повторения и заданной скважностью состоит из высокостабильного опорного генератора, микроконтроллера, генератора, управляемого напряжением, фазового детектора, индикатора, делителя с переменным коэффициентом деления. Микроконтроллер по заданному алгоритму программного кода управляет подключенными к нему устройствами. Преимущество данного способа формирования широтно-импульсной последовательности заключается в возможности получения широтно-импульсной последовательности с заданной скважностью при изменении частоты входного информационного сигнала.
Наверх