Устройство интегрального приема дискретных сигналов

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик ()886285 (6l ) Дополнительное к авт. свид-ву—

I (22) Заявлено 04.01.80 (21) 286gg33/18-09 (53)М; Кл.

Н 04 4 5/02

Н 04 В y/00 с присоединением заявки М— (23) Приоритет (авудвретееииьй кеяитет

СССР иа делая иаебретеиий и еткиь1тий (53) УДК 621. 394 (088. 8) Опубликовано 30.11.81. Бюллетень М 44

Дата опубликования описания 30 . 11.8 1 (72) Авторы изобретения

А. П. Чепиков, Г. А. Гриневич и С. П. Курзин

Ленинградский электротехнический институт связи им. проф. M. А. Бонч-Бруевича (71) Заявитель (54) УСТРОЙСТВО ИНТЕГРАЛЬНОГО ПРИЕМА ДИСКРЕТНЫХ

СИГНАЛОВ

Изобретение относится к радиотехнике и может. использоваться для приема (регистрации) дискретных сигналов при реализации технических средств систем связи.

Известно устройство интегрального приема дискретных сигналов, содержащее последовательно соединенные блок выделения фронтов принимаемых посылок первый элемент ИЛИ и блок синхронизации принимаемых посылок, а также интегратор, при этом вход интегратора объединен с входом блока выделения фронтов принимаемых посылок. (1) .

Однако известное устройство недостаточно помехоустойчиво.

Цель изобретения — повышение помехоустойчивости устройства, Для достижения поставленной цели в устройство введены блок синхронизации по положительным и отрицательным фронтам, второй элемент ИЛИ и два элемента И> при этом входы блока син» хронизации по положительным и отрицательным фронтам соединены соответственно с выходами блока выделения фронтов принимаемых посылок, а выходы блока синхронизации по положительным и отрицательным фронтам через второй элемент ИЛИ подключены к первым входам элементов И, вторые входы которых соединены соответственно с двумя противофазными выходами блока синхронизации принимаемых посылок, а выходы элементов И подключены к соответствующим входам управления интегратора.

На чертеже представлена структурная электрическая схема предлагаемогб устройства

Устройство интегрального приема дискретных сигналов содержит блок 1 выделения фронтов принимаемых посылок,включающий в себя блок 2 выделения фронтов положительных посылок и блок

3 выделения фронтов. отрицательных посылок; первый и второй элементы ИЛИ 4 и 5, два элемента И 6 и 7, интегратор 8, блок 9 синхронизации принима-.

3 8862 емых посылок и блок 10 синхронизации по положительным и отрицательным фронтам„ включающий в себя блок 11 синхронизации положительных фронтов и блок 12 синхронизации отрицательных фронтов .

Устройство работает следующим образом.

Пусть работа идет при укороченной . преобладаниями положительной посылке 10 и удлиненной отрицательной посылке.

Эти посылки, кроме преобладаний, могут иметь дополнительные случайные краевые искажения. Последовательность принимаемых посыпок поступает на входы 15 блока и на вход интегратора 8. С выхода блока 2 фронты поступают на вход блока 11 и воздействуют на него так, что на выходе образуется непрерывная

J последовательность синхроимпульсов с периодом Т, фаза которых совпадает со средней фазой положительных фрон тов. Эта последовательность является устойчивой, так как блок 11 обладает свойством усреднения. С выхода блока

3 выделенные отрицательные фронты поступают на вход блока 12, на выходе которого образуется также непрерывная последовательность синхроимпульсов.

Выходы обоих блоков 11 и 12 объединяются во втором элементе ИЛИ 5 .

kIa вход блока 9 постугают как положительные, так и отрицательнйе фронты, объединенные первым элементом ИЛИ 4.

Блок 9 на своем приемном выходе гене35 рирует последовательность прямоугольных импульсов длительностью 1/2 с периодом Т, фаза этой последовательности совпадает со средней фазой положительных и отрицательных фронтов, т. е.

40 располагается между ними. Такая фаза соответствует фазе неискаженных посылок.

Импульсы дпительностью 1/2 Т с выходов блока 9 используются как пье45 дестал-импульсы для коротких импульсов с выхода второго элемента ИЛИ 5.

В результате логического умножения импульсов в элементе. И 6 на его выходе образуется последовательность

50 коротких импульсов, фаза которых сов.падает с фазой последовательности на выходе блока 11 со средней фазой фронтов, определяющих момент начала интегрирования.

А в результате логиче<.кого умножения импульсов в . л ;r . нтг И 7 на его

85 4 выходе образуется последовательность, используемая для определения момента окончания интегрирования посылки, Таким образом, предлагаемое устройство вырабатывает импульсы, определяющие начало и конец интегрирования, причем период интегрирования Ти„ инт. оказывается равным средней длительно— сти укороченной преобладаниями посылки.

Следовательно, обеспечивается техническое решение задачи выделения периода интегрирования, зависящего от величины постоянных и медленно меняющихся искажений посылок, что и создает положительный эффект увеличения помехоустойчивости регистрации импульсов.

Формула изобретения

Устройство интегрального приема дИскретных сигналов, содержащее последовательно соединенные блок выделения фронтов принимаемых посылок, первый элемент ИЛИ и блок синхронизации принимаемых посылок, а также интегратор, при этом вход интегратора объединен с входом блока выделения фронтов цри. — ..

J нимаемых посылок, о т л и ч а ю щ ее с я тем, что, с целью повышения помехоустойчивости, в него введены блок синхронизации по положительным и отрицательным фронтам, второй элемент ИЛИ и два элемента И, при этом входы блока-синхронизации по положительным и отрицательным фронтам соединены соответственно с выходами блока выделения фронтов принимаемых посылок, а выходы блока синхронизации по положительным и отрицательным фронтам через второй элемент ИЛИ подключены к первым входам элементов И, вторые входы которых соединены соответственно с двумя противофазными выходами блока синхронизации принимаемых посылок, а выходы элементов И подключены к соответствующим входам управления интегратора.

Источники информации принятые во внимание при экспертизе

I. Теория и техника передачи данных и телеграфия, Под реп. Jl. П. Пуртова, 1973, с. 150, 156, рис. 4,1, 4.3.

Составитель Е. Любимова

Редактор Л. Пчелинская Техред О.Легеза: Корректор д. Бокшан

Заказ j 05 72/84

Тираж 701 Подпис ное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий!

13035, Москва, Ж-35, Раушская наб., д . 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Устройство интегрального приема дискретных сигналов Устройство интегрального приема дискретных сигналов Устройство интегрального приема дискретных сигналов 

 

Похожие патенты:

Изобретение относится к радиотехнике, в частности к скоростным с повышенной помехозащищенностью системам радиосвязи, использующим сверхкороткие импульсные сверхширокополосные (СШП) сигналы

Изобретение относится к технике связи и может быть использовано в качестве системы передачи и приема информации (СППИ) посредством цифровой связи

Изобретение относится к технике связи и может быть использовано в качестве способа передачи и приема информации посредством цифровой связи

Изобретение относится к технике связи и может быть использовано в качестве способа передачи и приема информации посредством цифровой связи

Изобретение относится к технике связи и может быть использовано в качестве системы передачи и приема информации (СППИ) посредством цифровой связи

Изобретение относится к технике связи и может быть использовано в качестве способа передачи и приема информации в прямом и обратном направлениях посредством цифровой связи

Изобретение относится к технике связи и может быть использовано в качестве системы передачи и приема информации (СППИ) в прямом и обратном направлениях от источника информации к ее потребителям посредством цифровой связи

Изобретение относится к способу передачи/приема несжатого видеосигнала
Наверх