Частотное делительное устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДИТВЛЬСТВУ

Союз Советски к

Социалистически«

Ресяубяии

»»911525 (6() Дополнительное к авт. свид-ву (22) 3««еаза«0 07 ° 05. 79 (21) 2762239/18-24 с присоединением заявки М (23) Приоритет

Опубликовано 07.03.82. Бтоллетеиь М 9

Дата опубликования описания 07.03.82 (5l)M. Кл.

G 06 F 7/62 фвудавсти«ай «ем«тат

СССР ве двявм язебретвяяЯ к вт«рытяЯ

{53) У,П,К 681 3 (088.8) (72) Авторы изобретения

О.И, Доронина и Г.Н. Лавров

Львовский ордена Ленина политехнический институт им. Ленинского комсомола (7!) Заявитель (4) ЧАСТОТНОЕ ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО

Изобретение относится к автоматике и вычислительной технике и может использоваться для деления двух частотных сигналов.

Для деления двух частотных сигналов может быть использован любой цифровой электронно-счетный частотомер, работа которого основана на подсчете количества импульсов частотой следования, равной частоте делимого, эа эталонный временной интервал, если вместо эталонного интервала формировать интервал времени, пропорциональный периоду частоты делителя.

Известны электронно-счетные цифровые частотомеры, содержащие блок управления, формирователь,.схему совпадения,многоразрядный счетчик импульсов, формирователь временного интервала

Недостатком такого делительного устройства является низкое быстро" действие, ибо время деления при

2 требовании высокой точности должно быть много больве периода частоты делимого.

Наиболее близким по технической сущности к предлагаемому является устройство содержащее двухканальный преобразователь кода в частоту, элементы И, счетчик, триггер, делитель частоты, выполненный на осно" ве счетчика, регистра и схемы сравнения f.21.

Недостатком известного устройства является отсутствие возможности выполнения операции деления частотных сигналов.

Цель изобретения - расвирение облости применения устройства эа счет выполнения деления частотных сигналов.

Поставленная цель достигается за счет того, что частотное делительное устройство, содержащее двухканальный преобразователь кода в частоту, Ма fo

М.

3 9115 первый и второй элементы И, первый триггер, первый счетчик, причем выходы первого и второго каналов двухканального преобразователя кода в, частоту соединены соответственно с

5 первыми входами первого и второго элементов И, вторые входы которых соединены с выходом первого триггера, выход первого элемента И соединен со счетным входом первого счетчика, выход второго элемента И является выходом устройства, содержит деаифратор, два формирователя импульсов, третий и четвертый элементы Й, элемент ИЛИ,,второй триггер, !

5 второй и третий счетчики, причем разрядные выходы первого счетчика соединены. соответственно с входами деаифратора, выход которого соединен с первым входом установки ну?О ля первого триггера, первый и второй частотные входы устройства соединены соответственно с первыми входами первого и второго формирователей импульсов, вторые входы которых соединены с установочным входом устройства, вторым входом установки нуля первого триггера и входом установки единицы второго триггера, входами установки нуля первого, второго и зв третьего счетчиков и двухканального преобразователя кода в частоту, выходы первого и второго формирователей импульсов соединены с первыми входами соответственно третьего и четвертого элементов И и первым и вторым входами соответственно элемента ИЛИ, выход которого соединен с входом установки единицы первого триггера и входом установки нуля второго триггера, вторые входы третьего и четвертого элеао ментов И и вход опорной частоты двухканального преобразователя кода s частоту соединены со входом апорной частоты устройства, выход второго триггера соединен с третьими входами третьего и четвертого элементов И, выходы которых соедииены со счетными входами соответственно второго и

-третьего счетчиков, разрядные выходы которых соединены с соответствующими входаии первого и второго каналов двухканального преобразователя кода в частоту.

На чертеже представлена схема уст= ройства. И

Частотное делительное устройство содержит двухканальный преобразователь 1 кода в частоту, элементы И

25 4

2 и 3 триггер 4 счетчик 5 дешифратор 6, формирователи 7 и 8 импульсов, элементы И 9 и 10, элементы

ИЛИ 11, триггер 12, счетчики 13-15,. группу элементов И 16, элемент ИЛИ 17, группу элементов И 18, элемент ИЛИ 19.

Устройство работает следующим обр-азом.

Исходное состояние устройства в каждом цикле измерения определяется подачей, на установочный вход устройства импульсов "Сброс", устанавливающих триггер 4, формирователи импульсов 7 и 8, счетчики 5,13,14 и 15, в нулевое состояние, а триггер

112 - в единичное состояние. Формирователи импульсов 7 и 8, на входы которых поступают соответственно импульсы частот К1 и f, формируют импульсы, длительность которых равна периодам этих частот Т и Т .

В течение времени, равного длительности сформированных импульсов, открыты элементы И 9 и 10, пропускающие на входы счетчиков 13 и 14 соответственно Nq и Я импульсов опорной частоты f

И,=f, т

ы г т (1)

С окончанием последнего из периодов Т4 и тг на выходе элемента ИЛИ 11 появляется перепад напряжения, устанавливающий триггер 12 в нулевое,а триггер 4 - в единичное состояние.

Счетчик 15, группа элементов И 16 и элемент ИЛИ 17 составляют первый канал преобразователя 1, на выходе которого после подсчета в счетчике

13 числа N формируется частотно-импульсная последовательность частотой следования f

К, (2) л 4. где N „ — числовая емкость счетчиков

13-15.

Счетчик 15, группа элементов И 18 и элемент ИЛИ 19 составляют второй, канал преобразователя 1, на выходе которого после подсчета в счетчике

14 числа И формируется частотно-импульсная последовательность частотой следования fez

5 9

Импульсы частотой следования Q

2 с момента установления в единичное состояние триггера 4 через открытый элемент И 3 поступают на чход счетчика 5. При установлении в последнем некоторого заданного числа N на выходе дешифратора б появляется перепад напряжения, по которому -триггер 4 устанавлива тся в нулевое состояние, а. элементы И 2 и 3 закрываются. При этом триггер 4 находится в единичном состоянии в течение времени t, равного

11525 (б) 40

При единичном состоянии триггера

4 открыт также элемент И 2 и на выход устройства проходит количество импульсов N частоты следования f<<, равное х х„, . (s)

Учитывая уравнения (1), (2), (3) и (4), выражение ($) можно записать так как И является постоянной вели.чиной, а число импульсов, поступ."ощих на выход. устройства, прямо пропорционально частному от деления . сигнала частоты Е на сигнал час 1 тоты f<. формула изобретения

Частотное делительное устройство, содержащее двухканальный преобразователь кода в частоту, первый и .второй элементы И, первый триггер, первый счетчик, причем выходы первого и второго каналов двухканального преобразователя кода в частоту соединены соответственно с первыми входа ми первого и второго, элементов И, вторые входы которых соединены с выходом первого триггера, выход первого элемента И соединен со счетным входом первого счетчика, выход второго элемента И является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения за счет выполнения деления частотных сигналов, устройство содержит деаифратор, два формирователя импульсов, третий и четвертый элементы И, элемент ИЛИ, второй триггер, второй и третий счетчики,. причем разрядные выходы первого счетчика соединены соответственно с входами дешифратора, выход которого соединен с первым входом установки нуля первого триггера, первый и второй частотные входы устройства соединены соответственно с первыми входами первого и второго формирователей импульсов, вторые входы которых соединены с установочным входом устройства, вторым входом установки нуля первого триггера.и входом установки единицы второго триггера, входами установки нуля первого, второго и третьего счетчиков и двухканального преобразователя кода в частоту, выходы первого и второго формирователей импульсов соединены с первыми. входами соответственно третьего и четвертого элементов И и первым и вторым входами элемента ИЛИ, выход которого соединен с входом установки единицы

5 15

3О первого триггера, и входом установки нуля второго триггера, вторые входы третьего и четвертого элементов И и вход опорной частоты двухканальиого преобразователя кода в частоту соединены с входом опорной частоты устройства, выход второго триггера соединен с третьими входами третьего и четвертого элементов И, выходы которых соединены со счетными входами соответственно второго и третьего счетчиков, разрядные выходы которых соединены с соответствующими входами первого и второго каналов двухканального преобразователя кода в частоту.

Источники информации, принятые во внимание при экспертизе

1. Киреанака И.8. и др. Ироды и устройства цифрового измерения низких и инфранизких частот. Киев, "Вища вкола", f975, с. 8.

2. Авторское свидетельство ГССР ,й 310257, кл. G 06 G 7/16, 1971 (прототип).

911525

Составитель Г. Плешев

Техред 3.Фанта корректор Ю. МакаРенко

Редактор Е. Лушникова

Тираж j3$ Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, 3f-35, Раушская наб., д. 4/5

Заказ 1129/40

Филиал ППП "Патент", г. Ужгород, ул. Проектная,4

Частотное делительное устройство Частотное делительное устройство Частотное делительное устройство Частотное делительное устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации
Наверх